添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第504页 > IDT72V3656
3.3伏的CMOS三重总线SyncFIFO
TM
具有总线匹配
2,048 x 36 x 2
4,096 x 36 x 2
8,192 x 36 x 2
IDT72V3656
IDT72V3666
IDT72V3676
特点
存储容量:
IDT72V3656 - 2048 ×36× 2
IDT72V3666 - 4096 ×36× 2
IDT72V3676 - 8192 ×36× 2
时钟频率高达100MHz ( 6.5ns访问时间)
两个独立的FIFO一个双向的数据缓冲
36位端口和两个单向的18位端口(端口C接收
和端口B发送)
18位(字)和9位(字节)总线的18位(字)上的大小
端口B和C.
选择IDT标准时间(使用
全民教育
,
EFB
,
FFA
FFC
功能),或第一个字告吹时间(使用ORA , ORB ,
爱尔兰共和军和IRC标志功能)
可编程几乎空和几乎全部的标志;每个人都有
五个默认的偏移量( 8 , 16 , 64 , 256和1024 )
部分标志的串行或并行编程
字和字节总线宽度大端或小端格式
在端口环回模式
重传功能
主复位清除数据和配置FIFO ,部分复位
清除数据,但保留配置设置
邮箱旁路寄存器为每个FIFO
自由运行CLKA , CLKB和CLKC可以是异步或
一致(同时读取和写入数据的一个单
时钟沿允许)
自动关闭电源的功耗降至最低
可在节省空间的128引脚薄型四方扁平封装( TQFP )
引脚和5V的部分功能兼容的版本,
IDT723656/723666/723676
引脚兼容,密度较低的部分, IDT72V3626 / 3646分之3636
工业级温度范围( ? 40 ° C至+ 85°C ),可
°
°
功能框图
MBF1
CLKA
CSA
W / RA
ENA
工商管理硕士
MRS1
PRS1
邮件1
注册
输出巴士 -
匹配
产量
注册
输入
注册
端口-A
控制
逻辑
18
B
0
-B
17
36
RAM阵列
2,048 x 36
4,096 x 36
8,192 x 36
36
FIFO1,
Mail1
RESET
逻辑
36
PORT -B
控制
逻辑
指针
指针
CLKB
RENB
CSB
MBB
SIZEB
FFA / IRA
AFA
FS2
FS0/SD
FS1/SEN
A
0
-A
35
EFA / ORA
AEA
FIFO1
状态标志
逻辑
常见
PORT
控制
逻辑
(B和C)的
EFB / ORB
AEB
可编程标志
偏移寄存器
13
FIFO2
定时
模式
BE
状态标志
逻辑
指针
指针
FIFO2,
Mail2
RESET
逻辑
输入巴士 -
匹配
输入
注册
18
FWFT
FFC / IRC
AFC
MRS2
PRS2
36
RT1
RTM
RT2
产量
注册
FIFO1和
FIFO2
重发
逻辑
36
RAM阵列
2,048 x 36
4,096 x 36
8,192 x 36
邮件2
注册
36
C
0
-C
17
CLKC
WENC
MBC
SIZEC
4665 drw01
PORT -C
控制
逻辑
MBF2
IDT和IDT标志是集成设备技术,Inc的商标的SyncFIFO是集成设备技术公司的商标。
商业级温度范围
1
2003
集成设备技术, Inc.保留所有权利。产品规格如有变更,恕不另行通知。
2003年11月
DSC-4665/4
IDT72V3656 / 72V3666 / 72V3676 3.3V CMOS三路BUS SyncFIFO
TM
与总线匹配2048 ×36× 2 , 4096 ×36× 2和8192 ×36× 2
商业级温度范围
描述
该IDT72V3656 / 72V3666 / 72V3676的引脚和功能兼容
在IDT723626的/版本723646分之723636 ,旨在流掉一个3.3V电源
对于非常低的功耗。这些器件是一个单片,
高速,低功耗, CMOS三重总线同步(时钟) FIFO
内存支持时钟频率高达100 MHz ,并具有读取访问权限
倍的速度6.5ns 。两个独立的2048 / 4096 / 8192 ×36的双端口
的SRAM FIFO的上板的双向36位总线之间的每个片外缓冲器的数据
( A口)和两个单向的18位总线(端口B发送数据时,端口C
接收数据)的端口B的FIFO的数据可以读出,并通过写入端口C
无论是18位或9位的格式,大端或小端配置的选择。
这些器件同步(时钟) FIFO ,这意味着每个端口
采用同步接口。通过一个端口的所有数据传输都门
到端口的时钟由使能信号低电平到高电平跳变。时钟的
引脚配置
CSA
FFA / IRA
EFA / ORA
PRS1/RT1
V
CC
AFA
AEA
MBF2
工商管理硕士
MRS1
FS0/SD
CLKC
GND
FS1/SEN
MRS2
MBB
MBF1
V
CC
AEB
AFC
EFB / ORB
FFC / IRC
GND
CSB
WENC
RENB
指数
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
W / RA
ENA
CLKA
GND
A35
A34
A33
A32
VCC
A31
A30
GND
A29
A28
A27
A26
A25
A24
A23
BE / FWFT
GND
A22
VCC
A21
A20
A19
A18
GND
A17
A16
A15
A14
A13
VCC
A12
GND
A11
A10
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
CLKB
PRS2/RT2
C17
C16
C15
C14
RTM
MBC
C13
C12
C11
C10
C9
C8
V
CC
C7
C6
SIZEB
GND
C5
C4
C3
C2
C1
C0
GND
B17
B16
SIZEC
V
CC
B15
B14
B13
B12
GND
B11
B10
A9
A8
A7
A6
GND
A5
A4
A3
FS2
V
CC
A2
A1
A0
GND
B0
B1
B2
B3
B4
B5
GND
B6
V
CC
B7
B8
B9
4665 drw02
TQFP ( PK128-1 ,订货代码: PF )
顶视图
2
IDT72V3656 / 72V3666 / 72V3676 3.3V CMOS三路BUS SyncFIFO
TM
与总线匹配2048 ×36× 2 , 4096 ×36× 2和8192 ×36× 2
商业级温度范围
每个端口是彼此独立的,并且可以是异步或
重合。在使每个端口被配置为提供一种简单
微处理器和/或总线与同步的之间的双向接口
理性的控制。
各端口之间的通信可以经由两个邮箱绕过FIFO的
寄存器。邮箱注册“宽度相匹配的端口选择总线宽度
B和C.每个邮箱寄存器都有一个标志( MBF1和
MBF2)
时的信号
新的电子邮件已被存储。
两种复位可以用这些FIFO :主复位和部分
复位。主复位初始化的读取和写入指针,以所述第一位置
存储器阵列和选择串行编程旗,旗并行编程
明,或者五分之一的可能的默认标志偏移设置, 8 , 16 , 64 , 256或1024。
每个FIFO有自己独立的主复位引脚,
MRS1
MRS2.
部分复位还设置了读写指针的第一位置
内存。与主复位,任何现有的设置之前,部分复位(即,
编程方法和部分标志默认偏移量)将被保留。部分复位
因为它允许在FIFO存储器的冲刷而无需改变任何有用
配置设置。每个FIFO有自己独立的部分复位引脚,
PRS1
PRS2.
需要注意的是重传模式, RTM引脚必须为低电平
该点被执行的部分复位。
两个FIFO中的有Retramsmit能力,当进行重发
上的相应的FIFO中仅读出指针被复位到所述第一存储器位置。
再送通过使用重传方式进行,结合RTM销
与重传销
RT1
or
RT2,
对于每个相应的FIFO中。需要注意的是
2重发销
RT1
RT2
被多路复用的部分复位引脚。
这些设备具有两种操作模式:在
IDT标准模式,
写入到一个空的FIFO的第一个字被存入存储器阵列。一
是必需的读操作来访问字(以及所有其他词
驻留在内存中) 。在
第一个字告吹模式
( FWFT ),所述第一
字写入FIFO为空的输出会自动出现,没有读
需要的操作(不过,随后的访问的话确实neces-
sitate正式的读请求) 。的BE / FWFT引脚硕士期间的状态
复位确定使用的模式。
每个FIFO有一个组合的空/输出就绪标志( EFA / ORA和
EFB / ORB )
并且结合全/输入准备好标志( FFA / IRA和
FFC /
IRC ) 。该
EF
FF
功能都在IDT标准模式中选择。
EF
表示FIFO存储器是否为空。
FF
显示是否
内存已满或没有。和OR功能在第一个字中选择的IR
落空模式。红外光谱表明FIFO中是否有可用的存储器
位置。或示出的FIFO是否有数据可用于读出或没有。
它标志着在输出上的有效数据的存在。
每个FIFO具有可编程几乎空标志( AEA和
AEB )
可编程几乎满标志( AFA和
AFC ) 。 AEA
AEB
指示何时
词语的选择数目保持在FIFO存储器。
AFA
AFC
表明
当FIFO中包含多个词的所选择的号码。
FFA / IRA , FFC / IRC , AFA
AFC
是两阶段同步到
端口的时钟将数据写入到它的数组。
EFA / ORA , EFB / ORB , AEA ,
AEB
是两阶段同步的端口的时钟,从它的阵列读取数据。
可编程偏移
AEA , AEB , AFA , AFC
使用加载在并行
A口或通过SD串行输入。还提供了五个默认偏移设置。
AEA
AEB
阈值可以被设定为8,16, 64,256和1024的位置
从空边界和
AFA
AFC
阈值可以设置为如图8所示,
16 , 64 , 256或1024的位置从完整的边界。所有这些选择都做
在主复位使用FS0 , FS1和FS2的投入。
穿插平价也可以的一个主复位期间选择
FIFO。如果选择奇偶穿插然后在并行编程
标志偏移值,则设备将忽视数据线A8 。如果不穿插平价
被选中然后数据线A8将成为一个有效位。
环回功能,提供端口A.当循环的特点是
通过所选择的
针,从FIFO2的输出数据将被引导到
FIFO1的数据输入。如果选择了循环和端口是设置为写操作
通过W / RA引脚,然后从FIFO2输出数据将被写入FIFO1 ,但不会
被放置在输出端口( A0 - A35 ) 。如果端口A设置为读操作
通过W / RA然后从FIFO2的输出数据将被写入到FIFO1并且放置到
端口A ( A0 - A35 ) 。循环将继续发生,只要FIFO1不
充分和FIFO2不为空。如果循环序列中FIFO1已满,则
该继续的任何数据从FIFO2的读出,将仅被放置在
端口A ( A0 - A35 )行,前提是端口A设置为读操作。如果在
一个循环序列的FIFO2的变空,则最后从FIFO2的字
将继续移入FIFO1直到FIFO1已满或直到循环
功能停止。执行系统当循环功能会很有用
调试和远程环回。
两个或更多个FIFO中,可以并行地使用,以创建更宽的数据路径。
这样的宽度扩张,不需要额外的外部组件。 Further-
以上, 2 IDT72V3656 / 72V3666 / 72V3676的FIFO可以结合
单向FIFO中能第一个字告吹时间(即
SuperSync FIFO的家族),以形成一个深度扩展。
如果,在任何时间,在FIFO没有积极地执行功能,该芯片将
自动关机。在断电状态下,电源电流
消费(我
CC
)为最小。启动任何操作(通过激活控制
输入)将立即停止设备的的掉电状态。
该IDT72V3656 / 72V3666 / 72V3676从特点是操作
0℃至70℃。工业级温度范围(-40 ° C至+ 85°C ),可通过
特殊订货。他们使用的是IDT的高速,亚微米CMOS制
技术。
3
IDT72V3656 / 72V3666 / 72V3676 3.3V CMOS三路BUS SyncFIFO
TM
与总线匹配2048 ×36× 2 , 4096 ×36× 2和8192 ×36× 2
商业级温度范围
引脚说明
符号
A0-A35
AEA
AEB
AFA
AFC
B0-B17
BE / FWFT
名字
端口A的数据
端口A Almost-
空标志
端口B Almost-
空标志
端口A Almost-
满标志
端口C Almost-
满标志
端口B的数据
大端/
第一个字秋季
通过选择
I / O
I / O
O
O
O
O
O
I
侧面A. 36位双向数据端口
可编程几乎空标志同步到CLKA 。它为低时在FIFO2的单词数
小于或等于几乎空A的值偏移寄存器, X2 。
可编程几乎空标志同步到CLKB 。它为低时在FIFO1的单词数
小于或等于在几乎-空B的值偏移寄存器中,X1 。
可编程几乎满标志同步到CLKA 。它为低电平时的空位置的数目
在FIFO1小于或等于在几乎-全A的值偏移寄存器,Y 1 。
可编程几乎满标志同步到CLKC 。它为低电平时的空位置的数目
在FIFO2的是小于或等于在几乎-全C的值偏移寄存器, (Y2)。
对B侧的18位输出数据端口
这是一个双重目的的销。在主复位,就成为高将选择大端操作。
在这种情况下,根据不同的总线大小,所述
在端口A显著字节或字读取
端口B的第一(A到B的数据流量) ,或写入端口C的第( C-到一个数据流) 。一个低上会选择
小端操作。在这种情况下,该
至少
在端口A显著字节或字从B口第一次读
(A到B的数据流量) ,或写入端口C的第( C-到一个数据流) 。
主复位后,该引脚选择定时模式。一个高点
FWFT
选择IDT标准模式下,
LOW选择第一个字告吹模式。一旦定时模式被选择时,在水平
FWFT
必须是整个设备的运行静态的。
C0-C17
CLKA
端口C的数据
端口A时钟
I
I
对于侧C. 18比特的输入数据端口
CLKA是一个连续的时钟同步,通过端口A的所有数据传输,并可以
异步或重合CLKB 。
FFA / IRA ,全民教育/ ORA , AFA ,
AEA
全部同步到
CLKA的低到高的转变。
CLKB是一个连续的时钟同步,通过端口B的所有数据传输,可以是异步的
或重合CLKA 。
EFB / ORB
AEB
同步到CLKB的低到高的转变。
CLKC是一个连续的时钟同步,通过端口C的所有数据传输,可以是异步的
或重合CLKA 。
FFC / IRC
AFC
同步到CLKC的低到高的转变。
CSA
一定要低,以便于CLKA低到高的跳读或写端口A的A0- A35
输出为高阻状态时,
CSA
为高。
CSB
一定要低,使CLKB低到高的转变来读取端口B的B0 - B17数据
输出为高阻状态时,
CSB
为高。
这是一个双功能引脚。在IDT标准模式中,
全民教育
功能被选择。
全民教育
指示
在FIFO2存储器是否为空。在FWFT模式中, ORA功能被选择。 ORA
表示对A0 - A35输出有效数据,可用于读出的存在。
EFA / ORA
is
同步到CLKA的低到高的转变。
这是一个双功能引脚。在IDT标准模式中,
EFB
功能被选择。
EFB
指示
在FIFO1存储器是否为空。在FWFT模式, ORB的功能被选择。 ORB
表示上的B0 B17中输出有效数据,可用于读出的存在。
EFB / ORB
同步
到CLKB的低到高的跳变。
ENA必须为高电平,使CLKA低到高的转变来读取或写入端口A数据
这是一个双功能引脚。在IDT标准模式中,
FFA
功能被选择。
FFA
指示
在FIFO1内存是否已满。在FWFT模式下,爱尔兰共和军的功能选择。 IRA
指示是否有可用空间用于写入到FIFO1存储器。
FFA / IRA
is
同步到CLKA的低到高的转变。
这是一个双功能引脚。在IDT标准模式中,
FFC
功能被选择。
FFC
指示
在FIFO2内存是否已满。在FWFT模式时,IRC功能被选择。 IRC
指示是否有空间可用于写入FIFO2的存储器。
FFC / IRC
is
同步到CLKC的低到高的转变。
描述
CLKB
CLKC
CSA
CSB
EFA / ORA
端口B时钟
端口C的时钟
端口A片
SELECT
端口B芯片
SELECT
端口A空/
输出就绪
端口B空/
输出就绪标志
I
I
I
I
O
EFB / ORB
O
ENA
FFA / IRA
端口A启用
A口全/
输入准备好标志
I
O
FFC / IRC
端口C全/
输入准备好标志
O
4
IDT72V3656 / 72V3666 / 72V3676 3.3V CMOS三路BUS SyncFIFO
TM
与总线匹配2048 ×36× 2 , 4096 ×36× 2和8192 ×36× 2
商业级温度范围
引脚说明(续)
符号
FS0/SD
名字
I / O
描述
标志偏移选择0 / I FS1 / SEN和FS0 / SD是用于标记两用输入偏移寄存器编程。在主复位,
串行数据
FS1 / SEN和FS0 / SD ,与FS2一起,选择标志抵消编程方法。三偏移寄存器
编程方法可供选择:自动加载的五种预设值( 8 , 16 , 64 , 256或1024 )之一,
旗偏移距离Port A选择1 / I并行加载和串行加载。
串行启用
当选择串行载荷标志偏移寄存器编程, FS1 / SEN用作使同步
标志偏移选择2 CLKA我的低到高的跳变。当FS1 / SEN为低,在CLKA上升沿加载位上呈现
FS0 / SD入X和Y的寄存器。编程的偏移量寄存器所需的位的写操作的数目是44的
72V3656 , 48为72V3666和52为72V3676 。第一比特写入存储在Y寄存器( Y1)的MSB和
最后一位写入存储在X寄存器( X 2 )的LSB 。
环回SELECT
我该引脚选择为端口A的环回功能,在从FIFO2环回的数据将被引导到的输入
FIFO1 。启动一个循环
引脚必须保持为低电平, ENA引脚必须为高电平。
口邮箱
SELECT
端口B邮箱
SELECT
端口C邮箱
SELECT
MAIL1注册
Mail2注册
主复位
I
在MBA的高层次选择一个邮箱注册的端口进行读或写操作。当A0- A35
输出是活动的,对MBA高电平从mail2寄存器输出低电平选择选择数据
FIFO2输出寄存器的数据输出。
在MBB高水平选择一个邮箱注册的端口B的读操作。当B0 - B17输出
活性,对MBB高电平从MAIL1寄存器选择数据输出和一个低电平选择FIFO1输出
注册数据的输出。
FS1/SEN
FS2
(1)
工商管理硕士
MBB
I
MBC
MBF1
在MBC高水平的选择了mail2寄存器的端口C的写操作。该引脚必须在高
主复位。
O
MBF1
设为低电平CLKA低到高的转变将数据写入到MAIL1寄存器。写到MAIL1
寄存器被禁止,而
MBF1
是低的。
MBF1
设置高乘CLKB低到高的转变时,
端口B读取被选中, MBB高。
MBF1
设置高继主机或FIFO1的部分复位。
O
MBF2
设为低电平CLKC低到高的转变将数据写入到mail2寄存器。写到mail2
寄存器被禁止,而
MBF2
是低的。
MBF2
设置高通过CLKA当低到高的转变
端口A读出选择和MBA高。
MBF2
设置高继主机或FIFO2的部分复位。
IA LOW这个引脚初始化FIFO1读写指针的内存第一的位置,并设置端口B
输出寄存器为全零。在低到高的转变
MRS1
选择的编程方法(串行或
平行),为FIFO1和FIFO2 5可编程标志默认偏移之一。它还配置端口B和
下公交车的大小和字节序的安排。 CLKA和四个低到高的转变四低到高
CLKB的转换必须发生在
MRS1
是低的。
IA LOW这个引脚初始化FIFO2读写指针的内存的第一个位置,并设置端口A
输出寄存器为全零。在低到高的转变
MRS2,
同时切换
MRS1,
SELECTS
的编程方法(串行或并行)和用于FIFO2的五个标志默认偏移之一。四低到高
CLKA的过渡和CLKC四种低到高的转变必须发生在
MRS2
是低的。
我该引脚多路复用为两个部分复位和重发的操作,它被用在与RTM销结合。如果RTM
处于低状态的低电平该引脚进行局部复位上FIFO1和初始化FIFO1读写
指针的存储器的第一个位置,并设置端口B输出寄存器为全零。在部分复位,当前
选择公交车的大小,尾数安排,程序设计方法(串行或并行) ,以及可编程标志设置
所有保留。如果RTM为高电平,低电平在这个引脚进行重传和初始化FIFO1读指针只
所述第一存储器位置。
我该引脚多路复用为两个部分复位和重发的操作,它被用在与RTM销结合。如果RTM
处于低状态的低电平该引脚进行局部复位上FIFO2并初始化FIFO2的读写
选择公交车的大小,尾数安排,程序设计方法(串行或并行) ,以及可编程标志设置
所有保留。如果RTM为高电平,低电平在这个引脚进行重传和初始化FIFO2的读指针只
所述第一存储器位置。
RENB必须为高电平,使CLKB低到高的转变来读取端口B数据
该引脚用于与所述
RT1
RT2
销。当RTM是HIGH再送上FIFO1执行
或分别FIFO2 。
I
MBF2
MRS1
MRS2
主复位
PRS1/
RT1
部分复位/
重发FIFO1
PRS2/
RT2
部分复位/
重发FIFO2
RENB
RTM
B端口读使我
重发模式
I
5
查看更多IDT72V3656PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    IDT72V3656
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
IDT72V3656
√ 欧美㊣品
▲10/11+
9090
贴◆插
【dz37.com】实时报价有图&PDF
查询更多IDT72V3656供应信息

深圳市碧威特网络技术有限公司
 复制成功!