特点
◆
◆
高速2.5V
512 / 256K ×18
异步双端口
静态RAM
采用3.3V 0R 2.5V接口
◆
◆
◆
◆
初步
IDT70T633/1S
◆
◆
◆
◆
◆
真正的双端口存储器单元,可同步
相同的内存位置的访问
高速存取
- 商业:8 /10/ 12 / 15ns的(最大)
- 工业: 10 /为12ns (最大)
RapidWrite模式简化了高速连续写入
周期
双芯片能够允许深度扩展,而不
外部逻辑
IDT70T633 / 1轻松扩展数据总线宽度为36位或
更多使用主/从选择当级联多
一个以上的设备
M / S = V
IH
为
忙
输出标志法师,
M / S = V
IL
为
忙
输入从机上
忙碌而中断标志
◆
◆
◆
◆
◆
◆
完整的硬件支持的信号量信号的
芯片上的端口
片上的端口仲裁逻辑
从任何一个端口完全异步操作
对于复用总线和总线独立控制字节
匹配的兼容性
休眠模式下输入的两个端口
支持JTAG功能符合IEEE 1149.1的
BGA - 208和BGA -256封装
单2.5V ( ± 100mV的)为核心供电
LVTTL兼容,可选择的3.3V ( ± 150mV的) /2.5V ( ± 100mV的)
每个端口上的电源为I / O和控制信号
可在256球的球栅阵列, 144引脚薄型四方
扁平和208球细间距球栅阵列
工业级温度范围( ? 40 ° C至+ 85°C ),可
对于选定的速度
UB
R
LB
R
功能框图
UB
L
LB
L
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
512 / 256K ×18
内存
ARRAY
I / O
0L
- I / O
17L
Din_L
Din_R
I / O
0R
- I / O
17R
A
18L
(1)
A
0L
地址
解码器
ADDR_L
ADDR_R
地址
解码器
A
18R
(1)
A
0R
TDI
OE
L
CE
0L
CE
1L
仲裁
打断
SEMAPHORE
逻辑
OE
R
CE
0R
CE
1R
TDO
JTAG
TCK
TMS
TRST
读/写
L
读/写
R
忙
L(2,3)
SEM
L
INT
L(3)
(4)
忙
R(2,3)
M / S
SEM
R
INT
R(3)
注意事项:
逻辑
1.地址
18
x是常闭为IDT70T631 。
2.
忙
是输入为从机(M / S = V
IL
),并且当它是一个主站( M / S = V输出
IH
).
3
忙
和
INT
都是非三态图腾柱输出(推挽式) 。
4.睡眠模式引脚关断所有动态输入,除了JTAG输入,当断言。 OPTx作为,
INTx中,
M / S与
睡眠模式引脚上( ZZx )在睡眠模式下都不会受到影响。
ZZ
L
ZZ
控制
ZZ
R
(4)
5670 DRW 01
2003年11月
DSC-5670/3
1
2003集成设备技术有限公司
IDT70T633/1S
高速2.5V 512 / 256K ×18异步双端口静态RAM
初步
工业和商业温度范围
该IDT70T633 / 1是一种高速512 / 256K ×18异步
双口静态RAM 。该IDT70T633 / 1设计成用作
单机9216 / 4608K位双端口RAM或组合MAS-
TER /从双口RAM为36位或更多的字系统。使用
IDT主/从双口RAM中的36位或更宽的方法
存储系统应用成果在全速度,无故障运行
无需额外的分立逻辑。
该器件提供了独立控制两个独立的端口,
地址和I / O引脚,允许自主,异步访问
读或写操作的任何位置在存储器中。自动断电
描述
功能由芯片控制的实现(不管是
CE
0
或CE
1
)允许
芯片上的每个端口电路进入一个极低的待机功耗模式。
该IDT70T651 / 9有RapidWrite模式,它允许设计人员
在没有脉冲的R / W输入进行后端到回写操作
每个周期。这是在图8和10ns的周期时间的特别显著
在IDT70T651 / 9 ,缓和设计考虑这些高perfor-
曼斯水平。
该70T633 / 1可支持3.3V或2.5V的工作电压
在一个或两个端口,由OPT管脚控制。对于电源
该装置的核心(Ⅴ
DD
)保持在2.5V 。
2
IDT70T633/1S
高速2.5V 512 / 256K ×18异步双端口静态RAM
初步
工业和商业温度范围
引脚配置
(1,2,3)
70T633/1BC
BC-256
(5,6)
256引脚BGA
顶视图
A2
A3
A4
A5
A6
A7
A8
A9
A10
A11
A12
A13
A14
A15
A16
03/13/03
A1
NC
B1
TDI
B2
NC
B3
A
17L
B4
A
14L
B5
A
11L
B6
A
8L
B7
NC
B8
CE
1L
B9
OE
L
B10
INT
L
B11
A
5L
B12
A
2L
B13
A
0L
B14
NC
B15
NC
B16
NC
C1
NC
C2
TDO一
18L
(4)
A
15L
C3
C4
C5
A
12L
C6
A
9L
C7
UB
L
C8
CE
0L
读/写
L
C9
C10
NC
C11
A
4L
C12
A
1L
C13
NC
C14
NC
C15
NC
C16
NC
D1
I / O
9L
D2
V
SS
D3
A
16L
D4
A
13L
D5
A
10L
D6
A
7L
D7
NC
D8
LB
L
D9
SEM
L
忙
L
D10
D11
A
6L
D12
A
3L
D13
选择
L
D14
NC
D15
I / O
8L
D16
NC
E1
I / O
9R
E2
NC
E3
V
DD
V
DDQL
E4
E5
V
DDQL
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DD
E6
E7
E8
E9
E10
E11
E12
E13
NC
E14
NC
E15
I / O
8R
E16
I / O
10R
I / O
10L
F1
F2
NC
F3
V
DDQL
V
DD
F4
F5
V
DD
F6
V
SS
F7
V
SS
F8
V
SS
F9
V
SS
F10
V
DD
F11
V
DD
V
DDQR
F12
F13
NC
F14
I / O
7L
I / O
7R
F15
F16
I / O
11L
G1
NC
G2
I / O
11R
V
DDQL
V
DD
G3
G4
G5
NC
G6
V
SS
G7
V
SS
G8
V
SS
G9
V
SS
G10
V
SS
G11
V
DD
V
DDQR
I / O
6R
G12
G13
G14
NC
G15
I / O
6L
G16
NC
H1
NC
H2
I / O
12L
V
DDQR
V
SS
H3
H4
H5
V
SS
H6
V
SS
H7
V
SS
H8
V
SS
H9
V
SS
H10
V
SS
H11
V
SS
H12
V
DDQL
I / O
5L
H13
H14
NC
H15
NC
H16
NC
J1
I / O
12R
J2
J3
NC V
DDQR
V
SS
J4
J5
V
SS
J6
V
SS
J7
V
SS
J8
V
SS
J9
V
SS
J10
V
SS
J11
V
SS
J12
V
DDQL
J13
NC
J14
NC
J15
I / O
5R
J16
I / O
13L
I / O
14R
I / O
13R
V
DDQL
ZZ
R
K1
K2
K3
K4
K5
V
SS
K6
V
SS
K7
V
SS
K8
V
SS
K9
V
SS
K10
V
SS
K11
ZZ
L
V
DDQR
I / O
4R
I / O
3R
I / O
4L
K12
K13
K14
K15
K16
NC
L1
NC
L2
I / O
14L
L3
V
DDQL
V
SS
L4
L5
V
SS
L6
V
SS
L7
V
SS
L8
V
SS
L9
V
SS
L10
V
SS
L11
V
SS
L12
V
DDQR
NC
L13
L14
NC
L15
I / O
3L
L16
I / O
15L
M1
NC
M2
I / O
15R
V
DDQR
V
DD
M3
M4
M5
NC
M6
V
SS
M7
V
SS
M8
V
SS
M9
V
SS
M10
V
SS
M11
V
DD
M12
V
DDQL
I / O
2L
M13
M14
NC
M15
I / O
2R
M16
I / O
16R
I / O
16L
N1
N2
NC
N3
V
DDQR
N4
V
DD
N5
V
DD
N6
V
SS
N7
V
SS
N8
V
SS
N9
V
SS
N10
V
DD
N11
V
DD
V
DDQL
I / O
1R
I / O
1L
N12
N13
N14
N15
NC
N16
NC
P1
I / O
17R
P2
NC
P3
V
DD
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DDQR
V
DDQR
V
DDQL
V
DDQL
V
DD
P4
P5
P6
P7
P8
P9
P10
P11
P12
P13
NC
P14
I / O
0R
P15
NC
P16
NC
R1
I / O
17L
TMS
R2
R3
A
16R
R4
A
13R
R5
A
10R
R6
A
7R
R7
NC
R8
LB
R
SEM
R
忙
R
R9
R10
R11
A
6R
R12
A
3R
R13
NC
R14
NC
R15
I / O
0L
R16
NC
T1
NC
T2
TRST
T3
A
18R
(4)
T4
A
15R
T5
A
12R
T6
A
9R
T7
UB
R
T8
CE
0R
读/写
R
T9
T10
M / S
T11
A
4R
T12
A
1R
T13
选择
R
T14
NC
T15
NC
T16
,
NC
TCK
NC
A
17R
A
14R
A
11R
A
8R
NC
CE
1R
OE
R
INT
R
A
5R
A
2R
A
0R
NC
NC
5670 DRW 02C
注意事项:
1.所有V
DD
引脚必须连接到2.5V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
DD
( 2.5V )和2.5V如果OPT引脚的端口
设定为V
SS
(0V).
3.所有V
SS
引脚必须连接到接地电源。
4. A
18X
是NC的IDT70T631 。
5.包体约为17毫米x17毫米X 1.4毫米,用1.0毫米间距。
6.这个包的代码来引用该包图。
,
3
IDT70T633/1S
高速2.5V 512 / 256K ×18异步双端口静态RAM
初步
工业和商业温度范围
销刀豆网络gurations
(1,2,3,8)
(续)
03/13/03
V
SS
V
DDQR
V
SS
I / O
9L
I / O
9R
I / O
10L
I / O
10R
I / O
11L
I / O
11R
V
DDQL
V
SS
I / O
12L
I / O
12R
V
DDQR
ZZ
R
V
DD
V
DD
V
SS
V
SS
V
DDQL
V
SS
I / O
13R
I / O
13L
I / O
14R
I / O
14L
V
DDQR
V
SS
I / O
15R
I / O
15L
I / O
16R
I / O
16L
I / O
17R
I / O
17L
V
SS
V
DDQL
NC
144
143
142
141
140
139
138
137
136
135
134
133
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
117
116
115
114
113
112
111
110
109
V
DD
NC
NC
A
18L
(4)
A
17L
A
16L
A
15L
A
14L
A
13L
A
12L
A
11L
A
10L
A
9L
A
8L
A
7L
UB
L
LB
L
CE
1L
CE
0L
V
DD
V
SS
SEM
L
OE
L
读/写
L
忙
L
INT
L
NC
A
6L
A
5L
A
4L
A
3L
A
2L
A
1L
A
0L
V
DD
V
SS
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
70T633/1DD
DD-144
(5,6,7)
144引脚TQFP
顶视图
(8)
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
82
81
80
79
78
77
76
75
74
73
选择
L
V
DDQR
V
SS
I / O
8L
I / O
8R
I / O
7L
I / O
7R
I / O
6L
I / O
6R
V
SS
V
DDQL
I / O
5L
I / O
5R
V
SS
V
DDQR
V
DD
V
DD
V
SS
V
SS
ZZ
L
V
DDQL
I / O
4R
I / O
4L
I / O
3R
I / O
3L
V
SS
V
DDQR
I / O
2R
I / O
2L
I / O
1R
I / O
1L
I / O
0R
I / O
0L
V
SS
V
DDQL
选择
R
V
DD
NC
NC
A
18R
(4)
A
17R
A
16R
A
15R
A
14R
A
13R
A
12R
A
11R
A
10R
A
9R
A
8R
A
7R
UB
R
LB
R
CE
1R
CE
0R
V
DD
V
SS
SEM
R
OE
R
读/写
R
忙
R
INT
R
M / S
A
6R
A
5R
A
4R
A
3R
A
2R
A
1R
A
0R
V
DD
V
SS
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
,
5670 DRW 02A
注意事项:
1.所有V
DD
引脚必须连接到2.5V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
DD
( 2.5V )和2.5V如果OPT引脚的端口
设定为V
SS
(0V).
3.所有V
SS
引脚必须接地。
4. A
18X
是NC的IDT70T631 。
5.包体约为20毫米X 20毫米X 1.4毫米。
6.这个包的代码来引用该包图。
7.为8ns商业和工业10ns的速度级别不可用的DD- 144封装。
8.本文并不表示实际的部分标记的方向。
9.由于引脚的数量有限, JTAG不支持在DD -144封装。
4
IDT70T633/1S
高速2.5V 512 / 256K ×18异步双端口静态RAM
初步
工业和商业温度范围
销刀豆网络gurations
(1,2,3)
(续)
03/12/03
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
I / O
9L
2
NC
3
V
S S
4
TDO
5
NC
6
A
16L
7
A
12L
8
A
8L
9
NC
10 11
V
DD
12
INT
L
13 14
A
4L
A
0L
15
选择
L
16 17
NC
V
SS
SEM
L
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
NC
V
S S
NC
TDI
A
17L
A
13L
A
9L
NC
CE
0L
V
SS
忙
L
A
5L
A
1L
V
S S
V
DD QR
I / O
8L
NC
V
DD QL
I / O
9R
V
DDQR
V
DD
A
18L
(4 )
A
14 L
A
1 0L
UB
L
CE
1L
V
SS
R/
W
L
A
6
L
A
2L
V
DD
I / O
8R
NC
V
SS
NC
V
SS
I / O
10L
NC
A
15 L
A
11L
A
7 L
LB
L
V
DD
OE
L
NC
A
3L
V
DD
NC
V
DQL
I / O
7L
I / O
7 R
I / O
11L
NC
V
DQ
I / O
10 R
I / O
6L
NC
V
SS
NC
V
DD QL
I / O
11R
NC
V
SS
V
S S
I / O
6R
NC
V
DQ
NC
V
S S
I / O
12L
NC
NC
V
DD QL
I / O
5L
NC
V
DD
NC
V
DQ
I / O
12R
70T633/1BF
BF-208
(5,6)
208球BGA
顶视图
(7)
V
D D
NC
V
SS
I / O
5R
V
DD QL
V
D D
V
SS
ZZ
R
ZZ
L
V
DD
V
SS
V
DDQ
I / O
14R
V
S S
I / O
13R
V
S S
I / O
3R
V
DQL
I / O
4R
V
SS
NC
I / O
14L
V
DQ
I / O
13L
NC
I / O
3L
V
SS
I / O
4L
V
DD QL
NC
I / O
15R
V
SS
V
S S
NC
I / O
2R
V
DDQ
NC
V
S S
NC
I / O
15 L
I / O
1R
V
DD QL
NC
I / O
2L
I / O
16R
I / O
16L
V
DQ
NC
TRST
A
16R
A
12R
A
8R
NC
V
D D
SEM
R
INT
R
A
4R
NC
I / O
1L
V
SS
NC
V
S S
NC
I / O
17 R
TCK
A
17R
A
13R
A
9R
NC
CE
0R
V
S S
忙
R
R/
W
R
A
5R
A
1R
V
S S
V
DQ L
I / O
0R
V
DDQR
NC
I / O
17L
V
DQ L
TMS
A
18R
(4)
A
14R
A
1 0R
UB
R
CE
1R
V
S S
A
6R
A
2R
V
S S
NC
V
SS
NC
V
S S
NC
V
DD
NC
A
15R
A
11R
A
7R
LB
R
V
DD
OE
R
M/
S
A
3R
A
0R
V
DD
选择
R
NC
I / O
0L
5670 DRW 02B
注意事项:
1.所有V
DD
引脚必须连接到2.5V电源。
2.所有V
DDQ
引脚必须连接到合适的电源: 3.3V ,如果OPT引脚的端口设置为V
DD
( 2.5V )和2.5V如果OPT引脚的端口
设定为V
SS
(0V).
3.所有V
SS
引脚必须接地。
4. A
18X
是NC的IDT70T631 。
5.包体约为仅为15mm×仅为15mm× 1.4毫米,具有0.8mm焊球间距。
6.这个包的代码来引用该包图。
7,本文并不表示实际的部分标记的方向。
5