集成
电路
系统公司
ICS950810
频率发生器,差分200MHz的CPU时钟
推荐应用:
CK- 408时钟的Banias处理器/ ODEM和
蒙塔拉-G芯片组。
输出特点:
3差分CPU时钟对的@ 3.3V
7个PCI ( 3.3V ) @ 33.3MHz
3 PCI_F ( 3.3V ) @ 33.3MHz
1个USB ( 3.3V ) @ 48MHz的
1个点( 3.3V ) @ 48MHz的
1 REF ( 3.3V ) @ 14.318MHz
5 3V66 ( 3.3V ) @ 66.6MHz频率范围内
1 VCH / 3V66 ( 3.3V ) @ 48MHz的或66.6MHz频率范围内
产品特点:
支持扩频调制,
向下蔓延0至-0.5 % 。 ( CPU , 3V66 , PCI )
通过PD #高效的电源管理方案,
CPU_STOP #和PCI_STOP # 。
关键的特定连接的阳离子:
CPU输出抖动<150ps
3V66输出抖动<250ps
CPU输出偏斜<100ps
引脚配置
VDDref
X1
X2
GND
PCICLK_F0
PCICLK_F1
PCICLK_F2
VDDpci
GND
PCICLK0
PCICLK1
PCICLK2
PCICLK3
VDDpci
GND
PCICLK4
PCICLK5
PCICLK6
VDD3V66
GND
3V66_2
3V66_3
3V66_4
3V66_5
* PD #
VDDA
GND
VTT_PWRGD #
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
REF
FS1
FS0
CPU_STOP # *
CPUCLKT0
CPUCLKC0
VDDcpu
CPUCLKT1
CPUCLKC1
GND
VDDcpu
CPUCLKT2
CPUCLKC2
MULTSEL0*
IREF
GND
FS2
48MHz_USB
48MHz_DOT
VDD48
GND
3V66_1/VCH_CLK
PCI_STOP # *
3V66_0
VDD3V66
GND
SCLK
SDATA
56引脚SSOP 300MIL
6.10毫米。机身,0.50毫米。间距TSSOP
*这些输入具有150K内部上拉电阻连接到VDD 。
框图
PLL2
48MHz_USB
48MHz_DOT
的功能
FS2 FS1 FS0
X
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
166.66
100.00
200.00
133.33
三态
TCLK/2
版权所有
版权所有
3V66(5:0)
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
版权所有
版权所有
PCI_F
PCI
(兆赫)
33.33
33.33
33.33
33.33
三态
TCLK/8
版权所有
版权所有
X1
X2
XTAL
OSC
3V66_5
3V66_3
3V66_(4,2)
X
X
X
MID
MID
MID
MID
PLL1
传播
SPECTRUM
REF
中央处理器
Divder
停止
3
3
CPUCLKT (2 :0)
CPUCLKC (2 :0)
PCICLK (6 :0)
PCICLK_F (2 :0)
3V66_0
PD #
CPU_STOP #
PCI_STOP #
MULTSEL0
FS( 2:0 )
SDATA
SCLK
PCI
Divder
停止
7
3
控制
逻辑
3V66
Divder
CONFIG 。
注册。
3V66_1/VCH_CLK
I REF
0472F—01/12/04
ICS950810
ICS950810
引脚配置
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
引脚名称
VDDref
X1
X2
TYPE
PWR
IN
OUT
描述
参考文献, XTAL电源,标称3.3V
铬石英晶体输入,名义上14.318MHz 。
铬石英晶体输出,标称14.318MHz 。
GND
PCICLK_F0
PCICLK_F1
PCICLK_F2
VDDpci
GND
PCICLK0
PCICLK1
PCICLK2
PCICLK3
VDDpci
GND
PCICLK4
PCICLK5
PCICLK6
VDD3V66
GN
3V66_2
3V66_3
3V66_4
3V66_5
PD #
VDDA
GND
PWR
OUT
OUT
OUT
PWR
PWR
OUT
OUT
接地引脚3V输出。
自由运行PCI时钟不受PCI_STOP # 。
自由运行PCI时钟不受PCI_STOP # 。
自由运行PCI时钟不受PCI_STOP # 。
电源为PCICLK_F和PCICLK ,标称3.3V
接地引脚3V输出。
PCI时钟输出。
PCI时钟输出。
OUT
OUT
PWR
PWR
OUT
OUT
OUT
PWR
PWR
OUT
OUT
OUT
OUT
IN
PWR
PWR
PCI时钟输出。
PCI时钟输出。
电源为PCICLK_F和PCICLK ,标称3.3V
接地引脚3V输出。
PCI时钟输出。
PCI时钟输出。
PCI时钟输出。
电源引脚为3V66时钟。
接地引脚3V输出。
66MHz的输出电压为3.3V 。
66MHz的输出电压为3.3V 。
66MHz的输出电压为3.3V 。
66MHz的输入/在3.3V输出。
异步低电平有效输入引脚用来关闭该设备的供电到低
电源状态。内部时钟被禁止和VCO和CR是石英晶体
停了下来。的断电延时不会超过3毫秒。
3.3V电源为PLL内核。
接地引脚3V输出。
0472F—01/12/04
2
ICS950810
引脚配置(续)
针
数
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
引脚名称
VTT_PWRGD #
SDATA
SCLK
GND
VDD3V66
3V66_0
PCI_STOP #
3V66_1/VCH_CLK
GND
VDD48
48MHz_DOT
48MHz_USB
FS2
GND
IREF
MULTSEL0
CPUCLKC2
CPUCLKT2
VDDcpu
GND
CPUCLKC1
CPUCLKT1
VDDcpu
CPUCLKC0
CPUCLKT0
CPU_STOP #
FS0
FS1
REF
TYPE
IN
I / O
IN
PWR
PWR
OUT
IN
OUT
PWR
PWR
OUT
OUT
IN
PWR
OUT
IN
OUT
OUT
PWR
PWR
OUT
OUT
PWR
OUT
OUT
IN
IN
IN
OUT
描述
这3.3V LVTTL输入使用时,以防止矿井电平敏感频闪
FS [ 2:0]和MULTISEL0输入是有效的,并准备进行采样。
(低电平有效)
数据引脚为I2C circuitr 5V容限
的I2C circuitr 可承受5V时钟引脚
接地引脚3V输出。
电源引脚为3V66时钟。
66MHz的输出电压为3.3V 。
当停止除了PCICLK_F时钟的所有PCICLKs逻辑0电平,
I N P U被T L嗷嗷
可选的48MHz的非SSC或66MHz的SSC时钟输出
接地引脚3V输出。
功率为48MHz的输出缓冲器和固定PLL内核。
48MHz的输出时钟
48MHz的输出时钟
频率选择引脚。
接地引脚3V输出。
该引脚festablishes参考电流为CPUCLK的对。该引脚
需要一个固定的精密电阻器连接到地,以建立
appropr在Iate电流。
3.3V的LVTTL输入用于选择当前的乘法器,用于CPU输出
"Complementar y"时钟的差分对CPU输出。这些都是当前
模式的输出。室外广告纳尔电阻所需的电压偏置。
"Tr ue"时钟的差分对CPU输出。这些都是当前模式
输出。室外广告纳尔电阻所需的电压偏置。
供应CPU时钟,标称3.3V
接地引脚3V输出。
"Complementar y"时钟的差分对CPU输出。这些都是当前
模式的输出。室外广告纳尔电阻所需的电压偏置。
"Tr ue"时钟的差分对CPU输出。这些都是当前模式
输出。室外广告纳尔电阻所需的电压偏置。
供应CPU时钟,标称3.3V
"Complementar y"时钟的差分对CPU输出。这些都是当前
模式的输出。室外广告纳尔电阻所需的电压偏置。
"Tr ue"时钟的差分对CPU输出。这些都是当前模式
输出。室外广告纳尔电阻所需的电压偏置。
这种异步输入要暂停有效低电平时,医生伊芬低。
频率选择引脚。
频率选择引脚。
14.318 MHz参考时钟。
0472F—01/12/04
3
ICS950810
电源组
( ANALOG )
VDDA = PLL1
VDD48 = 48MHz的, PLL
VDDREF = VDD为XTAL与POR
(数字)
VDDpci
VDD3V66
VDDcpu
真值表
FS2
X
X
X
X
MID
MID
MID
MID
FS1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
166.66
100.00
200.00
133.33
三态
TCLK/2
3V66
(5:0)
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
PCI_F
PCI
(兆赫)
33.33
33.33
33.33
33.33
三态
TCLK/8
版权所有
版权所有
REF0
(兆赫)
14.318
14.318
14.318
14.318
三态
TCLK
版权所有
版权所有
USB / DOT
(兆赫)
48.00
48.00
48.00
48.00
三态
TCLK/2
版权所有
版权所有
保留保留
保留保留
最大允许电流
最大3.3V电源消耗
最大离散帽负荷,
VDD = 3.465V
所有的静态输入= VDD或GND
25mA
360mA
条件
掉电模式
( PWRDWN # = 0)的
全部活动
主机摆动功能选择
MULTISEL0
0
1
董事会目标
跟踪/术语Z-
-
50欧姆
参考R,
IREF =
V
DD
/(3*Rr)
-
Rr = 475 1%,
IREF = 2.32毫安
产量
当前
-
IOH = 6 * I REF
VOH @ Z
-
0.7V @ 50
注: MULTSEL0 = 0不支持ICS950810 。请参阅ICS950805的缓冲模式的支持。
0472F—01/12/04
4
ICS950810
电源管理
PD #
0
1
1
1
1
CPU_STOP #
X
1
0
1
1
PCI_STOP #
X
1
1
0
1
VCO
停止
RUN
RUN
RUN
RUN
中央处理器
Iref*2
RUN
Iref*2
RUN
RUN
中央处理器#
FL燕麦
RUN
FL燕麦
RUN
RUN
PCICLK
低
RUN
RUN
低
RUN
3v66
低
RUN
RUN
RUN
RUN
48MHz
低
RUN
RUN
RUN
RUN
REF
低
RUN
RUN
RUN
RUN
注意: PCI_F不受PCI_STOP #和CPU_STOP #
CPU输出的三态控制
状态
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
字节0位6 Byte1bit6
PD #
CPU_STOP #
0
0
0
0
0
0
0
0
0
1
0
1
0
1
0
1
1
0
1
0
1
0
1
0
1
1
1
1
1
1
1
1
针
PD #
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
针
停止的
Cpu_Stop # CPU输出
1
运行
0
Irefx6
1
Irefx2
0
Irefx2
1
运行
0
高阻
1
高阻
0
高阻
1
运行
0
Irefx6
1
高阻
0
高阻
1
运行
0
高阻
1
高阻
0
高阻
自由运行
CPU输出
运行
运行
Irefx2
Irefx2
运行
运行
Irefx2
Irefx2
运行
运行
高阻
高阻
运行
运行
高阻
高阻
0472F—01/12/04
5
集成
电路
系统公司
ICS950810
频率发生器,差分200MHz的CPU时钟
推荐应用:
CK- 408时钟的Banias处理器/ ODEM和
蒙塔拉-G芯片组。
输出特点:
3差分CPU时钟对的@ 3.3V
7个PCI ( 3.3V ) @ 33.3MHz
3 PCI_F ( 3.3V ) @ 33.3MHz
1个USB ( 3.3V ) @ 48MHz的
1个点( 3.3V ) @ 48MHz的
1 REF ( 3.3V ) @ 14.318MHz
5 3V66 ( 3.3V ) @ 66.6MHz频率范围内
1 VCH / 3V66 ( 3.3V ) @ 48MHz的或66.6MHz频率范围内
产品特点:
支持扩频调制,
向下蔓延0至-0.5 % 。 ( CPU , 3V66 , PCI )
通过PD #高效的电源管理方案,
CPU_STOP #和PCI_STOP # 。
关键的特定连接的阳离子:
CPU输出抖动<150ps
3V66输出抖动<250ps
CPU输出偏斜<100ps
引脚配置
VDDref
X1
X2
GND
PCICLK_F0
PCICLK_F1
PCICLK_F2
VDDpci
GND
PCICLK0
PCICLK1
PCICLK2
PCICLK3
VDDpci
GND
PCICLK4
PCICLK5
PCICLK6
VDD3V66
GND
3V66_2
3V66_3
3V66_4
3V66_5
* PD #
VDDA
GND
VTT_PWRGD #
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
REF
FS1
FS0
CPU_STOP # *
CPUCLKT0
CPUCLKC0
VDDcpu
CPUCLKT1
CPUCLKC1
GND
VDDcpu
CPUCLKT2
CPUCLKC2
MULTSEL0*
IREF
GND
FS2
48MHz_USB
48MHz_DOT
VDD48
GND
3V66_1/VCH_CLK
PCI_STOP # *
3V66_0
VDD3V66
GND
SCLK
SDATA
56引脚SSOP 300MIL
6.10毫米。机身,0.50毫米。间距TSSOP
*这些输入具有150K内部上拉电阻连接到VDD 。
框图
PLL2
48MHz_USB
48MHz_DOT
的功能
FS2 FS1 FS0
X
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
166.66
100.00
200.00
133.33
三态
TCLK/2
版权所有
版权所有
3V66(5:0)
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
版权所有
版权所有
PCI_F
PCI
(兆赫)
33.33
33.33
33.33
33.33
三态
TCLK/8
版权所有
版权所有
X1
X2
XTAL
OSC
3V66_5
3V66_3
3V66_(4,2)
X
X
X
MID
MID
MID
MID
PLL1
传播
SPECTRUM
REF
中央处理器
Divder
停止
3
3
CPUCLKT (2 :0)
CPUCLKC (2 :0)
PCICLK (6 :0)
PCICLK_F (2 :0)
3V66_0
PD #
CPU_STOP #
PCI_STOP #
MULTSEL0
FS( 2:0 )
SDATA
SCLK
PCI
Divder
停止
7
3
控制
逻辑
3V66
Divder
CONFIG 。
注册。
3V66_1/VCH_CLK
I REF
0472F—01/12/04
ICS950810
ICS950810
引脚配置
针
数
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
引脚名称
VDDref
X1
X2
TYPE
PWR
IN
OUT
描述
参考文献, XTAL电源,标称3.3V
铬石英晶体输入,名义上14.318MHz 。
铬石英晶体输出,标称14.318MHz 。
GND
PCICLK_F0
PCICLK_F1
PCICLK_F2
VDDpci
GND
PCICLK0
PCICLK1
PCICLK2
PCICLK3
VDDpci
GND
PCICLK4
PCICLK5
PCICLK6
VDD3V66
GN
3V66_2
3V66_3
3V66_4
3V66_5
PD #
VDDA
GND
PWR
OUT
OUT
OUT
PWR
PWR
OUT
OUT
接地引脚3V输出。
自由运行PCI时钟不受PCI_STOP # 。
自由运行PCI时钟不受PCI_STOP # 。
自由运行PCI时钟不受PCI_STOP # 。
电源为PCICLK_F和PCICLK ,标称3.3V
接地引脚3V输出。
PCI时钟输出。
PCI时钟输出。
OUT
OUT
PWR
PWR
OUT
OUT
OUT
PWR
PWR
OUT
OUT
OUT
OUT
IN
PWR
PWR
PCI时钟输出。
PCI时钟输出。
电源为PCICLK_F和PCICLK ,标称3.3V
接地引脚3V输出。
PCI时钟输出。
PCI时钟输出。
PCI时钟输出。
电源引脚为3V66时钟。
接地引脚3V输出。
66MHz的输出电压为3.3V 。
66MHz的输出电压为3.3V 。
66MHz的输出电压为3.3V 。
66MHz的输入/在3.3V输出。
异步低电平有效输入引脚用来关闭该设备的供电到低
电源状态。内部时钟被禁止和VCO和CR是石英晶体
停了下来。的断电延时不会超过3毫秒。
3.3V电源为PLL内核。
接地引脚3V输出。
0472F—01/12/04
2
ICS950810
引脚配置(续)
针
数
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
51
52
53
54
55
56
引脚名称
VTT_PWRGD #
SDATA
SCLK
GND
VDD3V66
3V66_0
PCI_STOP #
3V66_1/VCH_CLK
GND
VDD48
48MHz_DOT
48MHz_USB
FS2
GND
IREF
MULTSEL0
CPUCLKC2
CPUCLKT2
VDDcpu
GND
CPUCLKC1
CPUCLKT1
VDDcpu
CPUCLKC0
CPUCLKT0
CPU_STOP #
FS0
FS1
REF
TYPE
IN
I / O
IN
PWR
PWR
OUT
IN
OUT
PWR
PWR
OUT
OUT
IN
PWR
OUT
IN
OUT
OUT
PWR
PWR
OUT
OUT
PWR
OUT
OUT
IN
IN
IN
OUT
描述
这3.3V LVTTL输入使用时,以防止矿井电平敏感频闪
FS [ 2:0]和MULTISEL0输入是有效的,并准备进行采样。
(低电平有效)
数据引脚为I2C circuitr 5V容限
的I2C circuitr 可承受5V时钟引脚
接地引脚3V输出。
电源引脚为3V66时钟。
66MHz的输出电压为3.3V 。
当停止除了PCICLK_F时钟的所有PCICLKs逻辑0电平,
I N P U被T L嗷嗷
可选的48MHz的非SSC或66MHz的SSC时钟输出
接地引脚3V输出。
功率为48MHz的输出缓冲器和固定PLL内核。
48MHz的输出时钟
48MHz的输出时钟
频率选择引脚。
接地引脚3V输出。
该引脚festablishes参考电流为CPUCLK的对。该引脚
需要一个固定的精密电阻器连接到地,以建立
appropr在Iate电流。
3.3V的LVTTL输入用于选择当前的乘法器,用于CPU输出
"Complementar y"时钟的差分对CPU输出。这些都是当前
模式的输出。室外广告纳尔电阻所需的电压偏置。
"Tr ue"时钟的差分对CPU输出。这些都是当前模式
输出。室外广告纳尔电阻所需的电压偏置。
供应CPU时钟,标称3.3V
接地引脚3V输出。
"Complementar y"时钟的差分对CPU输出。这些都是当前
模式的输出。室外广告纳尔电阻所需的电压偏置。
"Tr ue"时钟的差分对CPU输出。这些都是当前模式
输出。室外广告纳尔电阻所需的电压偏置。
供应CPU时钟,标称3.3V
"Complementar y"时钟的差分对CPU输出。这些都是当前
模式的输出。室外广告纳尔电阻所需的电压偏置。
"Tr ue"时钟的差分对CPU输出。这些都是当前模式
输出。室外广告纳尔电阻所需的电压偏置。
这种异步输入要暂停有效低电平时,医生伊芬低。
频率选择引脚。
频率选择引脚。
14.318 MHz参考时钟。
0472F—01/12/04
3
ICS950810
电源组
( ANALOG )
VDDA = PLL1
VDD48 = 48MHz的, PLL
VDDREF = VDD为XTAL与POR
(数字)
VDDpci
VDD3V66
VDDcpu
真值表
FS2
X
X
X
X
MID
MID
MID
MID
FS1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
166.66
100.00
200.00
133.33
三态
TCLK/2
3V66
(5:0)
(兆赫)
66.66
66.66
66.66
66.66
三态
TCLK/4
PCI_F
PCI
(兆赫)
33.33
33.33
33.33
33.33
三态
TCLK/8
版权所有
版权所有
REF0
(兆赫)
14.318
14.318
14.318
14.318
三态
TCLK
版权所有
版权所有
USB / DOT
(兆赫)
48.00
48.00
48.00
48.00
三态
TCLK/2
版权所有
版权所有
保留保留
保留保留
最大允许电流
最大3.3V电源消耗
最大离散帽负荷,
VDD = 3.465V
所有的静态输入= VDD或GND
25mA
360mA
条件
掉电模式
( PWRDWN # = 0)的
全部活动
主机摆动功能选择
MULTISEL0
0
1
董事会目标
跟踪/术语Z-
-
50欧姆
参考R,
IREF =
V
DD
/(3*Rr)
-
Rr = 475 1%,
IREF = 2.32毫安
产量
当前
-
IOH = 6 * I REF
VOH @ Z
-
0.7V @ 50
注: MULTSEL0 = 0不支持ICS950810 。请参阅ICS950805的缓冲模式的支持。
0472F—01/12/04
4
ICS950810
电源管理
PD #
0
1
1
1
1
CPU_STOP #
X
1
0
1
1
PCI_STOP #
X
1
1
0
1
VCO
停止
RUN
RUN
RUN
RUN
中央处理器
Iref*2
RUN
Iref*2
RUN
RUN
中央处理器#
FL燕麦
RUN
FL燕麦
RUN
RUN
PCICLK
低
RUN
RUN
低
RUN
3v66
低
RUN
RUN
RUN
RUN
48MHz
低
RUN
RUN
RUN
RUN
REF
低
RUN
RUN
RUN
RUN
注意: PCI_F不受PCI_STOP #和CPU_STOP #
CPU输出的三态控制
状态
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
字节0位6 Byte1bit6
PD #
CPU_STOP #
0
0
0
0
0
0
0
0
0
1
0
1
0
1
0
1
1
0
1
0
1
0
1
0
1
1
1
1
1
1
1
1
针
PD #
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
针
停止的
Cpu_Stop # CPU输出
1
运行
0
Irefx6
1
Irefx2
0
Irefx2
1
运行
0
高阻
1
高阻
0
高阻
1
运行
0
Irefx6
1
高阻
0
高阻
1
运行
0
高阻
1
高阻
0
高阻
自由运行
CPU输出
运行
运行
Irefx2
Irefx2
运行
运行
Irefx2
Irefx2
运行
运行
高阻
高阻
运行
运行
高阻
高阻
0472F—01/12/04
5