集成
电路
系统公司
ICS94211
可编程系统频率发生器为PII / III
推荐应用:
440BX /威盛Apollo Pro133 / ALI 1631芯片组的风格。
输出特点:
2 - 处理器@ 2.5V
1 - IOAPIC @ 2.5V
13 - SDRAM的3.3V @
6 - PCI @ 3.3V ,
1 - 为48MHz , 3.3V @
1 - 的24MHz @ 3.3V
2 - REF @ 3.3V , 14.318MHz 。
产品特点:
可编程输出中的频率。
可编程的输出中的上升/下降时间。
可编程PCICLK , PCICLK_F ,
SDRAM歪斜。
实时系统复位输出
扩频电磁干扰控制通常是通过7分贝到8分贝,
可编程扩频百分比。
看门狗定时器技术来重置系统
如果超频导致故障。
使用外部14.318MHz晶振。
FS管脚的频率选择
关键的特定连接的阳离子:
CPU - CPU : <175ps
SDRAM - SDRAM : <500ps
PCI - PCI : <500ps
CPU (早期) -pci :最小= 1.0ns ,典型值= 2.0ns ,最大= 4.0ns
引脚配置
VDDref
*PCI_STOP/REF0
GND
X1
X2
VDDpci
* MODE / PCICLK_F
**FS3/PCICLK0
GND
PCICLK1
PCICLK2
PCICLK3
PCICLK4
VDDpci
Buffer_IN
GND
SDRAM12
SDRAM11
VDDSDR
SDRAM10
SDRAM9
GND
SDATA
SCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VDDL
IOAPIC
REF1/FS2*
GND
CPUCLK0
CPUCLK1
VddLCPU
RESET#
SDRAM0
GND
SDRAM1
SDRAM2
VDDSDR
SDRAM3
SDRAM4
GND
SDRAM5
SDRAM6
VDDSDR
SDRAM7
SDRAM8
VDD48
48MHz/FS0*
24MHz/FS1*
48引脚SSOP 300MIL
*的120K内部上拉电阻连接到VDD
**的120K内部下拉电阻到GND
的功能
FS3
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
80.00
75.00
83.31
66.82
103.00
112.01
68.01
100.23
120.00
114.99
109.99
105.00
140.00
150.00
124.00
132.99
PCICLK
(兆赫)
40.00
37.50
41.65
33.41
34.33
37.34
34.01
33.41
40.00
38.33
36.66
35.00
35.00
37.50
31.00
33.25
框图
PLL2
/2
X1
X2
BUFFER IN
XTAL
OSC
2
48MHz
24MHz
IOAPIC
REF( 1:0 )
SDRAM( 12 :0)
CPUCLK (1: 0)
PLL1
传播
SPECTRUM
PCI
时钟
Divder
13
2
停止
5
PCICLK (4 :0)
PCICLK_F
RESET#
FS( 3:0 )
4
模式
PCI_STOP #
SDATA
SCLK
控制
逻辑
CONFIG 。
注册。
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
94211修订版A 01年3月28日
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
ICS94211
ICS94211
概述
该
ICS94211
对于使用BX /阿波罗Pro133 / ALI 1631风格芯片组桌面设计的单芯片时钟解决方案。它提供了所有
必要的时钟信号为这样的系统。
该
ICS94211
属于ICS新一代可编程系统时钟发生器。它采用串行编程我
2
C接口
为改变输出功能,改变输出频率,输出配置力量,配置输出到输出偏斜车辆,
改变扩频量,改变组的分压比和DIS /启用各个时钟。该器件还具有ICS
礼'看门狗'技术,将重置频率到一个安全的环境,如果系统变得不稳定结束
时钟。
引脚配置
引脚数
1
2
3, 9, 16, 22,
33, 39, 45
4
5
6, 14
7
P I N NA M E
VDDref
REF0
PCI_STOP #
1
GND
X1
X2
VDDpci
PCICLK_F
模式
FS3
8
13, 12, 11, 10
PCICLK0
PCICLK (4: 1)
1, 2
TYPE
PWR
OUT
IN
PWR
IN
OUT
PWR
OUT
IN
IN
OUT
OUT
IN
OUT
PWR
I / O
IN
OUT
IN
OUT
IN
PWR
OUT
PWR
OUT
OUT
OUT
IN
OUT
PWR
描述
参考文献, XTAL电源,标称3.3V
14.318 MHz参考时钟。
暂停PCICLK ( 0 : 4 )时钟的逻辑0电平,当输入为低电平(移动
模式, MODE = 0时)
地
晶振输入,具有内部装载帽( 36pF )和反馈
从X2电阻
晶振输出,标称14.318MHz 。有内部负荷
帽( 36pF )
供应PCICLK_F和PCICLK ( 0 : 4 ) ,标称3.3V
自由运行PCI时钟不会影响PCI_STOP #的电源管理。
7脚的功能选择引脚, 1 =桌面模式, 0 =移动模式。锁存输入。
频率选择引脚。锁存输入。内部下拉至GND
PCI时钟输出。 Syncheronous以CPU时钟与1-48ns歪斜
( CPU早)
PCI时钟输出。 Syncheronous以CPU时钟与1-48ns歪斜
( CPU早)
输入扇出缓冲器的SDRAM输出。
SDRAM时钟输出,扇出缓冲器从缓冲器输出IN引脚
(由芯片控制)
供应SDRAM ( 0:12 )和CPU PLL内核,标称3.3V 。
因为我的数据输入
2
C串行输入, 5V容限输入
我的时钟输入
2
C输入, 5V容限输入
24MHz的输出时钟
频率选择引脚。锁存输入。
48MHz的输出时钟
频率选择引脚。锁存输入
功率为24 & 48MHz的输出缓冲器和固定PLL内核。
ealtimesystemresetsig nalforfrequen CY ratiochangeorwatchdog
蒂莫超时。这个信号是低有效。
供应CPU时钟, 2.5V或3.3V标称
CPU时钟输出,搭载VDDL2 。低中频CPU_STOP # =低
自由运行的CPU时钟。不受CPU_STOP #
14.318 MHz参考时钟。
频率选择引脚。锁存输入
IOAPIC C L C k的O u那样吨P ü吨。 1 4 。 3 1 8 M·H P流ê - [R E D B Y形V D D升。
供应IOAPIC ,无论是2.5或3.3V标称
15
BUFFER IN
17, 18, 20, 21, 28, 29,
31 , 32 , 34 , 35 , 37 , 38 , SDRAM ( 12 : 0 )
40
19, 30, 36
VDDSDR
23
24
25
26
27
41
42
43
44
46
47
48
SDATA
SCLK
24MHz
FS1
1, 2
48MHz
FS0
1, 2
VDD48
RESET
VddLCPU
CPUCLK1
CPUCLK0
REF1
FS2
1, 2
我OA P I C
VDDL
注意事项:
1: 120K内部上拉电阻到3.3V的输入指示
2 :双向输入/输出管脚,输入逻辑电平被锁存于内部上电复位。用规格为10Mohm电阻
程序逻辑嗨到VDD或GND为逻辑低电平。
2
ICS94211
简介我
2
I2C寄存器说明ICS94211
可编程系统频率发生器
注册名称
功能&频率
选择注册
输出控制寄存器
供应商ID &修订ID
注册
字节
0
描述
输出频率,硬件/ I
2
C
频率选择,扩展频谱&
输出使能控制寄存器。
活动/非活动输出控制
寄存器/锁存器的输入回读。
字节11位[7 : 4 ]是ICS的供应商ID - 1001 。
其他位该寄存器候设备
这部分的修订ID 。
写入该寄存器将配置
字节数有多少字节将
读回。不写00
H
这个字节。
写入该寄存器将配置
秒看门狗数量
计时器复位。
看门狗使能,看门狗状态
可编程的'安全'频率'可以
配置该寄存器。
该位选择是否输出
频率是由硬件/ 0字节控制
配置或字节11&12
编程。
这些寄存器控制分频器比率
到相位检测器,从而控制
VCO的输出频率。
这些寄存器控制蔓延
百分比金额。
递增或递减组歪斜
构成相比,初始偏斜。
这些寄存器将控制输出
上升和下降时间。
PWD默认
见个人
字节说明
见个人
字节说明
见个人
字节说明
1-6
7
字节数
回读注册
8
08
H
看门狗定时器
计数寄存器
9
10
H
看门狗控制寄存器10位[ 6 : 0 ]
000,0000
VCO控制选择位
10位[ 7]
0
VCO频率控制
注册
扩频控制
注册
集团歪斜控制
注册
输出上升/下降时间
选择寄存器
11-12
依靠
硬件/ 0字节
CON组fi guration
依靠
硬件/ 0字节
CON组fi guration
见个人
字节说明
见个人
字节说明
13-14
15-16
17-20
注意事项:
1.
在ICS时钟发生器是一个从/接收器,我
2
C分量。它可以回读存储在锁存器,用于验证的数据。
回读功能将支持标准的SMBus控制器协议。
字节回读的数是通过写定义
8个字节。
当写入的字节11 - 12和字节13日 - 14日,他们必须被写为一组。
如果,例如,仅一个字节14被写入
但不是15 ,也不字节14或15将加载到接收器。
由该时钟发生器所支持的数据传输速率为100K位/秒或更小(标准模式)
该输入工作电压为3.3V的逻辑电平。
该数据字节的格式是8位字节。
为了简化该时钟发生器我
2
C接口,协议设置为只使用块写入的控制器。字节
必须按顺序访问,从最低到最高字节与停止能力后的任何完整的字节已
传输。上面显示的命令代码和字节计数必须被发送,但数据被忽略对于这两个字节。
数据被加载到停止顺序发出。
在上电时,所有寄存器被设置为一个默认状态,如图所示。
2.
3.
4.
5.
6.
7.
4
ICS94211
字节0 :功能和频率选择寄存器(默认值= 0 )
位
Bit2
描述
位7位6位5位4 VCO / REF VCO
CPUCLK
分频器
兆赫
兆赫
FS3 FS2 FS1 FS0
0
0
0
0
0
447/40
160.01
80.00
0
0
0
0
1
440/42
150.00
75.00
0
0
0
1
0
512/44
166.61
83.31
0
0
0
1
1
392/42
133.64
66.82
0
0
1
0
0
446/31
206.00
103.00
0
0
1
0
1
485/31
224.01
112.01
0
0
1
1
0
513/54
136.02
68.01
0
0
1
1
1
518/37
200.45
100.23
0
1
0
0
0
352/21
240.00
120.00
0
1
0
0
1
514/32
229.99
114.99
0
1
0
1
0
507/33
219.98
109.99
0
1
0
1
1
484/33
210.00
105.00
0
1
1
0
0
352/18
280.00
140.00
0
1
1
0
1
440/21
300.00
150.00
0
1
1
1
0
433/25
247.99
124.00
0
1
1
1
1
483/26
265.99
132.99
1
0
0
0
0
396/21
270.00
135.00
1
0
0
0
1
345/19
259.99
129.99
1
0
0
1
0
440/25
252.00
126.00
1
0
0
1
1
478/29
236.00
118.00
1
0
1
0
0
486/30
231.95
115.98
1
0
1
0
1
491/37
190.01
95.00
1
0
1
1
0
440/35
180.00
90.00
1
0
1
1
1
463/39
169.98
85.01
1
1
0
0
0
371/16
332.00
166.00
1
1
0
0
1
447/20
320.01
160.01
1
1
0
1
0
433/20
309.99
154.99
1
1
0
1
1
310/15
295.91
147.95
1
1
1
0
0
469/23
291.97
145.98
1
1
1
0
1
362/18
287.95
143.98
1
1
1
1
0
476/24
283.98
141.99
1
1
1
1
1
347/18
276.02
138.01
0频率是选中的硬件选择,输入锁存
1频率选择位2,7 : 4
0-正常
1 - 扩频启用± 0.35 %传播中心
0-运行
1三态输出全部
PCICLK
兆赫
40.00
37.50
41.65
33.41
34.33
37.34
34.01
33.41
40.00
38.33
36.66
35.00
35.00
37.50
31.00
33.25
33.75
32.50
31.50
39.33
38.66
31.67
30.00
28.34
41.50
40.00
38.75
36.99
36.50
35.99
35.50
34.50
PWD
位
(2,7:4)
注1
第3位
第1位
位0
0
1
0
注意事项:
1.
默认上电时,将成为被锁定的逻辑输入来定义的频率,所显示的位3 。
5