集成
电路
系统公司
ICS9250-10
初步产品预览
频率时序发生器奔腾
II
系统
概述
该
ICS9250-10
是一款单芯片时钟为英特尔奔腾II 。
它提供了这样的系统的所有必要的时钟信号。
扩频可以通过我启用
2
C语言编程。
扩频通常会降低电磁干扰8分贝到10分贝。
这简化了EMI认证,而不诉诸板
设计迭代或昂贵的屏蔽。该ICS9250-10
采用专有的闭环设计,紧密
控制散布在处理的比例和
的温度变化。
特点
生成下面的系统时钟:
- 3 CPU ( 2.5V ) 66.6 / 100 MHz的(高达133MHz的通
I
2
C选用)
- 9 SDRAM ( 3.3V )达到133MHz
- 8个PCI ( 3.3 V ) @ 33.3MHz
- 2 IOAPIC ( 2.5V ) @ 16.67或33.3MHz
- 2 Hublink钟表( 3.3 V ) @ 66.6兆赫
- 2个USB ( 3.3V ) @ 48兆赫(非扩频)
- 1 REF ( 3.3V ) @ 14.318兆赫
支持扩频调制,
向下蔓延0至-0.5 %
I
2
电源管理支持C
通过PD #高效的电源管理方案
使用外部14.138 MHz的晶振
框图
引脚配置
56引脚300密耳SSOP
* 60K欧姆的上拉至VDD上注明的投入。
电源组
VDD0 , GND0 = REF &水晶
VDD1 , GND1 = 3V66 [1 :0]的
VDD2 , GND2 = PCICLK [7 :0]的
VDD3 , GND3 = PLL内核
VDD4 , GND4 = 48MHz的[1 :0]的
VDD5 , GND5 = SDRAM_F ,SDRAM [7 :0]的
VDDL0 , GNDL0 = CPUCLK [2 :0]的
VDDL1 , GNDL1 = IOAPIC [1 :0]的
产品预览文档包含新的信息
在产品开发的取样或试生产阶段。
特征数据和其他规格如有变更,
恕不另行通知。
奔腾
II
是Intel Corporation的注册商标
I
2
C是飞利浦公司的商标
9250-10版本 99年6月15日
ICS9250-10
初步产品预览
引脚说明
引脚数
P I N NA M E
FREQ_APIC
REF0
3
4
5, 6, 14, 17, 23,
24, 35, 41, 47
8, 7
X1
X2
GND( 0 :5)
3V66 [1:0]
TYPE
IN
OUT
IN
OUT
PWR
OUT
PWR
OUT
OUT
IN
IN
IN
IN
OUT
OUT
PWR
OUT
PWR
OUT
描述
锁存输入的开机。这决定了IOAPIC频率。
当"0"被锁定, IOAPIC频率= 16.67MHz
当"1"被锁定, IOAPIC频率= 33.3MHz
该引脚具有60K内部上拉。
3.3V , 14.318MHz的参考时钟输出。
晶振输入,具有内部装载帽( 33pF的)和反馈
从X2电阻
晶振输出,标称14.318MHz 。有内部负荷
帽( 33pF的)
接地引脚, 3.3V电源
3 。 3 VF我XE 6 6 MH zclockoutputsfor HUB
3.3V电源
3.3V PCI时钟输出,同步CPUCLKS
3 。 3 VF我XE 4 8 MH zclockoutputsfor USB
功能选择管脚。确定CPU频率,所有输出
功能。请参阅功能表第3页。
因为我的数据输入
2
C串行输入。
我的时钟输入
2
C输入
异步低电平有效输入引脚用于关断器件
进入低功率状态。内部时钟被禁用,
VCO和晶体被停止。电源的延迟降低
将不大于3毫秒。
3.3V输出的100MHz运行。所有的SDRAM输出可以开启
通过我关闭
2
C
3.3V的自由运行的100MHz的SDRAM不影响我
2
C
地面为CPU & APIC 2.5V电源
2.5V主机总线时钟输出。为66MHz或100MHz的根据FS
( 0 : 1 )引脚请参见第3页。
2.5V电源suypply的CPU & IOAPIC
2.5V时钟输出,在16.67MHz或33.3MHz运行。
1
2, 9, 10, 21,
VDD( 0 :5)
22, 27, 33, 38, 44
20,19,18,16,
PCICLK [7 :0]的
15,13,12,11
25, 26
28, 29
30
31
32
48MHz的(0: 1)
FS( 0:1 )
SDATA
SCLK
PD #
36, 37, 39, 40, 42,
SDRAM的[7:0 ]
43, 45, 46
34
56,48
49,50,52
51, 53
54, 55
SDRAM_F
GNDL [1 :0]的
CPUCLK [2 :0]的
VDDL (0: 1)
IOAPIC [1 :0]的
2
ICS9250-10
初步产品预览
掉电波形
记
1.
经过PD #针对CPUCLKs 2 consective上升沿采样有效(低电平) ,所有
输出时钟在他们的下一个由高到低的tranistiion驱动为低电平。
2.
上电延迟<3ms 。
3.
所示为100MHz的波形
最大允许电流
810E
条件
掉电模式
( PWRDWN # = 0
全66MHz的有源
SEL1, 0 = 10
全有源100MHz的
SEL1, 0 = 11
最大2.5V电源消耗
最大离散帽负荷,
VDDQ2 = 2.625V
所有的静态输入= Vddq3或GND
10mA
70mA
100mA
最大2.5V电源消耗
最大离散帽负荷,
Vddq2 = 3.465V
所有的静态输入= Vddq3或GND
10mA
280mA
280mA
4
ICS9250-10
初步产品预览
一般我
2
C串行接口信息
本节中的信息假定读者熟悉我
2
C语言编程。
欲了解更多信息,请联系ICS为我
2
C语言编程应用笔记。
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址D2
(H)
ICS时钟将
应答
控制器(主机)发送一个哑命令代码
ICS时钟将
应答
控制器(主机)发送一个空字节计数
ICS时钟将
应答
控制器(主机)开始发送第一个字节(字节0)
经过5个字节
ICS时钟将
应答
每个字节
一次一个。
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
的Controler (主机)发出读地址D3
(H)
ICS时钟将
应答
ICS时钟将发送
字节数
控制器(主机)确认
ICS时钟发送一个字节
(字节0)字节5
控制器(主机)需要确认每个字节
控制器(主机)将发送一个停止位
如何写:
控制器(主机)
开始位
地址
D2
(H)
假命令代码
ICS (从/接收器)
如何阅读:
控制器(主机)
开始位
地址
D3
(H)
ICS (从/接收器)
确认
确认
虚拟字节数
确认
字节数
确认
确认
BYTE 0
BYTE 0
确认
1个字节
确认
1个字节
确认
2字节
确认
2字节
确认
BYTE 3
确认
BYTE 3
确认
4个字节
确认
4个字节
确认
BYTE 5
确认
BYTE 5
确认
停止位
确认
停止位
注意事项:
1.
2.
3.
4.
5.
6.
在ICS时钟发生器是一个从/接收器,我
2
C分量。它可以回读存储在锁存器,用于验证的数据。
读回将支持英特尔PIIX4 "Block - Read"协议。
由该时钟发生器所支持的数据传输速率为100K位/秒或更小(标准模式)
该输入工作电压为3.3V的逻辑电平。
该数据字节的格式是8位字节。
为了简化该时钟发生器我
2
C接口,协议设置为只使用"Block - Writes"从控制器。该
字节必须按顺序访问,从最低到最高字节与停止后的任何完整的字节的能力
已被转移。上面显示的命令代码和字节数必须发送,但数据被忽略的那些
两个字节。数据被加载到停止顺序发出。
在上电时,所有寄存器被设置为一个默认状态,如图所示。
5