添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第169页 > ICS9248yF-73-T
集成
电路
系统公司
ICS9248-73
频率时序发生器奔腾
II
系统
概述
ICS9248-73
是一款单芯片时钟为英特尔奔腾II 。
它提供了这样的系统的所有必要的时钟信号。
扩频可以通过我启用
2
C语言编程。
扩频通常会降低电磁干扰8分贝到10分贝。
这简化了EMI认证,而不诉诸板
设计迭代或昂贵的屏蔽。该ICS9248-73
采用专有的闭环设计,紧密
控制散布在处理的比例和
的温度变化。
特点
生成下面的系统时钟:
- 2 - 处理器@ 2.5V ,高达150MHz 。
- 1 - IOAPIC @ 2.5V , PCI / 2MHz的。
- 9 - SDRAM的3.3V @ ,高达150MHz 。
- 2 - 3V66 @ 3.3V , 2个PCI兆赫。
- 8 - 的PCI @ 3.3V 。
- 2 - 为48MHz , 3.3V @定。
- 1 - REF @ 3.3V , 14.318MHz 。
- 1 - 24_48MHz , @ 3.3V固定。
支持扩频调制,
向下蔓延0至-0.5 % , ±0.25 %,中心蔓延。
I
2
电源管理支持C
通过PD #高效的电源管理方案
使用外部14.138 MHz的晶振
框图
引脚配置
48引脚300密耳SSOP
* 120K欧姆的上拉至VDD上注明的投入。
** 60K欧姆的上拉至VDD上注明的投入。
1.这些引脚会有2倍的驱动力
电源组
GNDREF , VDDREF = REF &水晶
GND3V66 , VDD3V66 = 3V66
GNDPCI , VDDPCI = PCICLK
GNDCOR , VDDCOR = PLL内核
GND48 , VDD48 = 48MHz的
GNDSDR , VDDSDR = SDRAM
GNDLCPU , VDDLCPU = CPUCLK
GNDAPIC , VDDAPIC = IOAPIC
ICS保留随时修改中确定的设备数据的权利
本出版物,恕不另行通知。 ICS建议其客户
获取所有设备数据的最新版本,以确认任何
信息正在依靠由客户是最新和准确。
奔腾
II
是Intel Corporation的注册商标
I
2
C是飞利浦公司的商标
9248-73 B版00年2月10日
ICS9248-73
引脚说明
1
2, 9, 10,
18, 25, 30, 38
3
4
5, 6, 14, 21,
29, 42, 34,
7, 8
11
12
P I N NA M E
SEL_3V66
REF0
VDD
X1
X2
GND
3V66 (0:1)
PCICLK0
FS0
PCICLK1
FS1
PCICLK2
SEL24_48#
PCICLK (3: 7)
PD #
SCLK
SDATA
48MHz
FS3
48MHz
24_48MHz
FS2
GND48
SDRAM_F
TYPE
IN
OUT
PWR
IN
OUT
PWR
OUT
OUT
IN
OUT
IN
OUT
IN
OUT
IN
IN
IN
OUT
IN
OUT
OUT
IN
PWR
OUT
OUT
PWR
OUT
OUT
PWR
描述
该引脚选择3V66输出频率。
3.3V , 14.318MHz的参考时钟输出。
3.3V电源
晶振输入,具有内部装载帽( 33pF的)和反馈
从X2电阻
晶振输出,标称14.318MHz 。
有内部负荷上限( 33pF的)
接地引脚, 3.3V电源
对于HUB运行在2XPCI MHz的3.3V时钟输出
3.3V PCI时钟输出,同步CPUCLKS
逻辑输入频率选择位。输入锁存电源。
3.3V PCI时钟输出,同步CPUCLKS
逻辑输入频率选择位。输入锁存电源。
3.3V PCI时钟输出,同步CPUCLKS
逻辑输入选择输出。
3.3V PCI时钟输出,同步CPUCLKS
异步低电平有效输入引脚用来关闭该设备,以提供电源
低功率状态。内部时钟被禁止和VCO和
晶都停了下来。的断电延时不会
超过3ms的更大。
我的时钟输入
2
C输入
因为我的数据输入
2
C串行输入。
3 。 3 VF我XE 4 8 MH zclockoutputfor USB
逻辑输入频率选择位。输入锁存电源。
3 。 3 VF我XE 4 8 MH zclockoutputfor USB
通过SEL24_48 # 24或48MHz的输出控制。
逻辑输入频率选择位。输入锁存电源。
地面48MHz的输出
3.3V的自由运行的100MHz的SDRAM不影响我
2
C
3.3V输出的100MHz运行。所有的SDRAM输出可以被关闭
吨H·R O u那样G H I
2
C
地面为CPU & APIC 2.5V电源
2 。 5 VH OST BU sclockoutput ,高达1 5 0 MH zdependingon FS ( 0 : 3 )
引脚请参见第3页。
2.5V时钟输出的PCI / 2 MHz的运行。
2.5V电源suypply的CPU , IOAPIC
13
15, 16, 17,
19, 20
22
23
24
26
27
28
29
31
41, 40, 39, 37,
SDRAM( 0:7 )
36, 35, 33, 32,
43
45, 44
47
48, 46
GNDL
CPUCLK (0: 1)
IOAPIC
VDDL
2
ICS9248-73
频率选择
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
CPU SDRAM PCI
MH
兆赫
兆赫
100.23
100.90
105.00
66.89
120.00
124.00
133.30
133.30
140.00
150.00
114.99
70.00
75.00
83.31
90.00
95.00
100.23
100.90
105.00
100.33
120.00
124.00
133.30
133.30
140.00
150.00
114.99
105.00
112.50
124.96
90.00
95.00
33.41
33.63
35.00
33.44
40.00
41.33
44.43
33.32
35.00
37.50
38.33
35.00
37.50
41.65
30.00
31.67
3V66兆赫
SEL_3V66=0
66.82
67.26
70.00
66.89
64.00*
64.00*
64.00*
66.65
70.00
64.00*
64.00*
70.00
64.00*
64.00*
60.00
63.33
SEL_3V66=1
66.82
67.26
70.00
66.89
80.00
82.66
88.86
66.65
70.00
75.00
76.66
70.00
75.00
83.31
60.00
63.33
16.70
16.81
17.50
16.72
20.00
20.67
22.21
16.66
17.50
18.75
19.16
17.50
18.75
20.83
15.00
15.83
IOAPIC兆赫
注意:
*这些输出频率是不同步的CPUCLK和不具有扩展频谱调制。
时钟使能配置
PD #
0
1
CPUCLK
LO W
ON
SD内存
LO W
ON
IOAPIC
LO W
ON
66M赫兹
LO W
ON
PCICLK
LO W
ON
REF ,
48M赫兹
LO W
ON
OS C
FF
ON
压控振荡器
FF
ON
3
ICS9248-73
字节0 :功能和频率选择寄存器(默认值= 0 )
( 1 =允许, 0 =禁用)
第7位
0 - ±0.25%中心Sperad谱
1 ,向下扩频0至-0.5 %
SDRAM CPUCLK PCICLK
(2, 6:4)
MH
兆赫
兆赫
0000
0001
0010
0011
0100
0101
(2, 6:4)
0110
0111
1000
1001
1010
1011
1100
1101
1110
100.23
100.90
105.00
66.89
120.00
124.00
133.30
133.30
140.00
150.00
114.99
70.00
75.00
83.31
90.00
100.23
100.90
105.00
100.33
120.00
124.00
133.30
133.30
140.00
150.00
114.99
105.00
112.50
124.96
90.00
33.41
33.63
35.00
33.44
40.00
41.33
44.43
33.32
35.00
37.50
38.33
35.00
37.50
41.65
30.00
3V66兆赫
SEL_3V66=0
66.82
67.26
70.00
66.89
64.00*
64.00*
64.00*
66.65
70.00
64.00*
64.00*
70.00
64.00*
64.00*
60.00
SEL_3V66=1
66.82
67.26
70.00
66.89
80.00
82.66
88.86
66.65
70.00
75.00
76.66
70.00
75.00
83.31
60.00
63.33
0
IOAPIC兆赫
16.70
16.81
17.50
16.72
20.00
20.67
22.21
16.66
17.50
18.75
19.16
17.50
18.75
20.83
15.00
15.83
0
0
0
XXXX
注1
描述
PWD
第3位
第1位
位0
1111
95.00
95.00
31.67
63.33
0 - 频率选择由硬件选择,输入锁存
1 - 频率选择由位2 , 6:4
0 - 正常
1 - 扩频启用
0 - 运行
1 - 三态输出全部
注意事项:
1.默认上电时会锁定为逻辑输入定义的频率,位2 , 6 :4为默认为0000 。
*这些输出频率是不同步的CPUCLK和不具有扩展频谱调制。
4
ICS9248-73
字节1 :控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
-
-
28
27
26
-
31
PWD
X
X
X
1
1
1
0
1
描述
FS3#
FS0#
FS2#
24-48MHz
48MHz
48MHz
(保留)
SDRAM_F
字节2 :控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
32
33
35
36
37
39
40
41
PWD
1
1
1
1
1
1
1
1
描述
SDRAM7
SDRAM6
SDRAM5
SDRAM4
SDRAM3
SDRAM2
SDRAM1
SDRAM0
字节3 :控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
20
19
17
16
15
13
12
11
PWD
1
1
1
1
1
描述
PCICLK7
PCICLK6
PCICLK5
PCICLK4
PCICLK3
PCICLK2
PCICLK1
PCICLK0
字节4 :控制寄存器
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
7
8
-
47
-
44
45
PWD
0
1
1
X
1
X
1
1
描述
(保留)
3V66_0
3V66_1
SEL_3V66#
IOAPIC
FS1#
CPUCLK1
CPUCLK0
1
1
1
注意事项:
1.非活动是指输出保持低电平,并禁止进行切换。这些输出被设计为可配置
在上电,而且可能不会在操作的正常模式中进行配置。
2. PWD =上电默认
5
查看更多ICS9248yF-73-TPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS9248yF-73-T
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
ICS9248yF-73-T
√ 欧美㊣品
▲10/11+
10193
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ICS9248yF-73-T供应信息

深圳市碧威特网络技术有限公司
 复制成功!