添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第745页 > ICS9248-163
集成
电路
系统公司
ICS9248-163
初步产品预览
AMD - K7 系统时钟芯片
推荐应用:
VIA KX133芯片组风格
输出特点:
1 - 差分对漏极开路CPU时钟
1 - CPU时钟@ 3.3V
13 - SDRAM的3.3V @
6 - PCI @ 3.3V ,
1 - 为48MHz , 3.3V @定。
1 - 24 / 48MHz的@ 3.3V
2 - REF @ 3.3V , 14.318MHz 。
产品特点:
高达166MHz的频率支持
支持电源管理: CPU停止和断电
从I模式
2
C语言编程。
扩频电磁干扰控制
( ± 0.25 %传播中心) 。
使用外部14.318MHz晶振
引脚配置
VDDref
REF0/CPU_STOP*
GND
X1
X2
VDD
* MODE / PCICLK_F
*FS3/PCICLK0
GND
*SEL24_48#/PCICLK1
PCICLK2
PCICLK3
PCICLK4
VDDpci
BUFFER IN
GND
SDRAM11
SDRAM10
VDDSDR
SDRAM9
SDRAM8
GND
SDATA
SCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
REF1/FS2*
GND
CPUCLK
GND
CPUCLKC0
CPUCLKT0
VDDA
PD # *
SDRAM_out
GND
SDRAM0
SDRAM1
VDDSDR
SDRAM2
SDRAM3
GND
SDRAM4
SDRAM5
VDDSDR
SDRAM6
SDRAM7
VDD48
48MHz/FS0*
24/48MHz/FS1*
*的120K内部上拉电阻连接到VDD
48引脚SSOP 300MIL
框图
PLL2
/2
X1
X2
XTAL
OSC
PLL1
传播
SPECTRUM
48MHz
24_48MHz
REF( 1:0 )
CPUCLK
中央处理器
Divder
停止
的功能
FS3
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
FS2
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
FS1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
FS0
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
中央处理器
(兆赫)
90.00
95.00
101.00
102.00
100.90
103.00
105.00
100.00
107.00
109.00
110.00
111.00
113.00
115.00
117.00
133.30
PCICLK
(兆赫)
30.00
31.67
33.67
34.00
33.57
34.33
35.00
33.33
35.67
36.33
36.67
37.00
37.67
38.33
39.00
33.33
CPUCLKC0
CPUCLKT0
SEL24_48#
SDATA
SCLK
FS( 3:0 )
PD #
CPU_STOP #
BUFFER IN
控制
逻辑
CONFIG 。
注册。
PCI
Divder
PCICLK (4 :0)
PCICLK_F
SDRAM
司机
SDRAM( 11 :0)
SDRAM_out
9248-163修订版A 00年9月22日
第三方的品牌和名称均为其各自所有者的财产。
产品预览文档包含新的信息
在产品开发的取样或试生产阶段。
特征数据和其他规格如有变更,
恕不另行通知。
ICS9248-163
ICS9248-163
初步产品预览
引脚说明
引脚数
1
2
CPU_STOP #
1, 2
3,9,16,22,
33,39,45, 47
4
5
6
7
模式
1, 2
8
10
13, 12, 11
14
15
17, 18, 20, 21,
28, 29, 31, 32,
34, 35,37,38
19,30,36
23
24
25
26
27
40
41
42
43
44
46
48
FS3
1, 2
PCICLK0
SEL24_48#
1, 2
PCICLK1
PCICLK ( 4:2)
VDDpci
BUFFER IN
SDRAM( 11 :0)
VDDSDR
SDATA
SCLK
24_48MHz
FS1
1, 2
48MHz
FS0
1, 2
VDD48
SDRAM_out
PD #
VDDA
CPUCLKT0
CPUCLKC0
CPUCLK
REF1
FS2
1, 2
IN
IN
OUT
IN
OUT
OUT
PWR
IN
OUT
PWR
I / O
IN
OUT
IN
OUT
IN
PWR
OUT
IN
PWR
OUT
OUT
OUT
OUT
IN
GND
X1
X2
VDD
PCICLK_F
IN
PWR
IN
OUT
PWR
OUT
P I N NA M E
VDDref
REF0
TYPE
PWR
OUT
描述
参考文献, XTAL电源,标称3.3V
14.318 MHz参考clock.This REF输出越强
缓冲区ISA总线的负载
这种异步输入暂停CPUCLKT , CPUCLKC & SDRAM
( 11 : 0 )的逻辑"0"水平时,驱动为低电平。
晶振输入,具有内部装载帽( 36pF )和反馈
从X2电阻
晶振输出,标称14.318MHz 。有内部负荷
帽( 36pF )
电源内部数字逻辑
自由运行PCI时钟不会影响PCI_STOP #电源
管理。
17引脚, 18引脚功能选择引脚, 1 =桌面模式, 0 =移动
模式。锁存输入。
频率选择引脚。锁存输入。内部上拉至VDD
PCI时钟输出
逻辑输入选择24或48MHz的引脚25输出
PCI时钟输出。
PCI时钟输出。
供应PCICLK_F和PCICLK ,标称3.3V
输入扇出缓冲器的SDRAM输出。
SDRAM时钟输出,扇出缓冲器从缓冲器输出IN引脚
(由芯片组控制)。
供应SDRAM 9nominal 3.3V 。
数据引脚用于I
2
电路5V宽容
我的时钟引脚
2
电路5V宽容
的24MHz / 48MHz的时钟输出
频率选择引脚。锁存输入。
48MHz的输出时钟
频率选择引脚。锁存输入
功率为24 & 48MHz的输出缓冲器和固定PLL内核。
参考时钟的SDRAM缓冲区
关断芯片,低电平有效
供应核心, & CPU 3.3V
"True"时钟的差分对CPU输出。这些漏极开路
输出需要一个外部1.5V上拉。
"Complementory"时钟差分对CPU的输出。这种开放
漏输出,需要一个外部1.5V上拉。
3.3V的CPU时钟输出动力通过VDDA
14.318 MHz参考时钟。
频率选择引脚。锁存输入
注意事项:
1: 120K内部上拉电阻到3.3V的输入指示
2 :双向输入/输出管脚,输入逻辑电平被锁存于内部上电复位。用规格为10Mohm电阻
程序逻辑嗨到VDD或GND为逻辑低电平。
第三方的品牌和名称均为其各自所有者的财产。
2
ICS9248-163
初步产品预览
概述
ICS9248-163
是一个主时钟合成器芯片采用VIA芯片组的风格AMD - K7的系统。这提供了所有的时钟
需要这样的系统。
扩频可以通过我启用
2
C语言编程。扩频通常会降低系统的电磁干扰8分贝至10dB 。
这简化了EMI认证,而不诉诸板设计迭代或昂贵的屏蔽。该ICS9248-163
采用专有的闭环设计,它严格控制工艺及温度扩频过的百分比
的变化。
串行编程我
2
C接口允许转变职能,停止时钟编程和频率选择。
模式引脚 - 电源管理控制输入
模式下,引脚7
(锁存输入)
0
1
销2
CPU_STOP #
(输入)
REF0
(输出)
电源组
VDD48 = 48MHz的, PLL2
VDDA = VDD为核心PLL , CPU
VDDREF = REF ,的Xtal
第三方的品牌和名称均为其各自所有者的财产。
3
ICS9248-163
初步产品预览
串行配置命令位图
字节0 :功能和频率选择寄存器(默认值= 0 )
第2位,
位7:4
第3位
第1位
位0
描述
位位位位位
CPUCLK
PCICLK
2
7
6
5
4
(兆赫)
(兆赫)
0
0
0
0
0
90.00
30.00
0
0
0
0
1
95.00
31.67
0
0
0
1
0
101.00
33.67
0
0
0
1
1
102.00
34.00
0
0
1
0
0
100.90
33.57
0
0
1
0
1
103.00
34.33
0
0
1
1
0
105.00
35.00
0
0
1
1
1
100.00
33.33
0
1
0
0
0
107.00
35.67
0
1
0
0
1
109.00
36.33
0
1
0
1
0
110.00
36.67
0
1
0
1
1
111.00
37.00
0
1
1
0
0
113.00
37.67
0
1
1
0
1
115.00
38.33
0
1
1
1
0
117.00
39.00
0
1
1
1
1
133.30
33.33
1
0
0
0
0
120.00
40.00
1
0
0
0
1
125.00
31.25
1
0
0
1
0
130.00
32.50
1
0
0
1
1
133.73
33.43
1
0
1
0
0
135.00
33.75
1
0
1
0
1
137.00
34.25
1
0
1
1
0
139.00
34.75
1
0
1
1
1
100.00
33.33
1
1
0
0
0
140.00
35.00
1
1
0
0
1
143.00
35.75
1
1
0
1
0
145.00
36.25
1
1
0
1
1
148.00
37.00
1
1
1
0
0
150.00
37.50
1
1
1
0
1
155.00
38.75
1
1
1
1
0
166.66
41.67
1
1
1
1
1
133.33
33.33
0 - 频率选择由硬件选择,输入锁存
1 - 频率选择位2,7 : 4
0 - 正常
1 - 扩频启用± 0.25 %传播中心
0 - 运行
1三态输出全部
PWD
传播
PRECENTAGE
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
± 0.25 %传播中心
版权所有
0
1
0
注意:
默认上电时,将成为被锁定的逻辑输入来定义的频率,所显示的位3 。
第三方的品牌和名称均为其各自所有者的财产。
4
ICS9248-163
初步产品预览
字节1 : CPU ,有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
字节2 : PCI ,有效/无效注册
( 1 =允许, 0 =禁用)
针#
-
-
-
-
40
-
43,44
46
PWD
X
1
1
X
1
X
1
1
FS2#
描述
(保留)
(保留)
FS3#
SDRAM_out
(SEL24_48#)#
CPUCLK0能(包括
差分对。 "True"和
Complimentary" )
CPUCLKT启用
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
7
-
13
12
11
10
8
PWD
X
1
1
1
1
1
1
1
FS0#
描述
PCICLK_F
(保留)
PCICLK4
PCICLK3
PCICLK2
PCICLK1
PCICLK0
字节3 : SDRAM ,有效/无效注册
( 1 =允许, 0 =禁用)
字节4 : SDRAM ,有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
针#
-
-
26
25
17
18
20
21
PWD
1
1
1
1
1
1
1
1
描述
(保留)
(保留)
48MHz
24_48MHz
SDRAM 11
SDRAM 10
SDRAM 9
SDRAM 8
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
PIN # PWD
28
29
31
32
34
35
37
38
1
1
1
1
1
1
1
1
描述
SDRAM 7
SDRAM 6
SDRAM 5
SDRAM 4
SDRAM 3
SDRAM 2
SDRAM 1
SDRAM 0
字节5 :外围,有效/无效注册
( 1 =允许, 0 =禁用)
字节6 :外围,有效/无效注册
( 1 =允许, 0 =禁用)
第7位
第6位
第5位
4位
第3位
第2位
第1位
位0
注意事项:
PIN # PWD
-
-
-
-
-
-
48
2
1
1
1
X
X
1
1
1
描述
(保留)
(保留)
(保留)
MODE #
FS1#
(保留)
REF1
REF0
Bit7
Bit6
Bit5
Bit4
Bit3
Bit2
Bit1
Bit0
针#
-
-
-
-
-
-
-
-
PWD
0
0
0
0
0
1
1
0
描述
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
发E 已经D(N T E )
1.非活动是指输出保持低电平,禁止
从切换。
2.锁定频率选择( FS # )将被反转的逻辑
输入频率的负载选择销的条件。
第三方的品牌和名称均为其各自所有者的财产。
注:唐?吨写入该寄存器,写这个
注册可能会导致故障
5
查看更多ICS9248-163PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS9248-163
    -
    -
    -
    -
    终端采购配单精选

查询更多ICS9248-163供应信息

深圳市碧威特网络技术有限公司
 复制成功!