集成
电路
系统公司
TM
TM
ICS9214
Rambus公司
概述
XDR
时钟发生器
特点
400 - 500 MHz的时钟源
4漏极开路的差分输出驱动器,短期
抖动< 40ps的
扩频兼容
参考时钟是差分或单端的, 100或
133兆赫
的SMBus可编程性:
- 倍频器
- 输出使能
- 操作模式
支持的频率倍增器:3, 4,5, 6,8, 9/2 ,
15/2和15/4
支持系统,其中XDR子系统
异步于其它系统时钟
2.5V电源
该
ICS9214
时钟发生器提供必要的时钟
TM
信号支持Rambus的XDR内存子系统
和红木逻辑接口。时钟源是一个参考
时钟,可能会或可能不会被调制为扩频。
该
ICS9214
提供了一个空间4个差分时钟对
节省28引脚TSSOP封装,并提供了一个现成的货架
高性能接口解决方案。
图1示出的主要组件
ICS9214
XDR
时钟发生器。这些包括一个锁相环,一个旁路
多路转换器和四个差分输出缓冲器。输出
可以通过在OE管脚逻辑低被禁用。的输出是
通过OE引脚的组合使能为高,和1个
在SMBus的输出控制寄存器位。
在PLL接收参考时钟, CLK_INT / C和输出
一个时钟信号的频率等于输入频率
倍乘数。表2示出了乘法器可选择
经由SMBus接口。然后该时钟信号被馈送到
差分输出缓冲器来驱动使能时钟。残
输出设置为Hi -Z 。旁路模式的路线输入
时钟, CLK_INT /℃,直接向差分输出缓冲器
绕过PLL 。
最多四个
ICS9214
器件可以在同一级联
SMBus的。表3示出了SMBus的寻址和控制
的四个器件。
框图
OE
OE
REGA
BYPASS # / PLL
引脚配置
AVDD2.5
AGND
IREFY
AGND
CLK_INT
CLK_INC
VDD2.5
GND
SMBCLK
SMBDAT
OE
SMB_A0
SMB_A1
BYPASS # / PLL
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VDD2.5
ODCLK_T0
ODCLK_C0
GND
ODCLK_T1
ODCLK_C1
VDD2.5
GND
ODCLK_T2
ODCLK_C2
GND
ODCLK_T3
ODCLK_C3
VDD2.5
ODCLK_T0
ODCLK_C0
绕行
MUX
ODCLK_T1
ODCLK_C1
CLK_INT
CLK_INC
PLL
OE
REGC
ODCLK_T2
ODCLK_C2
SMBCLK
OE
REGD
ODCLK_T3
ODCLK_C3
28引脚TSSOP 4.4毫米
SMBDAT SMB_A0 SMB_A1
0809D–04/07/06
ICS9214
OE
REGB
集成
电路
系统公司
ICS9214
引脚说明
针#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
引脚名称
AVDD2.5
AGND
IREFY
AGND
CLK_INT
CLK_INC
VDD2.5
GND
SMBCLK
SMBDAT
OE
SMB_A0
SMB_A1
BYPASS # / PLL
VDD2.5
ODCLK_C3
ODCLK_T3
GND
ODCLK_C2
ODCLK_T2
GND
VDD2.5
ODCLK_C1
ODCLK_T1
GND
ODCLK_C0
ODCLK_T0
VDD2.5
PIN TYPE
PWR
PWR
OUT
PWR
IN
IN
PWR
PWR
IN
I / O
IN
IN
IN
IN
PWR
OUT
OUT
PWR
OUT
IN
IN
PWR
OUT
OUT
PWR
OUT
OUT
PWR
描述
2.5V模拟电源引脚核心PLL
模拟接地引脚为核心PLL
该引脚建立基准电流的差分
时钟对。该引脚需要一个固定的精密电阻连接到
地面,以便建立相应的电流。
模拟接地引脚为核心PLL
"True"参考时钟输入。
"Complementary"参考时钟输入。
供电,标称2.5V
接地引脚。
SMBUS电路的时钟引脚,可承受5V
SMBUS电路的数据引脚,可承受5V
高电平输入使能输出。
0 =三态输出, 1 =使能输出
SMBus的地址位0 ( LSB )
SMBus的地址位1
输入选择绕道(扇出)或PLL ( ZDB )模式
0 =旁路模式, 1 = PLL模式
供电,标称2.5V
"Complementary"侧开漏差分时钟输出。
此开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种开放
漏输出,需要一个外部电阻网络..
接地引脚。
"Complementary"侧开漏差分时钟输出。
此开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种开放
漏输出,需要一个外部电阻网络..
接地引脚。
供电,标称2.5V
"Complementary"侧开漏差分时钟输出。
此开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种开放
漏输出,需要一个外部电阻网络..
接地引脚。
"Complementary"侧开漏差分时钟输出。
此开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种开放
漏输出,需要一个外部电阻网络..
供电,标称2.5V
0809D—04/07/06
2
集成
电路
系统公司
ICS9214
为ICS9214一般的SMBus串行接口信息
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址D8
(H)
ICS时钟将
应答
控制器(主机)发送起始字节位置= N
ICS时钟将
应答
控制器(主机)发送的数据的字节计数= X
ICS时钟将
应答
控制器(主机)开始发送
字节n通过
字节N + X -1
(见注2 )
ICS时钟将
应答
每个字节
一次一个地
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
控制器(主机)发送写地址D8
(H)
ICS时钟将
应答
控制器(主机)发送开始时字节
位置= N
ICS时钟将
应答
控制器(主机)将派遣一个独立的起始位。
控制器(主机)发送的读出地址的D9
(H)
ICS时钟将
应答
ICS时钟将发送数据字节数= X
ICS时钟发送
字节N + X -1
ICS时钟发送
字节0至字节X(如果X
(H)
被写入字节8 )
.
控制器(主机)需要确认每个字节
Controllor (主机)将发送一个不应答位
控制器(主机)将发送一个停止位
索引块写操作
控制器驱动R(主机)
开始位
T
从地址D8
(H )
WR
W仪式
起始字节= N
确认
数据字节数= X
确认
开始的字节n
确认
X字节
ICS ( SLA VE /重新CE IVE R)
索引块读操作
控制器驱动R(主机)
T
开始位
从地址D8
(H )
WR
W仪式
起始字节= N
确认
RT
重复启动
从地址D9
(H )
RD
读
确认
数据字节数= X
确认
开始的字节n
X字节
ICS ( SLA VE /重新CE IVE R)
确认
确认
字节N + X - 1
确认
P
停止位
确认
字节N + X - 1
N
P
无应答
停止位
0809D—04/07/06
3
集成
电路
系统公司
ICS9214
PLL乘法器
表2示出了频率乘法器PLL中,可选择通过编程MULT0 , MULT1以及MULT2中的位
乘数的SMBus控制寄存器。上电缺省值为4 。
表2. PLL倍频选择
BYTE 0
第6位
MULT2
0
0
0
0
1
1
1
1
第5位
MULT1
0
0
1
1
0
0
1
1
4位
MULT0
0
1
0
1
0
1
0
1
频率
倍增器
3
4
5
6
8
9/2
15/2
15/4
输出频率( MHz)的
CLK_INT / C =
100兆赫
1
300
3
400
2
500
600
800
450
750
375
CLK_INT / C =
133兆赫
1
400
533
667
800
-
3
600
-
3
500
笔记
1输出频率基于100兆赫和133兆赫的标称输入频率。该PLL
乘法器也可应用于扩展频谱调制的输入时钟。
在上电时2默认muliplier值
3输出这些设置不符合AC输出特性,或不被支持。
4阴影部分正在开发中,并且还不支持
设备ID和SMBus器件地址
的装置ID ( SMB_A (1 :0) )是SMBus器件地址的一部分。地址的至少显著位表示一写
或读操作。表3示出了用于在相同的SMBus 4 ICS9214设备的地址。
表3. SMBus设备地址
ICS9214
设备操作
写
0
读
1
2
3
写
读
写
读
写
读
十六进制地址
D8
D9
DA
DB
DC
DD
DE
DF
11011
1
1
0
1
8位的SMBus器件地址,包括歌剧院。
SMB_A1
SMB_A0
WR# /路
0
0
0
1
0
1
0
1
0
1
0
1
0809D—04/07/06
5
集成
电路
系统公司
TM
TM
ICS9214
Rambus公司
概述
XDR
时钟发生器
特点
400 - 500 MHz的时钟源
4漏极开路的差分输出驱动器,短期
抖动< 40ps的
扩频兼容
参考时钟是差分或单端的, 100或
133兆赫
的SMBus可编程性:
- 倍频器
- 输出使能
- 操作模式
支持的频率倍增器:3, 4,5, 6,8, 9/2 ,
15/2和15/4
支持系统,其中XDR子系统
异步于其它系统时钟
2.5V电源
该
ICS9214
时钟发生器提供必要的时钟
TM
信号支持Rambus的XDR内存子系统
和红木逻辑接口。时钟源是一个参考
时钟,可能会或可能不会被调制为扩频。
该
ICS9214
提供了一个空间4个差分时钟对
节省28引脚TSSOP封装,并提供了一个现成的货架
高性能接口解决方案。
图1示出的主要组件
ICS9214
XDR
时钟发生器。这些包括一个锁相环,一个旁路
多路转换器和四个差分输出缓冲器。输出
可以通过在OE管脚逻辑低被禁用。的输出是
通过OE引脚的组合使能为高,和1个
在SMBus的输出控制寄存器位。
在PLL接收参考时钟, CLK_INT / C和输出
一个时钟信号的频率等于输入频率
倍乘数。表2示出了乘法器可选择
经由SMBus接口。然后该时钟信号被馈送到
差分输出缓冲器来驱动使能时钟。残
输出设置为Hi -Z 。旁路模式的路线输入
时钟, CLK_INT /℃,直接向差分输出缓冲器
绕过PLL 。
最多四个
ICS9214
器件可以在同一级联
SMBus的。表3示出了SMBus的寻址和控制
的四个器件。
框图
OE
OE
REGA
BYPASS # / PLL
引脚配置
AVDD2.5
AGND
IREFY
AGND
CLK_INT
CLK_INC
VDD2.5
GND
SMBCLK
SMBDAT
OE
SMB_A0
SMB_A1
BYPASS # / PLL
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
VDD2.5
ODCLK_T0
ODCLK_C0
GND
ODCLK_T1
ODCLK_C1
VDD2.5
GND
ODCLK_T2
ODCLK_C2
GND
ODCLK_T3
ODCLK_C3
VDD2.5
ODCLK_T0
ODCLK_C0
绕行
MUX
ODCLK_T1
ODCLK_C1
CLK_INT
CLK_INC
PLL
OE
REGC
ODCLK_T2
ODCLK_C2
SMBCLK
OE
REGD
ODCLK_T3
ODCLK_C3
28引脚TSSOP 4.4毫米
SMBDAT SMB_A0 SMB_A1
0809F–11/05/07
ICS9214
OE
REGB
集成
电路
系统公司
ICS9214
引脚说明
针#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
引脚名称
AVDD2.5
AGND
IREFY
AGND
CLK_INT
CLK_INC
VDD2.5
GND
SMBCLK
SMBDAT
OE
SMB_A0
SMB_A1
BYPASS # / PLL
VDD2.5
ODCLK_C3
ODCLK_T3
GND
ODCLK_C2
ODCLK_T2
GND
VDD2.5
ODCLK_C1
ODCLK_T1
GND
ODCLK_C0
ODCLK_T0
VDD2.5
PIN TYPE
PWR
PWR
IN
PWR
IN
IN
PWR
PWR
IN
I / O
IN
IN
IN
IN
PWR
OUT
OUT
PWR
OUT
OUT
PWR
PWR
OUT
OUT
PWR
OUT
OUT
PWR
描述
2.5V模拟电源引脚核心PLL
模拟接地引脚为核心PLL
该引脚建立基准电流的差分时钟
对。该引脚需要一个固定的精密电阻连接到地
命令建立相应的电流。
模拟接地引脚为核心PLL
"True"参考时钟输入。
"Complementary"参考时钟输入。
供电,标称2.5V
接地引脚。
SMBUS电路的时钟引脚,可承受5V
SMBUS电路的数据引脚,可承受5V
高电平输入使能输出。
0 =三态输出, 1 =使能输出
SMBus的地址位0 ( LSB )
SMBus的地址位1
输入选择绕道(扇出)或PLL ( ZDB )模式
0 =旁路模式, 1 = PLL模式
供电,标称2.5V
"Complementary"侧开漏差分时钟输出。这
开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种漏极开路
输出需要一个外部电阻网络..
接地引脚。
"Complementary"侧开漏差分时钟输出。这
开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种漏极开路
输出需要一个外部电阻网络..
接地引脚。
供电,标称2.5V
"Complementary"侧开漏差分时钟输出。这
开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种漏极开路
输出需要一个外部电阻网络..
接地引脚。
"Complementary"侧开漏差分时钟输出。这
开漏输出需要一个外部电阻网络..
"True"侧开漏差分时钟输出。这种漏极开路
输出需要一个外部电阻网络..
供电,标称2.5V
0809F—11/05/07
2
集成
电路
系统公司
ICS9214
为ICS9214一般的SMBus串行接口信息
如何写:
控制器(主机)发送一个起始位。
控制器(主机)发送写地址D8
(H)
ICS时钟将
应答
控制器(主机)发送起始字节位置= N
ICS时钟将
应答
控制器(主机)发送的数据的字节计数= X
ICS时钟将
应答
控制器(主机)开始发送
字节n通过
字节N + X -1
(见注2 )
ICS时钟将
应答
每个字节
一次一个地
控制器(主机)发送一个停止位
如何阅读:
控制器(主机)将发送起始位。
控制器(主机)发送写地址D8
(H)
ICS时钟将
应答
控制器(主机)发送开始时字节
位置= N
ICS时钟将
应答
控制器(主机)将派遣一个独立的起始位。
控制器(主机)发送的读出地址的D9
(H)
ICS时钟将
应答
ICS时钟将发送数据字节数= X
ICS时钟发送
字节N + X -1
ICS时钟发送
字节0至字节X(如果X
(H)
被写入字节8 )
.
控制器(主机)需要确认每个字节
Controllor (主机)将发送一个不应答位
控制器(主机)将发送一个停止位
索引块写操作
控制器驱动R(主机)
开始位
T
从地址D8
(H )
WR
W仪式
起始字节= N
确认
数据字节数= X
确认
开始的字节n
确认
X字节
ICS ( SLA VE /重新CE IVE R)
索引块读操作
控制器驱动R(主机)
T
开始位
从地址D8
(H )
WR
W仪式
起始字节= N
确认
RT
重复启动
从地址D9
(H )
RD
读
确认
数据字节数= X
确认
开始的字节n
X字节
ICS ( SLA VE /重新CE IVE R)
确认
确认
字节N + X - 1
确认
P
停止位
确认
字节N + X - 1
N
P
无应答
停止位
0809F—11/05/07
3
集成
电路
系统公司
ICS9214
PLL乘法器
表2示出了频率乘法器PLL中,可选择通过编程MULT0 , MULT1以及MULT2中的位
乘数的SMBus控制寄存器。上电缺省值为4 。
表2. PLL倍频选择
BYTE 0
第6位
MULT2
0
0
0
0
1
1
1
1
第5位
MULT1
0
0
1
1
0
0
1
1
4位
MULT0
0
1
0
1
0
1
0
1
频率
倍增器
3
4
5
6
8
9/2
15/2
15/4
输出频率( MHz)的
CLK_INT / C =
100兆赫
1
300
3
400
2
500
600
800
450
750
375
CLK_INT / C =
133兆赫
1
400
533
667
800
-
3
600
-
3
500
笔记
1输出频率基于100兆赫和133兆赫的标称输入频率。该PLL
乘法器也可应用于扩展频谱调制的输入时钟。
在上电时2默认muliplier值
3输出这些设置不符合AC输出特性,或不被支持。
4阴影部分正在开发中,并且还不支持
设备ID和SMBus器件地址
的装置ID ( SMB_A (1 :0) )是SMBus器件地址的一部分。地址的至少显著位表示一写
或读操作。表3示出了用于在相同的SMBus 4 ICS9214设备的地址。
表3. SMBus设备地址
ICS9214
设备操作
写
0
读
1
2
3
写
读
写
读
写
读
十六进制地址
D8
D9
DA
DB
DC
DD
DE
DF
11011
1
1
0
1
8位的SMBus器件地址,包括歌剧院。
SMB_A1
SMB_A0
WR# /路
0
0
0
1
0
1
0
1
0
1
0
1
0809F—11/05/07
5