集成
电路
系统公司
ICS889831
L
OW
S
KEW
, 1-
TO
-4
D
。微分
LVPECL-
TO
-LVPECL / ECL F
ANOUT
B
UFFER
F
EATURES
4路差分LVPECL / ECL输出
IN, NIN对可以接受以下差分输入级:
LVPECL , LVDS , CML , SSTL
内部50Ω输入端接至V
T
最大输出频率: > 2.1GHz的
输出偏斜: 30PS (最大值)
部分到部分偏斜: 185ps (最大)
附加相位抖动, RMS : 0.27ps (典型值)
传播延迟: 570ps (最大)
LVPECL模工作电压范围:
V
CC
= 2.5V ± 5%, 3.3V ± 5%, V
EE
= 0V
ECL模工作电压范围:
V
CC
= 0V, V
EE
= -3.3V ± 5%, 2.5V ± 5%
-40 ° C至85°C的工作环境温度
无铅封装,完全符合RoHS标准
G
ENERAL
D
ESCRIPTION
该ICS889831是一个高速1至4差模
至LVPECL / ECL扇出缓冲器,并为成员
HiPerClockS
在HiPerClockS的系列高性能
时钟解决方案,从ICS 。该ICS889831是
用于高速和非常低的输出优化
偏斜,使得它适用于要求苛刻的应用
如SONET ,千兆和万兆以太网和光纤
通道。内部端接的差分输入和
V
REF
_
AC
引脚允许其它差分信号的家庭,如
LVDS, LVHSTL和CML可以容易地将所述输入
极少使用的外部元件。该设备还具有
输出使能引脚,可以是用于系统测试有用
调试的目的。该ICS889831被封装在小
采用3mm x 3mm 16引脚封装VFQFN这使得它非常适合
对于空间受限的应用。
ICS
B
LOCK
D
IAGRAM
EN
D
Q
LE
IN
V
T
NIN
5 0Ω
P
IN
A
SSIGNMENT
nQ0
V
CC
Q0
nQ0
Q1
nQ1
Q1 1
NQ1 2
Q2 3
NQ2 4
16 15 14 13
12
11
10
9
5
Q3
V
EE
Q0
IN
V
T
V
REF
_
AC
NIN
6
nQ3
7
V
CC
8
EN
5 0Ω
Q2
nQ2
ICS889831
16引脚VFQFN
3× 3× 0.95包体
套餐
顶视图
V
REF -AC
Q3
nQ3
889831AK
www.icst.com/products/hiperclocks.html
1
REV 。一个2005年6月16日
集成
电路
系统公司
ICS889831
L
OW
S
KEW
, 1-
TO
-4
D
。微分
LVPECL-
TO
-LVPECL / ECL F
ANOUT
B
UFFER
TYPE
描述
差分输出对。 LVPECL / ECL接口电平。
差分输出对。 LVPECL / ECL接口电平。
差分输出对。 LVPECL / ECL接口电平。
正电源引脚。
同步时钟使能。低电平时, Q输出变低并NQ
输出将变为高电平在下一个从高到低的跳变,在IN输入。输入
门槛V
CC
/ 2V 。包括37K
Ω
上拉电阻。默认状态是
当悬空高。内部锁存器的时钟的下降沿
输入信号IN的。 LVTTL / LVCMOS接口电平。
INVER婷差分时钟输入。 50
Ω
内部输入端接至V
T
.
参考电压为AC耦合应用。
终止输入。
非INVER婷差分时钟输入。 50
Ω
内部输入端接至V
T
.
负电源引脚。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 2
3, 4
5, 6
7, 14
名字
Q1 , NQ1
Q2 , NQ2
Q3 , nQ3
V
CC
产量
产量
产量
动力
8
EN
输入
上拉
9
10
11
12
13
NIN
V
REF -AC
V
T
IN
V
EE
输入
产量
输入
输入
动力
15, 16
Q0 , nQ0
产量
差分输出对。 LVPECL / ECL接口电平。
注意:
上拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
R
上拉
参数
输入上拉电阻
测试条件
最低
典型
37
最大
单位
kΩ
889831AK
www.icst.com/products/hiperclocks.html
2
REV 。一个2005年6月16日
集成
电路
系统公司
ICS889831
L
OW
S
KEW
, 1-
TO
-4
D
。微分
LVPECL-
TO
-LVPECL / ECL F
ANOUT
B
UFFER
输出
T
ABLE
3A 。
ONTROL
I
NPUT
F
油膏
T
ABLE
输入
EN
0
Q0:Q3
残疾人;低
nQ0 : nQ3
残疾人; HIGH
1
启用
启用
EN开关后,时钟输出禁用或启用
下一个下降沿的输入时钟边沿,如图
造型玩具
e
1.
EN
V
CC
/2
t
S
NIN
IN
nQx
Qx
V
CC
/2
t
H
V
IN
→
t
PD
←
V
OUT
摇摆
F
IGURE
1. EN牛逼
即时通信
D
IAGRAM
T
ABLE
3B 。牛逼
RUTH
T
ABLE
输入
IN
0
1
X
NIN
1
0
X
EN
1
1
0
0
1
0
(1)
输出
Q0:Q3
nQ0 : nQ3
1
0
1
(1)
注1 :在输入信号( IN)的下一个负跳变。
889831AK
www.icst.com/products/hiperclocks.html
3
REV 。一个2005年6月16日
集成
电路
系统公司
ICS889831
L
OW
S
KEW
, 1-
TO
-4
D
。微分
LVPECL-
TO
-LVPECL / ECL F
ANOUT
B
UFFER
4.6V ( LVPECL模式下,V
EE
= 0)
注意:
强调超越那些绝对下上市
最大额定值可能会造成永久性的损害
-4.6V ( ECL模式下,V
CC
= 0)
到设备。这些评级的压力specifi-
-0.5V到V
CC
+ 0.5 V
阳离子而已。产品在功能操作
0.5V至V
EE
- 0.5V
这些条件或超出任何条件
50mA
100mA
±50mA
±100mA
- 0.5毫安
-65 ℃150 ℃的
51.5 ℃/ W( 0 LFPM )
在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对马克西
妈妈额定值条件下工作会
影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
负电源电压,V
EE
输入,V
I
( LVPECL模式)
输入,V
I
( ECL模式)
输出,我
O
连续电流
浪涌电流
输入电流,IN , NIN
V
T
目前,我
VT
输入漏/源,我
REF -AC
贮藏温度,T
英镑
封装的热阻抗,
θ
JA
(结到环境)
工作温度范围, TA -40 ° C至+ 85°C
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= 2.5V ± 5%, 3.3V ± 5%; V
EE
= 0V
符号
V
CC
I
EE
参数
正电源电压
电源电流
测试条件
最低
2.375
典型
3.3
最大
3.465
60
单位
V
mA
T
ABLE
4B 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 2.5V ± 5%, 3.3V ± 5%; V
EE
= 0V
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
V
CC
= V
IN
= 3.465V
V
CC
= 3.465V, V
IN
= 0V
-150
测试条件
最低
2
0
典型
最大
V
CC
+ 0.3
0.8
5
单位
V
V
A
A
T
ABLE
4C 。 DC
极特
,
V
CC
= 2.5V ± 5%, 3.3V ± 5%; V
EE
= 0V
符号
R
IN
V
IH
V
IL
V
IN
V
REF -AC
V
DIFF_IN
I
IN
参数
差分输入电阻
输入高电压
输入低电压
输入电压摆幅
参考电压
差分输入电压摆幅
输入电流;注1
(IN , NIN )
(IN , NIN )
(IN , NIN )
(IN , NIN )
测试条件
在对VT
最低
40
1.2
0
0.15
V
CC
- 1.42
0.3
V
CC
- 1.37
典型
50
最大
60
V
CC
V
IH
- 0.15
2.8
V
CC
- 1.32
3.4
35
单位
Ω
V
V
V
V
V
mA
注1 :通过设计保证。
889831AK
www.icst.com/products/hiperclocks.html
4
REV 。一个2005年6月16日
集成
电路
系统公司
ICS889831
L
OW
S
KEW
, 1-
TO
-4
D
。微分
LVPECL-
TO
-LVPECL / ECL F
ANOUT
B
UFFER
条件
最低
V
CC
- 1.125
V
CC
- 1.895
0.6
1.2
典型
V
CC
- 1.005
V
CC
- 1.78
最大
V
CC
- 0.935
V
CC
- 1.67
1.0
2.0
单位
V
V
V
V
T
ABLE
4D 。 LVPECL DC
极特
,
V
CC
= 2.375V
TO
3.465V; V
EE
= 0V
符号
V
OH
V
OL
V
OUT
V
DIFF_OUT
参数
输出高电压;注1
输出低电压;注1
输出电压摆幅
差分输出电压摆幅
注1 :输出端接50
Ω
到V
CC
- 2V.
T
ABLE
5. AC - C
极特
,
V
CC
= 0V; V
EE
= -3.3V ± 5%, -2.5V ± 5%
OR
V
CC
= 2.5 ± 5%, 3.3V ± 5%; V
EE
= 0V
符号
f
最大
参数
最大输出频率
传播延迟; (差) ;
注1
输出偏斜;注2: 4
帕吨至帕吨倾斜;注3,注4
缓冲添加剂相位抖动, RMS ;
参考相加相位抖动节
输出上升/下降时间
时钟使能建立时间
时钟使能保持时间
EN至IN , NIN
EN至IN , NIN
155.52MHz ,集成
范围: 12kHz的 - 20MHz的
20 %至80%
10 0
300
300
条件
输出摆幅
≥
450mV
输入摆幅: 100mV的
输入摆幅:为800mV
最低
2.1
300
255
435
370
570
485
30
185
0.27
250
典型
最大
单位
GHz的
ps
ps
ps
ps
ps
ps
ps
ps
t
PD
t
SK ( O)
t
SK (PP)的
t
JIT
t
R
/t
F
t
S
t
H
其特征在于,在所有参数
≤
1GHz的,除非另有说明。
注1 :从差动输入交叉点到差动输出交叉点测定。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测得的输出差分交叉点。
注3 :定义为扭曲在不同的设备输出,在相同的电源电压下工作的
并且以相同的负载条件。使用同一类型的每个设备上的输入,输出被测量
在差分交叉点。
注4 :该参数定义符合JEDEC标准65 。
889831AK
www.icst.com/products/hiperclocks.html
5
REV 。一个2005年6月16日