添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第648页 > ICS8535BGI-01LFT
初步
低偏移, 1至4 LVCMOS / LVTTL - TO -
3.3V的LVPECL扇出缓冲器
ICS8535BI-01
G
ENERAL
D
ESCRIPTION
该ICS8535BI - 01是一种低歪斜,高性能
1到4的LVCMOS / LVTTL至3.3V的LVPECL扇出
HiPerClockS
缓冲区和HiPerClockS成员系列
从IDT高性能时钟解决方案。该
ICS8535BI - 01有两个单端时钟输入。
单端时钟输入接受LVCMOS或LVTTL输入
水平,把它们翻译成3.3V LVPECL级别。时钟
使能内部同步以消除欠幅脉冲时钟
就在异步断言/取消断言输出
时钟使能引脚。
F
EATURES
四个差分3.3V LVPECL输出
选择CLK0或CLK1投入冗余
和多频扇出的应用
CLK0或CLK1可以接受以下的输入电平: LVCMOS
或LVTTL
最大输出频率: 266MHz的
翻译LVCMOS和LVTTL电平来
3.3V LVPECL级别
输出偏斜:待定
部分到部分歪斜:待定
传播延迟: 1.3ns (典型值)
附加相位抖动, RMS : 0.04ps (典型值)
工作电压3.3V
0 ° C至70 ° C的环境工作温度
IC
S
保证输出部分,以部分偏移特性使
在ICS8535BI -01非常适合那些要求苛刻的应用程序以及
定义的性能和可重复性。
P
IN
A
SSIGNMENT
nQ1
Q1
V
CC
nQ0
Q0
V
EE
CLK_EN
CLK_SEL
nc
CLK0
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
Q2
nQ2
V
CC
nc
Q3
nQ3
V
CC
nc
nc
CLK1
可用两个标准( RoHS指令5 )和无铅( RoHS指令6 )
套餐
B
LOCK
D
IAGRAM
CLK_EN
D
Q
LE
CLK0
CLK1
0
1
Q0
nQ0
Q1
nQ1
CLK_SEL
Q2
nQ2
V
CC
Q2
nQ2
V
CC
nc
Q3
nQ3
ICS8535BI-01
20引脚TSSOP
4.4毫米X 6.5毫米X 0.925毫米体封装
G封装
顶视图
nQ0
N
Q1
V
CC
nQ3
Q3
V
EE
CLK_EN
1
2
3
4
5
20 19 18 17 16
15
14
13
12
6
CLK_SEL
7
CLK0
8
nc
9
CLK1
11
10
nc
ICS8535BI-01
20引脚VFQFN
采用4mm x 4mm X 0.925毫米体封装
套餐
顶视图
本文提供的初步信息代表了在预生产的产物。著名的特点是基于最初的产品特性
和/或资格。集成设备技术公司( IDT )保留更改任何电路或规格,恕不另行通知。
IDT
/ ICS
3.3V的LVPECL扇出缓冲器
V
CC
Q0
Q1
1
ICS8535BGI -01 REV 。一2007年11月9日
ICS8535BI-01
低偏移, 1至4 LVCMOS / LVTTL - TO- 3.3V的LVPECL扇出缓冲器
初步
T
ABLE
1. P
IN
D
ESCRIPTIONS
名字
V
EE
CLK_EN
CLK_SEL
CLK0
CLK1
nc
V
CC
nQ3 , Q3
NQ2 , Q2
NQ1 , Q1
nQ0 , Q0
注意:
上拉
动力
输入
输入
输入
输入
未使用
动力
TYPE
描述
负电源引脚。
同步时钟使能。高电平时,时钟输出跟随时钟输入。当低,
上拉
Q输出被强制为低电平, NQ输出被强制为高。 LVCMOS / LVTTL接口电平。
时钟选择输入。当HIGH ,选择CLK1输入。当低,选择CLK0输入。
下拉
LVCMOS / LVTTL接口电平。
下拉LVCMOS / LVTTL时钟输入。
下拉LVCMOS / LVTTL时钟输入。
无连接。
正电源引脚。
产量
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
产量
产量
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
产量
下拉
是指内部输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
R
下拉
参数
输入电容
输入上拉电阻
输入下拉电阻
测试条件
最低
典型
4
51
51
最大
单位
pF
IDT
/ ICS
3.3V的LVPECL扇出缓冲器
2
ICS8535BGI -01 REV 。一2007年11月9日
ICS8535BI-01
低偏移, 1至4 LVCMOS / LVTTL - TO- 3.3V的LVPECL扇出缓冲器
初步
T
ABLE
3A 。
ONTROL
I
NPUT
F
油膏
T
ABLE
输入
CLK_EN
0
0
1
CLK_SEL
0
1
0
选定的源
CLK0
CLK1
CLK0
Q0:Q3
残疾人;低
残疾人;低
启用
输出
nQ0 : nQ3
残疾人; HIGH
残疾人; HIGH
启用
1
1
CLK1
启用
启用
CLK_EN开关后,时钟输出被禁用或启用下面的上升沿和下降沿的输入时钟边沿
作为显示在图1中。
在主动模式下,输出的状态是,如表3B中所描述的CLK0和CLK1输入的函数。
启用
CLK0 , CLK1
CLK_EN
nQ0 : nQ3
Q0:Q3
F
IGURE
1. CLK_EN牛逼
即时通信
D
IAGRAM
T
ABLE
3B 。
LOCK
I
NPUT
F
油膏
T
ABLE
输入
CLK0或CLK1
0
1
Q0:Q3
输出
nQ0 : nQ3
IDT
/ ICS
3.3V的LVPECL扇出缓冲器
3
ICS8535BGI -01 REV 。一2007年11月9日
ICS8535BI-01
低偏移, 1至4 LVCMOS / LVTTL - TO- 3.3V的LVPECL扇出缓冲器
初步
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
输入,V
I
输出,我
O
连续电流
浪涌电流
4.6V
-0.5V到V
CC
+ 0.5V
50mA
100mA
注:如果运行条件超出绝对下上市
最大额定值可能每永久性的损坏造成的
装置。这些评价只强调规范。 OP-功能
产品的关合作在这些条件下或超出任何条件
在这些上市
DC特性
or
AC特性
暗示。暴露在绝对最大额定值条件为前
往往还会影响产品的可靠性。
封装的热阻抗,
θ
JA
20引脚TSSOP
73.2 ℃/ W( 0 LFPM )
20铅VFQFN
60.4 ℃/ W( 0 MPS )
贮藏温度,T
英镑
-65 ℃150 ℃的
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
CC
I
EE
参数
正电源电压
电源电流
测试条件
最低
3.135
典型
3.3
45
最大
3.465
单位
V
mA
T
ABLE
4B 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
CLK0 , CLK1
CLK_EN , CLK_SEL
CLK0 , CLK1
CLK_EN , CLK_SEL
CLK0 , CLK1 , CLK_SEL
CLK_EN
CLK0 , CLK1 , CLK_SEL
CLK_EN
V
IN
= V
CC
= 3.465V
V
IN
= V
CC
= 3.465V
V
IN
= 0V, V
CC
= 3.465V
V
IN
= 0V, V
CC
= 3.465V
-5
-150
测试条件
最低
2
2
-0.3
-0.3
典型
最大
V
CC
+ 0.3
V
CC
+ 0.3
1.3
0.8
150
5
单位
V
V
V
V
A
A
A
A
T
ABLE
4C 。 LVPECL DC
极特
,
V
CC
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
V
CC
- 1.4
V
CC
- 2.0
0. 6
典型
最大
V
CC
- 0.9
V
CC
- 1.7
1.0
单位
V
V
V
注1 :输出端接50
Ω
到V
CC
- 2V.
IDT
/ ICS
3.3V的LVPECL扇出缓冲器
4
ICS8535BGI -01 REV 。一2007年11月9日
ICS8535BI-01
低偏移, 1至4 LVCMOS / LVTTL - TO- 3.3V的LVPECL扇出缓冲器
初步
T
ABLE
5. AC - C
极特
,
V
CC
= 3.3V ±5% ,T
A
= 0°C
TO
70°C
符号
f
最大
t
PD
t
SK ( O)
t
SK (PP)的
t
JIT
t
R
/ t
F
参数
输出频率
传播延迟;注1
输出偏斜;注2: 4
帕吨至帕吨倾斜;注3,注4
缓冲添加剂相位抖动, RMS ;
参考相加相位抖动节
输出上升/下降时间
= 155.52MHz (集成
范围: 12kHz的 - 为20MHz )
20 %至80% @ 50MHz的
1.3
待定
待定
0.04
45 0
测试条件
最低
典型
最大
266
单位
兆赫
ns
ps
ps
ps
ps
ODC
输出占空比
50
%
所有参数测量266MHz的,除非另有说明。
的周期到周期抖动的输入将等于抖动的输出。票面T不加抖动。
注1 :从V测
CC
输入到差动输出交叉点/ 2 。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测得的输出差分交叉点。
注3 :定义为偏移在不同的设备输出端在相同的电源电压工作之间并与负载相等
条件。使用同一类型的每个设备上的输入,输出在差分交叉点测定。
注4 :该参数定义符合JEDEC标准65 。
IDT
/ ICS
3.3V的LVPECL扇出缓冲器
5
ICS8535BGI -01 REV 。一2007年11月9日
查看更多ICS8535BGI-01LFTPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS8535BGI-01LFT
    -
    -
    -
    -
    终端采购配单精选

查询更多ICS8535BGI-01LFT供应信息

深圳市碧威特网络技术有限公司
 复制成功!