集成
电路
系统公司
ICS85357-01
4:1
OR
2:1
D
。微分
-
TO
-3.3V LVPECL / ECL
LOCK
M
ULTIPLEXER
F
EATURES
高速差分多路复用器。该设备可以是
配置为一个4:1或2: 1多路转换器
1差分LVPECL 3.3V输出
4选择CLK , NCLK输入
CLK , NCLK对可以接受以下差分输入
级别: LVDS , LVPECL , LVHSTL , SSTL , HCSL
最大输出频率高达750MHz的
任何转换单端输入信号为3.3V LVPECL
与nCLKx输入电阻偏置电平
部分到部分偏斜: 150ps的(最大)
传播延迟: 1.5ns (最大值)
LVPECL模工作电压范围:
V
CC
= 3.135V至3.465V ,V
EE
= 0V
ECL模工作电压范围:
V
CC
= 0V, V
EE
= -3.135V至-3.465V
0 ° C至70 ° C的环境工作温度
可应要求提供工业级温度信息
G
ENERAL
D
ESCRIPTION
该ICS85357-01是一个4:1或2: 1差分至
3.3V LVPECL / ECL时钟多路复用器,它可以
HiPerClockS
工作在高达750MHz的和是的一个部件
HiPerClocks 系列高性能时钟
从IC解决方案。该ICS85357-01有4个
可选择的时钟输入。在CLK , NCLK对可以接受的最
标准的差分输入级。该装置可进行操作
使用3.3V LVPECL (V
EE
= 0V, V
CC
= 3.135V至3.465V )或
3.3V ECL (V
CC
= 0V, V
EE
= -3.135V至-3.465V ) 。全昼夜温差
髓鞘架构以及低传播延迟使它
非常适用于时钟分配电路。在选择引脚有
内部下拉电阻。留下一个输入端悬空
(由内部电阻拉至逻辑低)将改造
该设备成2 :1多路复用器。的SEL1引脚是最
显著位和施加到选择引脚的二进制数
将选择相同编号的数据输入(即, 00
选择CLK0 , nCLK0 ) 。
,&6
B
LOCK
D
IAGRAM
CLK0
nCLK0
CLK1
nCLK1
CLK2
nCLK2
CLK3
nCLK3
00
P
IN
A
SSIGNMENT
V
CC
CLK0
nCLK0
CLK1
nCLK1
CLK2
nCLK2
CLK3
nCLK3
V
EE
1
2
3
4
5
6
7
8
9
10
20
19
18
17
16
15
14
13
12
11
V
CC
SEL1
SEL0
V
CC
Q0
nQ0
V
CC
nc
nc
V
EE
01
Q0
nQ0
10
11
ICS85357-01
SEL1 SEL0
20引脚TSSOP
4.40毫米X 6.50毫米X 0.90毫米体封装
G封装
顶视图
85357AG-01
www.icst.com/products/hiperclocks.html
1
REV 。一2001年7月16日
集成
电路
系统公司
ICS85357-01
4:1
OR
2:1
D
。微分
-
TO
-3.3V LVPECL / ECL
LOCK
M
ULTIPLEXER
TYPE
动力
输入
输入
输入
输入
输入
输入
输入
输入
动力
未使用
产量
输入
输入
下拉
下拉
下拉
上拉
下拉
上拉
下拉
上拉
下拉
上拉
描述
正电源引脚。连接到3.3V 。
非INVER婷差分时钟输入。
INVER婷差分时钟输入。
非INVER婷差分时钟输入。
INVER婷差分时钟输入。
非INVER婷差分时钟输入。
INVER婷差分时钟输入。
非INVER婷差分时钟输入。
INVER婷差分时钟输入。
负电源引脚。连接到地面。
无连接。
差分输出对。 LVPECL接口电平。
时钟选择输入。 LVCMOS / LVTTL接口电平。
时钟选择输入。 LVCMOS / LVTTL接口电平。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 14,
17, 20
2
3
4
5
6
7
8
9
10, 11
12, 13
15, 16
18
19
名字
V
CC
CLK0
nCLK0
CLK1
nCLK1
CLK2
nCLK2
CLK3
nCLK3
V
EE
nc
nQ0 , Q0
SEL0
SEL1
注意:
上拉
和
下拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
参数
CLK , NCLK ,
CLK1 , nCLK1 ,
CLK2 , nCLK2 ,
CLK3 , nCLK3
SEL0 , SEL1
51
51
测试条件
最低
典型
最大
4
4
单位
pF
pF
K
K
C
IN
输入电容
R
上拉
R
下拉
输入上拉电阻
输入下拉电阻
T
ABLE
3. C
ONTROL
I
NPUT
F
油膏
T
ABLE
输入
SEL1
0
0
1
1
SEL0
0
1
0
1
CLOCK OUT
CLK
CLK0 , nCLK0
CLK1 , nCLK1
CLK2 , nCLK2
CLK3 , nCLK3
85357AG-01
www.icst.com/products/hiperclocks.html
2
REV 。一2001年7月16日
集成
电路
系统公司
ICS85357-01
4:1
OR
2:1
D
。微分
-
TO
-3.3V LVPECL / ECL
LOCK
M
ULTIPLEXER
4.6V
-0.5V到V
CC
+ 0.5V
-0.5V到V
CC
+ 0.5V
73.2 ℃/ W( 0lfpm )
-65 ℃150 ℃的
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
输入,V
I
产出,V
O
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
超出上述绝对最大额定值强调可能会造成永久性损坏设备。这些评级
只强调规范。产物在这些条件下或超出任何条件中所列出的功能操作
DC特性
or
AC特性
是不是暗示。暴露在绝对最大额定值条件下围
消耗臭氧层物质可能会影响产品的可靠性。
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= 3.3V ±5% ,T
A
=0°C
TO
70°C
符号
V
CC
I
EE
参数
正电源电压
电源电流
测试条件
最低
3.135
典型
3.3
最大
3.465
35
单位
V
mA
T
ABLE
4B 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 3.3V ±5% ,T
A
=0°C
TO
70°C
符号
V
IH
V
IL
I
IH
I
IL
参数
输入高电压
输入低电压
输入高电流
输入低电平电流
SEL0 , SEL1
SEL0 , SEL1
SEL0 , SEL1
SEL0 , SEL1
V
CC
= V
IN
= 3.465V
V
CC
= 3.465V, V
IN
= 0V
-5
测试条件
最低
2
-0.3
典型
最大
3.765
0.8
150
单位
V
V
A
A
T
ABLE
4C 。
。微分
DC
极特
,
V
CC
= 3.3V ±5% ,T
A
=0°C
TO
70°C
符号
参数
CLK0 , CLK1 ,
CLK2 , CLK3
测试条件
V
CC
= V
IN
= 3.465V
最低
典型
最大
150
5
单位
A
A
A
A
1.3
V
CC
- 0.85
V
V
nCLK0 , nCLK1 ,
V
CC
= V
IN
= 3.465V
nCLK2 , nCLK3
CLK0 , CLK1 ,
-5
V
CC
= 3.465V, V
IN
= 0V
CLK2 , CLK3
I
IL
输入低电平电流
nCLK0 , nCLK1 ,
V
CC
= 3.465V, V
IN
= 0V
-150
nCLK2 , nCLK3
峰 - 峰电压
0.15
V
PP
共模输入电压;
V
CMR
V
EE
+ 0.5
注1,2
注1 :共模输入电压定义为V
IH
.
注2 :对于单端应用,最大输入电压为CLKX , nCLKx为V
CC
+ 0.3V.
I
IH
输入高电流
85357AG-01
www.icst.com/products/hiperclocks.html
3
REV 。一2001年7月16日
集成
电路
系统公司
ICS85357-01
4:1
OR
2:1
D
。微分
-
TO
-3.3V LVPECL / ECL
LOCK
M
ULTIPLEXER
测试条件
最低
V
CC
- 1.4
V
CC
- 2.0
0.6
典型
最大
V
CC
- 1.0
V
CC
-1.7
0.85
单位
V
V
V
T
ABLE
4D 。 LVPECL DC
极特
,
V
CC
= 3.3V ±5% ,T
A
=0°C
TO
70°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
注1 :输出端接50
到V
CC
- 2V.
T
ABLE
5. AC - C
极特
,
V
CC
= 3.3V ±5% ,T
A
=0°C
TO
70°C
符号
f
最大
t
PD
参数
最大输出频率
传播延迟;注1
帕吨至帕吨倾斜;注2 , 3
输出上升时间
输出下降时间
20 %至80% @ 50MHz的
20 %至80% @ 50MHz的
300
300
400
400
≤ 750MHz的
1
1.2
测试条件
最低
典型
最大
750
1.5
150
700
700
单位
兆赫
ns
ps
ps
ps
%
t
SK (PP)的
t
R
t
F
ODC
输出占空比
47
53
所有参数测量频率为500MHz ,除非另有说明。
注1 :从差动输入交叉点到差动输出交叉点测定。
注2 :定义为偏移在不同的设备输出端在相同的电源电压工作,并间
以同样的负载条件。使用同一类型的每个设备上的输入,输出被测量
在差分交叉点。
注3 :此参数定义符合JEDEC标准65 。
85357AG-01
www.icst.com/products/hiperclocks.html
4
REV 。一2001年7月16日
集成
电路
系统公司
ICS85357-01
4:1
OR
2:1
D
。微分
-
TO
-3.3V LVPECL / ECL
LOCK
M
ULTIPLEXER
P
ARAMETER
M
EASUREMENT
I
载文信息
V
CC
范围
Qx
Q0
LVPECL
V
CC
= 2.0V
nQ0
nQx
V
EE
= -1.3V
±
0.135V
F
IGURE
1 - O
安输出
L
OAD
T
美东时间
C
IRCUIT
V
CC
CLKX
V
nCLKx
PP
交叉点
V
CMR
V
EE
F
IGURE
2 - D
。微分
I
NPUT
L
伊维尔基尼
85357AG-01
www.icst.com/products/hiperclocks.html
5
REV 。一2001年7月16日