添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第492页 > ICS8530I-01
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
F
EATURES
( 16 ) 3.3V的差分LVPECL输出
CLK , NCLK输入对
CLK , NCLK对可以接受以下差异
输入电平: LVDS , LVPECL , LVHSTL , SSTL , HCSL
最大输出频率: 500MHz的
任何转换单端输入信号
3.3V LVPECL级别上NCLK输入电阻偏置
输出偏斜: 50ps的(典型值)
部分到部分偏斜: 100ps的(典型值)
附加相位抖动, RMS @ 106.25MHz :
0.022ps (典型值) @ 25°C
3.3V输出工作电源
-40 ° C至85°C的工作环境温度
G
ENERAL
D
ESCRIPTION
该ICS8530I -01是一种低歪斜, 1至16 Differ-
无穷区间至3.3V的LVPECL扇出缓冲器和MEM-
HiPerClockS
在HiPerClockS 系列高Perfor-的误码率
曼斯时钟解决方案,从ICS 。在CLK , NCLK
对可以接受最标准的差分输入
的水平。高增益差分放大器接收峰 -
峰值输入电压小至150mV的只要的COM
共模电压在指定的最小和马克西内
妈妈范围。
ICS
保证输出部分,以部分偏移特性使
在ICS8530I -01非常适合那些时钟分配应用程序
苛刻的良好定义的性能和可重复性。
B
LOCK
D
IAGRAM
CLK
NCLK
P
IN
A
SSIGNMENT
NCLK
V
CCO
Q15
nQ15
Q14
nQ14
V
EE
Q13
nQ13
Q12
nQ12
V
CCO
48 47 46 45 44 43 42 41 40 39 38 37
1
36
2
35
3
34
4
33
5
32
6
31
7
30
8
29
9
28
10
27
11
26
12
25
13 14 15 16 17 18 19 20 21 22 23 24
Q0
nQ0
Q1
nQ1
Q2
nQ2
Q3
nQ3
Q4
nQ4
Q5
nQ5
Q6
nQ6
Q7
nQ7
Q15
nQ15
Q14
nQ14
Q13
nQ13
Q12
nQ12
Q11
nQ11
Q10
nQ10
Q9
nQ9
Q8
nQ8
V
CCO
Q11
nQ11
Q10
nQ10
V
EE
Q9
nQ9
Q8
nQ8
V
CCO
V
CC
ICS8530I-01
CLK
V
CCO
nQ0
Q0
nQ1
Q1
V
EE
nQ2
Q2
nQ3
Q3
VCCO
48引脚TQFP , E-垫
采用7mm x 7mm X 1.0毫米体封装
Y封装
顶视图
本文提供的初步信息代表了原型或试生产的产物。所提到的特征是基于初始
产品特性。集成电路系统公司( ICS)保留更改任何电路或规格,恕不另行通知。
8530DYI-01
www.icst.com/products/hiperclocks.html
REV 。一2005年2月25日
1
V
CCO
nQ4
Q4
nQ5
Q5
V
EE
nQ6
Q6
nQ7
Q7
V
CCO
V
CC
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
TYPE
动力
产量
产量
动力
产量
产量
动力
产量
产量
产量
产量
产量
产量
描述
输出电源引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
负电源引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
核心供电引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平..
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
T
ABLE
1. P
IN
D
ESCRIPTIONS
1, 11, 14, 24,
25, 35, 38, 48
2, 3
4, 5
6, 19, 30, 43
7, 8
9, 10
12, 13
15, 16
17, 18
20, 21
22, 23
26, 27
28, 29
36
37
39, 40
41, 42
44, 45
46, 47
注意:
上拉
名字
V
CCO
Q11 , nQ11
Q10 , nQ10
V
EE
Q9 , nQ9
Q8 , nQ8
V
CC
Q7 , nQ7
Q6 , nQ6
Q5 , nQ5
Q4 , nQ4
Q3 , nQ3
Q2 , NQ2
LK
输入
下拉非INVER婷差分时钟输入。
NCLK
输入
上拉
INVER婷差分时钟输入。
Q15 , nQ15
产量
差分输出对。 LVPECL接口电平。
Q14 , nQ14
产量
差分输出对。 LVPECL接口电平。
Q13 , nQ13
产量
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
Q12 , nQ12
产量
下拉
是指内部输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
R
下拉
参数
输入电容
输入上拉电阻
输入下拉电阻
测试条件
最低
典型
4
51
51
最大
单位
pF
k
k
T
ABLE
3. F
油膏
T
ABLE
输入
CLK
0
1
0
1
偏见;注1
偏见;注1
NCLK
1
0
偏见;注1
偏见;注1
0
1
Q0:Q15
输出
nQ0 : nQ15
输入到输出模式
差分至差分
差分至差分
单端至差分
单端至差分
单端至差分
单端至差分
极性
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
INVER婷
INVER婷
注1 :请参见应用信息部分, "Wiring的差分输入接受单端Levels" 。
8530DYI-01
www.icst.com/products/hiperclocks.html
2
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
4.6V
-0.5V到V
CC
+ 0.5V
50mA
100mA
27.6 ℃/ W( 0 LFPM )
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。实用
产物在这些条件下或在任何条件操作BE-
彼处那些在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对最大额定值
长时间条件可能会影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
输入,V
I
输出,我
O
连续电流
浪涌电流
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
V
CC
V
CCO
I
EE
参数
核心供电电压
输出电源电压
电源电流
测试条件
最低
3.135
3.135
典型
3.3
3.3
115
最大
3.465
3.465
单位
V
V
mA
T
ABLE
4B 。
。微分
DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
I
IH
I
IL
V
PP
参数
输入高电流
输入低电平电流
CLK
NCLK
CLK
NCLK
测试条件
V
CC
= V
IN
= 3.465V
V
CC
= V
IN
= 3.465V
V
CC
= 3.465V, V
IN
= 0V
V
CC
= 3.465V, V
IN
= 0V
-5
-150
1.3
V
CC
- 0.85
最低
典型
最大
150
5
单位
A
A
A
A
V
V
峰 - 峰值输入电压
0.15
共模输入电压;
V
CMR
V
EE
+ 0.5
注1,2
注1 :对于单端应用,最大输入电压为CLK , NCLK为V
CC
+ 0.3V.
注2 :共模电压定义为V
IH
.
T
ABLE
4C 。 LVPECL DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
V
CCO
- 1.4
V
CCO
- 2.0
0.6
典型
最大
V
CCO
- 0.9
V
CCO
- 1.7
1.0
单位
V
V
V
注1 :输出端接50
到V
CCO
-2V.
8530DYI-01
www.icst.com/products/hiperclocks.html
3
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
测试条件
最低
典型
1.35
50
100
106.25MHz ,25°C
积分范围: 12kHz至20MHz
106.25MHz , 85°C
积分范围: 12kHz至20MHz
212.5MHz ,25°C
积分范围: 12kHz至20MHz
212.5MHz , 85°C
积分范围: 12kHz至20MHz
20 %至80% @ 50MHz的
20 %至80% @ 50MHz的
0.022
0.026
0.033
0.034
300
300
700
700
最大
500
单位
兆赫
ns
ps
ps
ps
ps
ps
ps
ps
ps
%
T
ABLE
5. AC - C
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
f
最大
t
PD
参数
输出频率
传播延迟;注1
输出偏斜;注2: 4
帕吨至帕吨倾斜;注3,注4
t
SK ( O)
t
SK (PP)的
t
JIT
缓冲添加剂相位抖动,
RMS ;请参考附加相位
抖动节
t
R
t
F
输出上升时间
输出下降时间
O DC
输出占空比
50
所有测量参数在250MHz时,除非另有说明。
注1 :从差动输入交叉点到差动输出交叉点测定。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测得的输出差分交叉点。
注3 :定义为扭曲在不同的设备输出,在相同的电源电压下工作的
并且以相同的负载条件。使用同一类型的每个设备上的输入,输出被测量
在差分交叉点。
注4 :该参数定义符合JEDEC标准65 。
8530DYI-01
www.icst.com/products/hiperclocks.html
4
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
A
DDITIVE
P
HASE
J
伊特尔
在一个特定的频带内的频谱纯度从基波偏移
心理相比基波的功率被称为
dBc的相位噪声。
此值通常表示用
相位噪声图,是最常在许多特定的情节
应用程序。相位噪声定义为噪声的比值
目前电源在1Hz的乐队在距离乐趣指定的偏移量
damental频率为基波的功率值。这
比表示以分贝( dBm的)或功率在一个比
0
-10
-20
-30
-40
-50
-60
在1Hz的频带中的根本动力。当重
指定quired偏移,相位噪声被称为
dBc的
值,
这仅仅意味着在dBm的从基波指定的偏移量
精神。通过在频域调查抖动,我们得到了一个
所需要的应用上更好地理解它的作用
信号的整个时间记录。这在数学上是可能的
来计算给定的相位噪声图的预期的误码率。
添加剂相位抖动
@
106.25MHz , 25 ° C( 12kHz至20MHz )
= 0.022ps典型
SSB P
HASE
N
OISE
dBc的/ H
Z
-70
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
-190
1k
10k
100k
1M
10M
100M
O
FFSET
F
只读存储器
C
ARRIER
F
Characteristic低频
(H
Z
)
与大多数时序规范,相位噪声测量
有问题。主要问题涉及到的局限性
设备。常的设备的本底噪声是高于
该装置的本底噪声。这上面的说明。 DE-的
副满足所显示的本底噪声,但实际上可以
低。相位噪声取决于输入信号源和
测量设备。
8530DYI-01
www.icst.com/products/hiperclocks.html
5
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
F
EATURES
( 16 ) 3.3V的差分LVPECL输出
CLK , NCLK输入对
CLK , NCLK对可以接受以下差异
输入电平: LVDS , LVPECL , LVHSTL , SSTL , HCSL
最大输出频率: 500MHz的
任何转换单端输入信号
3.3V LVPECL级别上NCLK输入电阻偏置
输出偏斜: 50ps的(典型值)
部分到部分偏斜: 100ps的(典型值)
附加相位抖动, RMS @ 106.25MHz :
0.022ps (典型值) @ 25°C
3.3V输出工作电源
-40 ° C至85°C的工作环境温度
G
ENERAL
D
ESCRIPTION
该ICS8530I -01是一种低歪斜, 1至16 Differ-
无穷区间至3.3V的LVPECL扇出缓冲器和MEM-
HiPerClockS
在HiPerClockS 系列高Perfor-的误码率
曼斯时钟解决方案,从ICS 。在CLK , NCLK
对可以接受最标准的差分输入
的水平。高增益差分放大器接收峰 -
峰值输入电压小至150mV的只要的COM
共模电压在指定的最小和马克西内
妈妈范围。
ICS
保证输出部分,以部分偏移特性使
在ICS8530I -01非常适合那些时钟分配应用程序
苛刻的良好定义的性能和可重复性。
B
LOCK
D
IAGRAM
CLK
NCLK
P
IN
A
SSIGNMENT
NCLK
V
CCO
Q15
nQ15
Q14
nQ14
V
EE
Q13
nQ13
Q12
nQ12
V
CCO
48 47 46 45 44 43 42 41 40 39 38 37
1
36
2
35
3
34
4
33
5
32
6
31
7
30
8
29
9
28
10
27
11
26
12
25
13 14 15 16 17 18 19 20 21 22 23 24
Q0
nQ0
Q1
nQ1
Q2
nQ2
Q3
nQ3
Q4
nQ4
Q5
nQ5
Q6
nQ6
Q7
nQ7
Q15
nQ15
Q14
nQ14
Q13
nQ13
Q12
nQ12
Q11
nQ11
Q10
nQ10
Q9
nQ9
Q8
nQ8
V
CCO
Q11
nQ11
Q10
nQ10
V
EE
Q9
nQ9
Q8
nQ8
V
CCO
V
CC
ICS8530I-01
CLK
V
CCO
nQ0
Q0
nQ1
Q1
V
EE
nQ2
Q2
nQ3
Q3
VCCO
48引脚TQFP , E-垫
采用7mm x 7mm X 1.0毫米体封装
Y封装
顶视图
本文提供的初步信息代表了原型或试生产的产物。所提到的特征是基于初始
产品特性。集成电路系统公司( ICS)保留更改任何电路或规格,恕不另行通知。
8530DYI-01
www.icst.com/products/hiperclocks.html
REV 。一2005年2月25日
1
V
CCO
nQ4
Q4
nQ5
Q5
V
EE
nQ6
Q6
nQ7
Q7
V
CCO
V
CC
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
TYPE
动力
产量
产量
动力
产量
产量
动力
产量
产量
产量
产量
产量
产量
描述
输出电源引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
负电源引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
核心供电引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平..
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
T
ABLE
1. P
IN
D
ESCRIPTIONS
1, 11, 14, 24,
25, 35, 38, 48
2, 3
4, 5
6, 19, 30, 43
7, 8
9, 10
12, 13
15, 16
17, 18
20, 21
22, 23
26, 27
28, 29
36
37
39, 40
41, 42
44, 45
46, 47
注意:
上拉
名字
V
CCO
Q11 , nQ11
Q10 , nQ10
V
EE
Q9 , nQ9
Q8 , nQ8
V
CC
Q7 , nQ7
Q6 , nQ6
Q5 , nQ5
Q4 , nQ4
Q3 , nQ3
Q2 , NQ2
LK
输入
下拉非INVER婷差分时钟输入。
NCLK
输入
上拉
INVER婷差分时钟输入。
Q15 , nQ15
产量
差分输出对。 LVPECL接口电平。
Q14 , nQ14
产量
差分输出对。 LVPECL接口电平。
Q13 , nQ13
产量
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
Q12 , nQ12
产量
下拉
是指内部输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
R
上拉
R
下拉
参数
输入电容
输入上拉电阻
输入下拉电阻
测试条件
最低
典型
4
51
51
最大
单位
pF
k
k
T
ABLE
3. F
油膏
T
ABLE
输入
CLK
0
1
0
1
偏见;注1
偏见;注1
NCLK
1
0
偏见;注1
偏见;注1
0
1
Q0:Q15
输出
nQ0 : nQ15
输入到输出模式
差分至差分
差分至差分
单端至差分
单端至差分
单端至差分
单端至差分
极性
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
INVER婷
INVER婷
注1 :请参见应用信息部分, "Wiring的差分输入接受单端Levels" 。
8530DYI-01
www.icst.com/products/hiperclocks.html
2
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
4.6V
-0.5V到V
CC
+ 0.5V
50mA
100mA
27.6 ℃/ W( 0 LFPM )
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。实用
产物在这些条件下或在任何条件操作BE-
彼处那些在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对最大额定值
长时间条件可能会影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
输入,V
I
输出,我
O
连续电流
浪涌电流
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
V
CC
V
CCO
I
EE
参数
核心供电电压
输出电源电压
电源电流
测试条件
最低
3.135
3.135
典型
3.3
3.3
115
最大
3.465
3.465
单位
V
V
mA
T
ABLE
4B 。
。微分
DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
I
IH
I
IL
V
PP
参数
输入高电流
输入低电平电流
CLK
NCLK
CLK
NCLK
测试条件
V
CC
= V
IN
= 3.465V
V
CC
= V
IN
= 3.465V
V
CC
= 3.465V, V
IN
= 0V
V
CC
= 3.465V, V
IN
= 0V
-5
-150
1.3
V
CC
- 0.85
最低
典型
最大
150
5
单位
A
A
A
A
V
V
峰 - 峰值输入电压
0.15
共模输入电压;
V
CMR
V
EE
+ 0.5
注1,2
注1 :对于单端应用,最大输入电压为CLK , NCLK为V
CC
+ 0.3V.
注2 :共模电压定义为V
IH
.
T
ABLE
4C 。 LVPECL DC
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
V
OH
V
OL
V
摇摆
参数
输出高电压;注1
输出低电压;注1
峰至峰输出电压摆幅
测试条件
最低
V
CCO
- 1.4
V
CCO
- 2.0
0.6
典型
最大
V
CCO
- 0.9
V
CCO
- 1.7
1.0
单位
V
V
V
注1 :输出端接50
到V
CCO
-2V.
8530DYI-01
www.icst.com/products/hiperclocks.html
3
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
测试条件
最低
典型
1.35
50
100
106.25MHz ,25°C
积分范围: 12kHz至20MHz
106.25MHz , 85°C
积分范围: 12kHz至20MHz
212.5MHz ,25°C
积分范围: 12kHz至20MHz
212.5MHz , 85°C
积分范围: 12kHz至20MHz
20 %至80% @ 50MHz的
20 %至80% @ 50MHz的
0.022
0.026
0.033
0.034
300
300
700
700
最大
500
单位
兆赫
ns
ps
ps
ps
ps
ps
ps
ps
ps
%
T
ABLE
5. AC - C
极特
,
V
CC
= V
CCO
= 3.3V ±5% ,T
A
= -40°C
TO
85°C
符号
f
最大
t
PD
参数
输出频率
传播延迟;注1
输出偏斜;注2: 4
帕吨至帕吨倾斜;注3,注4
t
SK ( O)
t
SK (PP)的
t
JIT
缓冲添加剂相位抖动,
RMS ;请参考附加相位
抖动节
t
R
t
F
输出上升时间
输出下降时间
O DC
输出占空比
50
所有测量参数在250MHz时,除非另有说明。
注1 :从差动输入交叉点到差动输出交叉点测定。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测得的输出差分交叉点。
注3 :定义为扭曲在不同的设备输出,在相同的电源电压下工作的
并且以相同的负载条件。使用同一类型的每个设备上的输入,输出被测量
在差分交叉点。
注4 :该参数定义符合JEDEC标准65 。
8530DYI-01
www.icst.com/products/hiperclocks.html
4
REV 。一2005年2月25日
初步
集成
电路
系统公司
ICS8530I-01
L
OW
S
KEW
, 1-
TO
-16
D
。微分
-
TO
-3.3V LVPECL F
ANOUT
B
UFFER
A
DDITIVE
P
HASE
J
伊特尔
在一个特定的频带内的频谱纯度从基波偏移
心理相比基波的功率被称为
dBc的相位噪声。
此值通常表示用
相位噪声图,是最常在许多特定的情节
应用程序。相位噪声定义为噪声的比值
目前电源在1Hz的乐队在距离乐趣指定的偏移量
damental频率为基波的功率值。这
比表示以分贝( dBm的)或功率在一个比
0
-10
-20
-30
-40
-50
-60
在1Hz的频带中的根本动力。当重
指定quired偏移,相位噪声被称为
dBc的
值,
这仅仅意味着在dBm的从基波指定的偏移量
精神。通过在频域调查抖动,我们得到了一个
所需要的应用上更好地理解它的作用
信号的整个时间记录。这在数学上是可能的
来计算给定的相位噪声图的预期的误码率。
添加剂相位抖动
@
106.25MHz , 25 ° C( 12kHz至20MHz )
= 0.022ps典型
SSB P
HASE
N
OISE
dBc的/ H
Z
-70
-80
-90
-100
-110
-120
-130
-140
-150
-160
-170
-180
-190
1k
10k
100k
1M
10M
100M
O
FFSET
F
只读存储器
C
ARRIER
F
Characteristic低频
(H
Z
)
与大多数时序规范,相位噪声测量
有问题。主要问题涉及到的局限性
设备。常的设备的本底噪声是高于
该装置的本底噪声。这上面的说明。 DE-的
副满足所显示的本底噪声,但实际上可以
低。相位噪声取决于输入信号源和
测量设备。
8530DYI-01
www.icst.com/products/hiperclocks.html
5
REV 。一2005年2月25日
查看更多ICS8530I-01PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS8530I-01
    -
    -
    -
    -
    终端采购配单精选

查询更多ICS8530I-01供应信息

深圳市碧威特网络技术有限公司
 复制成功!