集成
电路
系统公司
ICS853031
L
OW
S
KEW
, 1-
TO
-9
D
。微分
-
TO
-2.5V / 3.3V LVPECL / ECL F
ANOUT
B
UFFER
F
EATURES
9差分2.5V / 3.3V LVPECL / ECL输出
可选的差分CLK , NCLK或LVPECL时钟输入
CLK , NCLK对可以接受以下差异
输入电平: LVPECL , LVDS , LVHSTL , HCSL , SSTL ,
PCLK , nPCLK支持以下输入类型:
LVPECL , LVDS , CML , SSTL
输出频率: 1.6GHz的(典型值)
任何转换单端输入信号( LVCMOS , LVTTL ,
GTL )至3.3V LVPECL电平与NCLK或电阻偏置
nPCLK输入
输出偏斜: 20ps的(典型值)
部分到部分歪斜: 75ps (典型值)
传播延迟: 875ps (典型值)
LVPECL模工作电压范围:
V
CC
= 2.375V至3.465V ,V
EE
= 0V
ECL模工作电压范围:
V
CC
= 0V, V
EE
= -2.375V至-3.465V
-40 ° C至85°C的工作环境温度
无铅封装
引脚兼容ICS8531-01
G
ENERAL
D
ESCRIPTION
该ICS853031是一个低偏移,高性能
1至9差分至2.5V / 3.3V的LVPECL /电致化学发光
HiPerClockS
扇出缓冲器和HiPerClockS的成员
家族高性能时钟解决方案
ICS 。该ICS853031有两个可选的IN-时钟
放。在CLK , NCLK对可以接受最标准差
输入电平。在PCLK , nPCLK对可以接受LVPECL , LVDS ,
慢性粒细胞白血病,或SSTL输入电平。时钟使能内部同步
chronized消除欠幅脉冲,对输出的过程中异步
时钟异步的断言/取消触发使能引脚。
ICS
保证输出偏斜和零件到部件歪斜的特点
使ICS853031非常适用于高性能工作站
和服务器的应用程序。
B
LOCK
D
IAGRAM
CLK_EN
P
IN
A
SSIGNMENT
V
CCO
V
CCO
nQ0
nQ1
nQ2
Q0
Q1
Q2
D
Q
LE
32 31 30 29 28 27 26 25
Q0
nQ0
Q1
nQ1
Q2
nQ2
Q3
nQ3
Q4
nQ4
Q5
nQ5
Q6
nQ6
Q7
nQ7
Q8
nQ8
V
CC
CLK
NCLK
CLK_SEL
PCLK
NPCLK
V
EE
CLK_EN
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
VCCO
nQ8
Q8
nQ7
Q7
nQ6
Q6
VCCO
CLK
NCLK
PCLK
NPCLK
0
1
24
23
22
21
20
19
18
17
V
CCO
Q3
nQ3
Q4
nQ4
Q5
nQ5
V
CCO
CLK_SEL
ICS853031
32引脚LQFP
采用7mm x 7mm X 1.4毫米包体
Y封装
顶视图
853031AY
www.icst.com/products/hiperclocks.html
1
REV 。 B 2004年9月16日
集成
电路
系统公司
ICS853031
L
OW
S
KEW
, 1-
TO
-9
D
。微分
-
TO
-2.5V / 3.3V LVPECL / ECL F
ANOUT
B
UFFER
TYPE
描述
核心供电引脚。
下拉非INVER婷差分时钟输入。
INVER婷差分时钟输入。
时钟选择输入。高电平时,选择PCLK , nPCLK投入。
下拉
当低,选择CLK , NCLK 。 LVTTL / LVCMOS接口电平。
下拉非INVER婷差动LVPECL时钟输入。
上拉
INVER婷差动LVPECL时钟输入。
负电源引脚。
同步时钟使能。高电平时,时钟输出跟随时钟输入。
低电平时, Q输出被强制低, NQ输出被强制为高。
LVTTL / LVCMOS接口电平。
输出电源引脚。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
差分输出对。 LVPECL接口电平。
上拉
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1
2
3
4
5
6
7
8
9, 16, 17,
24, 25, 32
10, 11
12, 13
14, 15
18, 19
20, 21
22, 23
26, 27
28, 29
30, 31
名字
V
CC
CLK
NCLK
CLK_SEL
PCLK
NP CL
V
EE
CLK_EN
V
CCO
nQ8 , Q8
nQ7 , Q7
nQ6 , Q6
nQ5 , Q5
nQ4 , Q4
nQ3 Q3
NQ2 , Q2
NQ1 , Q1
nQ0 , Q0
输入
输入
输入
输入
输入
动力
输入
动力
产量
产量
产量
产量
产量
产量
产量
产量
产量
上拉
动力
注意:
上拉
和
下拉
是指内部输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
R
下拉
R
上拉
参数
输入下拉电阻
输入上拉电阻
测试条件
最低
典型
50
50
最大
单位
K
K
853031AY
www.icst.com/products/hiperclocks.html
2
REV 。 B 2004年9月16日
集成
电路
系统公司
ICS853031
L
OW
S
KEW
, 1-
TO
-9
D
。微分
-
TO
-2.5V / 3.3V LVPECL / ECL F
ANOUT
B
UFFER
输入
输出
选定采购
CLK , NCLK
PCLK , nPCLK
CLK , NCLK
Q0:Q8
残疾人;低
残疾人;低
启用
nQ0 : nQ8
残疾人; HIGH
残疾人; HIGH
启用
T
ABLE
3A 。
ONTROL
I
NPUT
F
油膏
T
ABLE
CLK_EN
0
0
1
CLK_SEL
0
1
0
1
1
PCLK , nPCLK
启用
启用
CLK_EN开关后,时钟输出被禁用或启用下面的上升沿和下降沿的输入时钟边沿
如图1中所示。
在主动模式下,输出的状态是在CLK , NCLK和PCLK , nPCLK输入的函数,如描述
在表3B中。
NCLK , nPCLK
CLK , PCLK
残
启用
CLK_EN
nQ0 : nQ8
Q0:Q8
F
IGURE
1. CLK_EN牛逼
即时通信
D
IAGRAM
T
ABLE
3B 。
LOCK
I
NPUT
F
油膏
T
ABLE
输入
CLK或PCLK
0
1
0
1
偏见;注1
偏见;注1
NCLK或nPCLK
1
0
偏见;注1
偏见;注1
0
1
Q0:Q8
低
高
低
高
高
低
输出
nQ0 : nQ8
高
低
高
低
低
高
输入到输出模式
差分至差分
差分至差分
单端至差分
单端至差分
单端至差分
单端至差分
极性
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
非铟(Inver)婷
INVER婷
INVER婷
注1 :请参见应用信息部分, "Wiring的差分输入接受单端Levels" 。
853031AY
www.icst.com/products/hiperclocks.html
3
REV 。 B 2004年9月16日
集成
电路
系统公司
ICS853031
L
OW
S
KEW
, 1-
TO
-9
D
。微分
-
TO
-2.5V / 3.3V LVPECL / ECL F
ANOUT
B
UFFER
4.6V
-4.6V
-0.5V到V
CC
+ 0.5V
50mA
100mA
-65 ℃150 ℃的
47.9 ℃/ W( 0 LFPM )
注意:
强调超越那些绝对下上市
最大额定值可能会造成永久性的损害
到设备。这些评级的压力specifi-
阳离子而已。产品在功能操作
这些条件或超出任何条件
在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对马克西
妈妈额定值条件下工作会
影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
CC
负电源电压,V
EE
输入,V
I
输出,我
O
连续电流
浪涌电流
贮藏温度,T
英镑
封装的热阻抗,
θ
JA
(结到环境)
工作温度范围, TA -40 ° C至+ 85°C
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
CC
= 2.375
TO
3.465V; V
EE
= 0V
符号
V
CC
V
CCO
I
EE
参数
核心供电电压
输出电源电压
电源电流
测试条件
最低
2.375
2.375
典型
3.3
3.3
最大
3.465
3.465
77
单位
V
V
mA
T
ABLE
4B 。 LVCMOS / LVTTL DC
极特
,
V
CC
= 2.375
TO
3.465V; V
EE
= 0V
符号
V
IH
V
IL
I
IH
I
IL
参数
CLK_EN , CLK_SEL
CLK_EN , CLK_SEL
输入高电流
输入低电平电流
CLK_EN
CLK_SEL
CLK_EN
CLK_SEL
V
CC
= V
IN
= 3.465V或2.625V
V
CC
= V
IN
= 3.465V或2.625V
V
IN
= 0V, V
CC
= 3.465V或2.625V
V
IN
= 0V, V
CC
= 3.465V或2.625V
-150
-50
测试条件
最低
2
-0.3
典型
最大
3.465
0.8
10
150
单位
V
V
A
A
A
A
T
ABLE
4C 。
。微分
DC
极特
( CLK , NCLK )
,
V
CC
= 2.375
TO
3.465V; V
EE
= 0V
符号
I
IH
I
IL
V
PP
参数
输入高电流
输入低电平电流
CLK
NCLK
CLK
NCLK
-
5
0
-150
-40°C
民
典型值
最大
150
10
-
5
0
-150
25°C
民
典型值
最大
150
10
-
5
0
-150
85°C
民
典型值
最大
150
10
单位
A
A
A
A
0.15
1.3
0.15
1.3
0.15
峰 - 峰值输入电压
输入高电压
V
EE
+ 0.7
V
CC
- 0.85 V
EE
+ 0.7
V
CC
- 0.85 V
EE
+ 0.7
V
CMR
共模范围;
注1,2
注1 :对于单端应用,最大输入电压为CLK和NCLK为V
CC
+ 0.3V.
注2 :共模电压定义为V
IH
.
853031AY
1.3
V
CC
- 0.85
V
V
www.icst.com/products/hiperclocks.html
4
REV 。 B 2004年9月16日
集成
电路
系统公司
ICS853031
L
OW
S
KEW
, 1-
TO
-9
D
。微分
-
TO
-2.5V / 3.3V LVPECL / ECL F
ANOUT
B
UFFER
-40°C
民
2.175
1.405
0.15
1.2
典型值
2.275
1.545
0.8
最大
2.38
1.68
1.3
V
CC
150
10
-50
-50
民
2.225
1.425
0.15
1.2
25°C
典型值
2.295
1.52
0.8
最大
2.37
1.615
1.3
V
CC
150
10
-50
民
2.22
1.44
0.15
1.2
85°C
典型值
2.295
1.535
0.8
最大
2.365
1.63
1.3
V
CC
150
10
T
ABLE
4D 。 LVPECL DC
极特
( PCLK , nPCLK )
,
V
CC
= 3.3V; V
EE
= 0V
符号
V
OH
V
OL
V
PP
V
CMR
I
IH
I
IL
参数
输出高电压;注1
输出低电压;注1
峰 - 峰值输入电压
输入高电压
共模范围;注2 , 3
PCLK
输入高电流
NPCLK
输入低电平电流
PCLK
单位
V
V
V
V
A
A
A
A
NPCLK
-150
-150
-150
输入和输出参数发生变化1: 1结合V
CC
. V
EE
可以改变± 0.165V 。
注1 :输出端接50
到V
CCO
- 2V.
注2 :共模电压定义为V
IH
.
注3 :对于单端应用中,最大输入电压为PCLK , nPCLK为V
CC
+ 0.3V.
T
ABLE
4E 。 LVPECL DC
极特
( PCLK , nPCLK )
,
V
CC
= 2.5V; V
EE
= 0V
符号
V
OH
V
OL
V
PP
V
CMR
I
IH
I
IL
参数
输出高电压;注1
输出低电压;注1
峰 - 峰值输入电压
输入高电压
共模范围;注2 , 3
PCLK
输入高电流
NPCLK
输入低电平电流
PCLK
-40°C
民
1.375
0.605
0.15
1.2
典型值
1.475
0.745
0.8
最大
1.58
0.88
1.3
V
CC
150
10
-10
-10
民
1.425
0.625
0.15
1.2
25°C
典型值
1.495
0.72
0.8
最大
1.57
0.815
1.3
V
CC
150
10
-10
民
1.42
0.64
0.15
1.2
85°C
典型值
1.495
0.735
0.8
最大
1.565
0.83
1.3
V
CC
150
10
单位
V
V
V
V
A
A
A
A
NPCLK
-150
-150
-150
输入和输出参数发生变化1: 1结合V
CC
. V
EE
可以改变± 0.125V 。
注1 :输出端接50
到V
CCO
- 2V.
注2 :共模电压定义为V
IH
.
注3 :对于单端应用中,最大输入电压为PCLK , nPCLK为V
CC
+ 0.3V.
853031AY
www.icst.com/products/hiperclocks.html
5
REV 。 B 2004年9月16日