集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
F
EATURES
9 LVCMOS / LVTTL输出
选择CLK0和CLK1可以接受以下
输入电平: LVCMOS和LVTTL
最大输出频率:为110MHz
输出偏斜: 500PS (最大值)
部分到部分歪斜:为2ns (最大值)
工作电压3.3V
-40 ° C至85°C的工作环境温度
无铅封装
引脚与MPC947兼容
G
ENERAL
D
ESCRIPTION
该ICS83947I是一种低歪斜, 1至9 LVCMOS
扇出缓冲器和HiPerClockS的成员
HiPerClockS
家族高性能时钟解决方案
ICS 。低阻抗LVCMOS / LVTTL输出
看跌期权是专为驱动50Ω串联或并联
端接的传输线。有效的扇出可以IN-
通过利用输出的能力,从9折痕18
驱动两个串联端接线路。
ICS
保证输出部分,以部分偏移特性
使ICS83947I非常适用于高性能,单端
应用程序还需要一个有限的输出电压。
B
LOCK
D
IAGRAM
CLK_EN
D
Q
LE
CLK0
CLK1
0
P
IN
A
SSIGNMENT
GND
GND
GND
V
DDO
V
DDO
Q0
Q1
Q2
32 31 30 29 28 27 26 25
Q0
GND
CLK_SEL
Q1
CLK0
CLK1
CLK_EN
Q3
Q4
Q5
Q6
Q7
Q8
OE
V
DD
GND
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
GND
V
DDO
Q8
GND
Q7
V
DDO
Q6
GND
24
23
22
GND
Q3
V
DDO
Q4
GND
Q5
V
DDO
GND
1
CLK_SEL
Q2
ICS83947I
21
20
19
18
17
32引脚LQFP
采用7mm x 7mm X 1.4毫米包体
Y封装
顶视图
OE
83947AYI
http://www.icst.com/products/hiperclocks.html
1
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
名字
GND
TYPE
动力
输入
输入
输入
输入
动力
上拉
描述
电源接地。
时钟选择输入。当HIGH ,选择CLK1 。当低,
选择CLK0 。 LVCMOS / LVTTL接口电平。
上拉参考时钟输入。 LVCMOS / LVTTL接口电平。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 8, 9, 12, 16, 17,
20, 24, 25, 29, 32
2
3, 4
5
6
7
CLK_SEL
CLK0 , CLK1
CLK_EN
OE
V
DD
拉时钟使能。 LVCMOS / LVTTL接口电平。
上拉输出使能。 LVCMOS / LVTTL接口电平。
Coree电源引脚。
10, 14, 18, 22, 27, 31
V
DDO
动力
输出电源引脚。
Q0通Q8时钟输出。
11, 13, 15, 19, 21,
Q8, Q7, Q6, Q5,
产量
23, 26, 28, 30
Q4, Q3, Q2, Q1, Q0
LVCMOS / LVTTL接口电平。
注意:
上拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
C
PD
R
上拉
R
下拉
R
OUT
参数
输入电容
功率耗散电容
(每路输出)
输入上拉电阻
输入下拉电阻
输出阻抗
5
测试条件
最低
典型
4
25
51
51
7
12
最大
单位
pF
pF
K
K
T
ABLE
3. O
安输出
E
NABLE
控制输入
OE
0
1
1
和
C
LOCK
E
NABLE
F
油膏
T
ABLE
产量
Q0:Q8
高阻
低
如下CLK输入
CLK_EN
X
0
1
83947AYI
http://www.icst.com/products/hiperclocks.html
2
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
4.6V
-0.5V到V
DD
+ 0.5 V
-0.5V到V
DDO
+ 0.5V
47.9 ℃/ W( 0 LFPM )
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。实用
产物在这些条件下或在任何条件操作BE-
彼处那些在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对最大额定值
长时间条件可能会影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
DD
输入,V
I
产出,V
O
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
DD
= V
DDO
= 3.3V ± 0.3V ,T
A
= -40°C
TO
85°C
符号参数
V
DD
V
DDO
I
DD
Coret电源电压
输出电源电压
输入电源电流
测试条件
最低
3.0
3.0
典型
3.3
3.3
33
最大
3.6
3.6
50
单位
V
V
mA
T
ABLE
4B 。 LVCMOS / LVTTL DC
极特
,
V
DD
= V
DDO
= 3.3V ± 0.3V ,T
A
= -40°C
TO
85°C
符号参数
V
IH
V
IL
I
IN
V
OH
V
OL
输入高电压
输入低电压
输入电流
CLK0 , CLK1 , CLK_SEL ,
OE , CLK_EN
I
OH
= -20mA
I
OL
= 20mA下
-100
2.5
0.4
测试条件
最低
2
典型
最大
3.6
0.8
单位
V
V
A
V
V
输出高电压
输出低电压
83947AYI
http://www.icst.com/products/hiperclocks.html
3
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
测试条件
CLK到Q
测量
边@V上升
DDO
/2
测量
边@V上升
DDO
/2
TPERIOD / 2 - 800
CLK_EN到CLK
CLK_EN到CLK
0
1
11
11
0.8V至2.0V
0.2
1
最低
110
1.8
典型
最大
4.5
500
2
TPERIOD / 2 + 800
单位
兆赫
ns
ps
ns
ps
ns
ns
ns
ns
ns
ns
T
ABLE
5. AC - C
极特
,
V
DD
= V
DDO
= 3.3V ± 0.3V ,T
A
= -40°C
TO
85°C
符号参数
f
最大
输出频率
t
PD
传播延迟,注1
输出偏斜;注2: 5
帕吨至帕吨倾斜;注3 , 5
输出脉冲宽度
时钟使能设置时间;注6:
时钟使能保持时间;注6:
输出使能时间;注4
输出禁止时间;注4
输出上升时间
t
SK ( O)
t
SK (PP)的
t
PW
t
S
t
H
t
ZL
, t
ZH
t
LZ
, t
HZ
t
R
输出下降时间
0.8V至2.0V
0.2
1
t
F
在f测量所有参数
最大
除非另有说明。
注1 :从V测
DD
输入到V / 2的
DDO
输出的/ 2 。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测量V
DDO
/2.
注3 :定义为偏移在不同的设备输出端在相同的电源电压和与操作之间
同等负载条件。使用同一类型的每个设备上的输入,输出在V测量
DDO
/2.
注4 :这些参数由特性保证。在生产中测试。
注5 :此参数定义符合JEDEC标准65 。
注6 :建立和保持时间是相对于输入时钟的上升沿。
83947AYI
http://www.icst.com/products/hiperclocks.html
4
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
P
ARAMETER
M
EASUREMENT
I
载文信息
1.65V ± 0.15V
V
DD
范围
Qx
V
DDO
2
LVCMOS
GND
Qx
V
Qy
DDO
2
t
SK ( O)
-1.65V ± 0.15V
3.3V
安输出
L
OAD
AC牛逼
美东时间
C
IRCUIT
O
安输出
S
KEW
第1部分
Qx
V
DDO
2
CLK0,
CLK1
V
DD
2
第2部分
Qy
V
DDO
2
t
SK (PP)的
Q0:Q8
t
PD
V
DDO
2
P
艺术
-
TO
-P
艺术
S
KEW
P
ROPAGATION
D
ELAY
V
Q0:Q8
DDO
2
脉冲宽度
t
期
2V
0.8V
t
R
2V
0.8V
t
F
时钟
输出
ODC =
t
PW
t
期
O
安输出
R
ISE
/F
所有
T
IME
83947AYI
O
安输出
D
UTY
C
YCLE
/P
ULSE
W
ID
/P
ERIOD
http://www.icst.com/products/hiperclocks.html
5
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
F
EATURES
9 LVCMOS / LVTTL输出
选择CLK0和CLK1可以接受以下
输入电平: LVCMOS和LVTTL
最大输出频率:为110MHz
输出偏斜: 500PS (最大值)
部分到部分歪斜:为2ns (最大值)
工作电压3.3V
-40 ° C至85°C的工作环境温度
无铅封装
引脚与MPC947兼容
G
ENERAL
D
ESCRIPTION
该ICS83947I是一种低歪斜, 1至9 LVCMOS
扇出缓冲器和HiPerClockS的成员
HiPerClockS
家族高性能时钟解决方案
ICS 。低阻抗LVCMOS / LVTTL输出
看跌期权是专为驱动50Ω串联或并联
端接的传输线。有效的扇出可以IN-
通过利用输出的能力,从9折痕18
驱动两个串联端接线路。
ICS
保证输出部分,以部分偏移特性
使ICS83947I非常适用于高性能,单端
应用程序还需要一个有限的输出电压。
B
LOCK
D
IAGRAM
CLK_EN
D
Q
LE
CLK0
CLK1
0
P
IN
A
SSIGNMENT
GND
GND
GND
V
DDO
V
DDO
Q0
Q1
Q2
32 31 30 29 28 27 26 25
Q0
GND
CLK_SEL
Q1
CLK0
CLK1
CLK_EN
Q3
Q4
Q5
Q6
Q7
Q8
OE
V
DD
GND
1
2
3
4
5
6
7
8
9 10 11 12 13 14 15 16
GND
V
DDO
Q8
GND
Q7
V
DDO
Q6
GND
24
23
22
GND
Q3
V
DDO
Q4
GND
Q5
V
DDO
GND
1
CLK_SEL
Q2
ICS83947I
21
20
19
18
17
32引脚LQFP
采用7mm x 7mm X 1.4毫米包体
Y封装
顶视图
OE
83947AYI
http://www.icst.com/products/hiperclocks.html
1
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
名字
GND
TYPE
动力
输入
输入
输入
输入
动力
上拉
描述
电源接地。
时钟选择输入。当HIGH ,选择CLK1 。当低,
选择CLK0 。 LVCMOS / LVTTL接口电平。
上拉参考时钟输入。 LVCMOS / LVTTL接口电平。
T
ABLE
1. P
IN
D
ESCRIPTIONS
数
1, 8, 9, 12, 16, 17,
20, 24, 25, 29, 32
2
3, 4
5
6
7
CLK_SEL
CLK0 , CLK1
CLK_EN
OE
V
DD
拉时钟使能。 LVCMOS / LVTTL接口电平。
上拉输出使能。 LVCMOS / LVTTL接口电平。
Coree电源引脚。
10, 14, 18, 22, 27, 31
V
DDO
动力
输出电源引脚。
Q0通Q8时钟输出。
11, 13, 15, 19, 21,
Q8, Q7, Q6, Q5,
产量
23, 26, 28, 30
Q4, Q3, Q2, Q1, Q0
LVCMOS / LVTTL接口电平。
注意:
上拉
指的是内部的输入电阻。见表2 ,引脚特性,为典型值。
T
ABLE
2. P
IN
C
极特
符号
C
IN
C
PD
R
上拉
R
下拉
R
OUT
参数
输入电容
功率耗散电容
(每路输出)
输入上拉电阻
输入下拉电阻
输出阻抗
5
测试条件
最低
典型
4
25
51
51
7
12
最大
单位
pF
pF
K
K
T
ABLE
3. O
安输出
E
NABLE
控制输入
OE
0
1
1
和
C
LOCK
E
NABLE
F
油膏
T
ABLE
产量
Q0:Q8
高阻
低
如下CLK输入
CLK_EN
X
0
1
83947AYI
http://www.icst.com/products/hiperclocks.html
2
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
4.6V
-0.5V到V
DD
+ 0.5 V
-0.5V到V
DDO
+ 0.5V
47.9 ℃/ W( 0 LFPM )
-65 ℃150 ℃的
注:如果运行条件超出绝对下上市
最大额定值可能会造成永久性损坏
装置。这些评价只强调规范。实用
产物在这些条件下或在任何条件操作BE-
彼处那些在上市
DC特性
or
AC Character-
istics
是不是暗示。暴露在绝对最大额定值
长时间条件可能会影响产品的可靠性。
A
BSOLUTE
M
AXIMUM
R
ATINGS
电源电压,V
DD
输入,V
I
产出,V
O
封装的热阻抗,
θ
JA
贮藏温度,T
英镑
T
ABLE
4A 。 P
OWER
S
UPPLY
DC
极特
,
V
DD
= V
DDO
= 3.3V ± 0.3V ,T
A
= -40°C
TO
85°C
符号参数
V
DD
V
DDO
I
DD
Coret电源电压
输出电源电压
输入电源电流
测试条件
最低
3.0
3.0
典型
3.3
3.3
33
最大
3.6
3.6
50
单位
V
V
mA
T
ABLE
4B 。 LVCMOS / LVTTL DC
极特
,
V
DD
= V
DDO
= 3.3V ± 0.3V ,T
A
= -40°C
TO
85°C
符号参数
V
IH
V
IL
I
IN
V
OH
V
OL
输入高电压
输入低电压
输入电流
CLK0 , CLK1 , CLK_SEL ,
OE , CLK_EN
I
OH
= -20mA
I
OL
= 20mA下
-100
2.5
0.4
测试条件
最低
2
典型
最大
3.6
0.8
单位
V
V
A
V
V
输出高电压
输出低电压
83947AYI
http://www.icst.com/products/hiperclocks.html
3
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
测试条件
CLK到Q
测量
边@V上升
DDO
/2
测量
边@V上升
DDO
/2
TPERIOD / 2 - 800
CLK_EN到CLK
CLK_EN到CLK
0
1
11
11
0.8V至2.0V
0.2
1
最低
110
1.8
典型
最大
4.5
500
2
TPERIOD / 2 + 800
单位
兆赫
ns
ps
ns
ps
ns
ns
ns
ns
ns
ns
T
ABLE
5. AC - C
极特
,
V
DD
= V
DDO
= 3.3V ± 0.3V ,T
A
= -40°C
TO
85°C
符号参数
f
最大
输出频率
t
PD
传播延迟,注1
输出偏斜;注2: 5
帕吨至帕吨倾斜;注3 , 5
输出脉冲宽度
时钟使能设置时间;注6:
时钟使能保持时间;注6:
输出使能时间;注4
输出禁止时间;注4
输出上升时间
t
SK ( O)
t
SK (PP)的
t
PW
t
S
t
H
t
ZL
, t
ZH
t
LZ
, t
HZ
t
R
输出下降时间
0.8V至2.0V
0.2
1
t
F
在f测量所有参数
最大
除非另有说明。
注1 :从V测
DD
输入到V / 2的
DDO
输出的/ 2 。
注2 :定义为输出之间的偏移,在相同的电源电压,并以相等的负载条件。
测量V
DDO
/2.
注3 :定义为偏移在不同的设备输出端在相同的电源电压和与操作之间
同等负载条件。使用同一类型的每个设备上的输入,输出在V测量
DDO
/2.
注4 :这些参数由特性保证。在生产中测试。
注5 :此参数定义符合JEDEC标准65 。
注6 :建立和保持时间是相对于输入时钟的上升沿。
83947AYI
http://www.icst.com/products/hiperclocks.html
4
REV 。 B 2004年10月11日
集成
电路
系统公司
ICS83947I
L
OW
S
KEW
, 1-
TO
-9
LVCMOS F
ANOUT
B
UFFER
P
ARAMETER
M
EASUREMENT
I
载文信息
1.65V ± 0.15V
V
DD
范围
Qx
V
DDO
2
LVCMOS
GND
Qx
V
Qy
DDO
2
t
SK ( O)
-1.65V ± 0.15V
3.3V
安输出
L
OAD
AC牛逼
美东时间
C
IRCUIT
O
安输出
S
KEW
第1部分
Qx
V
DDO
2
CLK0,
CLK1
V
DD
2
第2部分
Qy
V
DDO
2
t
SK (PP)的
Q0:Q8
t
PD
V
DDO
2
P
艺术
-
TO
-P
艺术
S
KEW
P
ROPAGATION
D
ELAY
V
Q0:Q8
DDO
2
脉冲宽度
t
期
2V
0.8V
t
R
2V
0.8V
t
F
时钟
输出
ODC =
t
PW
t
期
O
安输出
R
ISE
/F
所有
T
IME
83947AYI
O
安输出
D
UTY
C
YCLE
/P
ULSE
W
ID
/P
ERIOD
http://www.icst.com/products/hiperclocks.html
5
REV 。 B 2004年10月11日