添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符I型号页 > 首字符I的型号第621页 > ICS525R-07LFT
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
描述
该ICS525-07 / 08是最灵活的方式,
产生从一个高品质的时钟输出
在低电源廉价晶振或时钟输入
电压。用户可以配置设备生产
从任何输入频率几乎任何输出频率
通过接地或浮动的选择引脚或通过驱动或
硬接线的选择引脚的高或低。也不
微控制器,软件,也不器件编程器是
需要设置的频率。采用锁相环
环(PLL )技术,该装置接收一个标准
基本模式,价廉的晶体以产生
输出时钟高达250 MHz 。它也可产生一
从一个给定的输入时钟高度精确的输出时钟,
保持它们的频率锁定。
对于带有串行接口类似的功能,使用
ICS307.
该产品是用于时钟生成。它具有低
输出抖动(变化在输出期间),但输入到
输出偏斜没有定义,也没有保证。
特点
封装为28引脚SSOP ( 150 mil主体)
可在Pb(铅)免费包装
用户通过将所有确定输出频率
内部DIVIDERS
不再需要定制振荡器
低电压操作
上拉的所有选择输入
27兆赫 - 5输入晶振频率
50兆赫 - 2个输入时钟频率
补偿环路带宽
增强低频运行( -08版)
低抖动
45/55高达200 MHz占空比
1.8 V的工作电压为2.5 V
理想的替代振荡器
可在商用和工业温度
范围
框图
2
PD
X1/ICLK
水晶
或时钟
输入
水晶
振荡器
X2
参考
分频器
比较器,
收费
泵,
环路滤波器
VCO
VCO
分频器
分频器
VDD
REF
VCO
产量
分频器
CLK
选购水晶
电容器
选购水晶
电容器
2
2
R
配置引脚
R
配置引脚
V配置引脚
V配置引脚
GND
GND
S组态销
S组态销
MDS 525-07 / 08一
集成电路系统公司
1
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
引脚分配( ICS525-07 )
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
引脚说明( ICS525-07 )
1, 2,
24-28
3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
名字
R5, R6,
R0-R4
S0, S1, S2
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚。
选择引脚输出分频器。请参阅第4页上的表。
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚。
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
PLL输出时钟。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
KEY:我( PU) =输入,带内部上拉电阻; X1 , X2 =水晶连接
MDS 525-07 / 08一
集成电路系统公司
2
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
引脚分配( ICS525-08 )
R5
S3
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
引脚说明( ICS525-08 )
1, 24-28
2, 3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
名字
R5, R0-R4
S0, S1, S2,
S3
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚。
选择引脚输出分频器。请参阅第4页上的表。
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚。
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
PLL输出时钟。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
MDS 525-07 / 08一
集成电路系统公司
3
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
输出频率和输出分频器表( ICS525-07 )
输出频率范围(MHz )
S2
S1
S0 CLK输出
针5针4针3
分频器
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
12
2
16
4
5
7
1
3
8.3
50
6.25
25
20
14.3
100
33.3
VDD = 2.5 V
最大
20.8
125
15.63
62.5
50
35.7
250
83.33
VDD = 1.8 V
8.3
50
6.25
25
20
14.3
100
33.3
最大
20.8
125
15.63
62.5
50
35.7
250
83.33
输出频率和输出分频器表( ICS525-08 )
输出频率范围(MHz )
S3
S2
S1
S0 CLK输出
引脚2引脚5引脚4引脚3
分频器
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
2
3
4
5
7
8
9
10
11
13
14
15
17
19
48
128
23.9
15.9
11.9
9.5
6.8
6.0
5.3
4.8
4.3
3.7
3.4
3.2
2.8
2.5
1.0
0.4
VDD = 2.5 V
最大
200
200
200
158.4
113.1
99.0
88.0
79.2
72.0
60.9
56.6
52.8
46.6
41.7
16.5
6.2
VDD = 1.8 V
23.9
15.9
11.9
9.5
6.8
6.0
5.3
4.8
4.3
3.7
3.4
3.2
2.8
2.5
1.0
0.4
最大
200
200
200
158.4
113.1
99.0
88.0
79.2
72.0
60.9
56.6
52.8
46.6
41.7
16.5
6.2
MDS 525-07 / 08一
集成电路系统公司
4
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
外部组件/水晶
选择
去耦电容
该ICS525-07 / 08需要两个0.01μF去耦
电容器被连接在VDD和GND之间,
一个在芯片的每一侧。该电容器必须是
连靠近器件,以减少铅
电感。
相位检测器必须被保持在其工作范围内
根据以下公式:
250kHz
& LT ;
f
IN
R
为最佳值
V,R 1 ,
OD
迭代地发现
通过应用上述公式。选择一个更小的
价值
R
将更好地抖动。一个计算器程序
可在ICS的网站的过程自动化。
在确定
V,R 1 ,
OD,
将它们转换为销
地址。
V8 ... 0 =二进制(V - 8 )
例如: V = 17 , V8 ... 0 = 000001001
对于ICS525-07 , R6 ... 0 =二进制(R - 2 )
例如:R为15 ,R 6 ... 0 = 0001101
对于ICS525-08 , R5 ... 0 - 二进制(R - 2 )
例如:R为15 ,R 5 ... 0 = 001101
S2,... 0或S3 ... 0根据该表上配置
第4页。
所有的配置引脚对片内上拉起来
电阻,所以引脚可以浮动,以产生一个“1” ,或
绑到地为“0” 。它们也可以被直接驱动
由逻辑信号。
晶体负载电容
的近似总片上电容的晶体
为16 pF的,所以并联谐振的基础模式
晶体的负载(相关)的电容值,这
应该被使用。对于一个指定的负载晶体
电容大于16 pF的,水晶电容器可
从各引脚X1和X2到的连接
接地所示的框图。的值(在
pF的这些晶体帽)应(CL -16 ) * 2,其中
CL是pF的晶体负载电容。这些外部
电容器时,才需要的应用场合的
精确的频率是重要的。对于一个时钟输入端,连接到
X1和X2请假未连接(无电容上
其一) 。
配置频率
该ICS525-07 / 08输出频率由下式确定
根据该方程其内部分隔:
f
OUT
=
V
*
f
IN
R
*
OD
输出终端
输出驱动器阻抗约为17
欧姆。使用一个33欧姆的串联端接电阻
每个输出,以匹配50欧姆的痕迹。
V
是反馈,并且可以是8 ,9,10 , 12 ... 519
(不是11 ) 。
对于ICS525-07 ,
R
是参考分频器和能
为2,3, 4 ... 129 。
对于ICS525-08 ,
R
可以是1,2,... 64 。
对于ICS525-07 ,
OD
可以是1, 2 ,3,4 ,5,7 ,12,或者16 。
对于ICS525-08 ,
OD
可以是2,3 ,4,5 ,7,8 ,9,10 ,11,
13 ,14,15 ,17,19 ,48,或128 。
压控振荡器必须保持在根据其操作范围
这个方程:
50MHz
& LT ;
V
*
f
IN
R
基准源
的初始精度和温度稳定性
输出频率由基准确定
频率源,晶体,或将输入时钟。该
锁相环将跟随输入频率,因此,如果在晶体是
在5 ppm的运行CLK频率也将+5
PPM 。一个低振幅正弦基准(如
1 V从TCXO的峰 - 峰值的信号)可用于由交流
它连接到X1引脚通过一个0.1 μF的电容。在X1
销是自偏压。
& LT ;
400MHz
MDS 525-07 / 08一
集成电路系统公司
5
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
描述
该ICS525-07 / 08是最灵活的方式,
产生从一个高品质的时钟输出
在低电源廉价晶振或时钟输入
电压。用户可以配置设备生产
从任何输入频率几乎任何输出频率
通过接地或浮动的选择引脚或通过驱动或
硬接线的选择引脚的高或低。也不
微控制器,软件,也不器件编程器是
需要设置的频率。采用锁相环
环(PLL )技术,该装置接收一个标准
基本模式,价廉的晶体以产生
输出时钟高达250 MHz 。它也可产生一
从一个给定的输入时钟高度精确的输出时钟,
保持它们的频率锁定。
对于带有串行接口类似的功能,使用
ICS307.
该产品是用于时钟生成。它具有低
输出抖动(变化在输出期间),但输入到
输出偏斜没有定义,也没有保证。
特点
封装为28引脚SSOP ( 150 mil主体)
可在Pb(铅)免费包装
用户通过将所有确定输出频率
内部DIVIDERS
不再需要定制振荡器
低电压操作
上拉的所有选择输入
27兆赫 - 5输入晶振频率
50兆赫 - 2个输入时钟频率
补偿环路带宽
增强低频运行( -08版)
低抖动
45/55高达200 MHz占空比
1.8 V的工作电压为2.5 V
理想的替代振荡器
可在商用和工业温度
范围
框图
2
PD
X1/ICLK
水晶
或时钟
输入
水晶
振荡器
X2
参考
分频器
比较器,
收费
泵,
环路滤波器
VCO
VCO
分频器
分频器
VDD
REF
VCO
产量
分频器
CLK
选购水晶
电容器
选购水晶
电容器
2
2
R
配置引脚
R
配置引脚
V配置引脚
V配置引脚
GND
GND
S组态销
S组态销
MDS 525-07 / 08一
集成电路系统公司
1
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
引脚分配( ICS525-07 )
R5
R6
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
引脚说明( ICS525-07 )
1, 2,
24-28
3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
名字
R5, R6,
R0-R4
S0, S1, S2
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚。
选择引脚输出分频器。请参阅第4页上的表。
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚。
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
PLL输出时钟。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
KEY:我( PU) =输入,带内部上拉电阻; X1 , X2 =水晶连接
MDS 525-07 / 08一
集成电路系统公司
2
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
引脚分配( ICS525-08 )
R5
S3
S0
S1
S2
VDD
X1/ICLK
X2
GND
V0
V1
V2
V3
V4
1
2
3
4
5
6
7
8
9
10
11
12
13
14
28
27
26
25
24
23
22
21
20
19
18
17
16
15
R4
R3
R2
R1
R0
VDD
REF
CLK
GND
PD
V8
V7
V6
V5
引脚说明( ICS525-08 )
1, 24-28
2, 3, 4, 5
6, 23
7
8
9, 20
10 - 18
19
21
22
名字
R5, R0-R4
S0, S1, S2,
S3
VDD
X1/ICLK
X2
GND
V0 - V8
PD
CLK
REF
TYPE
I(普)
I(普)
动力
X1
X2
动力
I(普)
输入
产量
产量
引脚说明
参考分频器字输入引脚。
选择引脚输出分频器。请参阅第4页上的表。
连接到VDD 。
水晶连接。连接到并联谐振基频晶体或输入时钟。
水晶连接。连接到晶体或悬空的时钟。
连接到地面。
VCO分频器字输入引脚。
掉电。低电平有效。关闭时,整个芯片的低。时钟输出停低。
PLL输出时钟。
参考输出。缓冲的晶体振荡器(或时钟)的输出。
MDS 525-07 / 08一
集成电路系统公司
3
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
输出频率和输出分频器表( ICS525-07 )
输出频率范围(MHz )
S2
S1
S0 CLK输出
针5针4针3
分频器
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
12
2
16
4
5
7
1
3
8.3
50
6.25
25
20
14.3
100
33.3
VDD = 2.5 V
最大
20.8
125
15.63
62.5
50
35.7
250
83.33
VDD = 1.8 V
8.3
50
6.25
25
20
14.3
100
33.3
最大
20.8
125
15.63
62.5
50
35.7
250
83.33
输出频率和输出分频器表( ICS525-08 )
输出频率范围(MHz )
S3
S2
S1
S0 CLK输出
引脚2引脚5引脚4引脚3
分频器
0
0
0
0
0
0
0
0
1
1
1
1
1
1
1
1
0
0
0
0
1
1
1
1
0
0
0
0
1
1
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
0
1
2
3
4
5
7
8
9
10
11
13
14
15
17
19
48
128
23.9
15.9
11.9
9.5
6.8
6.0
5.3
4.8
4.3
3.7
3.4
3.2
2.8
2.5
1.0
0.4
VDD = 2.5 V
最大
200
200
200
158.4
113.1
99.0
88.0
79.2
72.0
60.9
56.6
52.8
46.6
41.7
16.5
6.2
VDD = 1.8 V
23.9
15.9
11.9
9.5
6.8
6.0
5.3
4.8
4.3
3.7
3.4
3.2
2.8
2.5
1.0
0.4
最大
200
200
200
158.4
113.1
99.0
88.0
79.2
72.0
60.9
56.6
52.8
46.6
41.7
16.5
6.2
MDS 525-07 / 08一
集成电路系统公司
4
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
初步信息
ICS525-07/08
LVCMOS用户可配置的时钟
外部组件/水晶
选择
去耦电容
该ICS525-07 / 08需要两个0.01μF去耦
电容器被连接在VDD和GND之间,
一个在芯片的每一侧。该电容器必须是
连靠近器件,以减少铅
电感。
相位检测器必须被保持在其工作范围内
根据以下公式:
250kHz
& LT ;
f
IN
R
为最佳值
V,R 1 ,
OD
迭代地发现
通过应用上述公式。选择一个更小的
价值
R
将更好地抖动。一个计算器程序
可在ICS的网站的过程自动化。
在确定
V,R 1 ,
OD,
将它们转换为销
地址。
V8 ... 0 =二进制(V - 8 )
例如: V = 17 , V8 ... 0 = 000001001
对于ICS525-07 , R6 ... 0 =二进制(R - 2 )
例如:R为15 ,R 6 ... 0 = 0001101
对于ICS525-08 , R5 ... 0 - 二进制(R - 2 )
例如:R为15 ,R 5 ... 0 = 001101
S2,... 0或S3 ... 0根据该表上配置
第4页。
所有的配置引脚对片内上拉起来
电阻,所以引脚可以浮动,以产生一个“1” ,或
绑到地为“0” 。它们也可以被直接驱动
由逻辑信号。
晶体负载电容
的近似总片上电容的晶体
为16 pF的,所以并联谐振的基础模式
晶体的负载(相关)的电容值,这
应该被使用。对于一个指定的负载晶体
电容大于16 pF的,水晶电容器可
从各引脚X1和X2到的连接
接地所示的框图。的值(在
pF的这些晶体帽)应(CL -16 ) * 2,其中
CL是pF的晶体负载电容。这些外部
电容器时,才需要的应用场合的
精确的频率是重要的。对于一个时钟输入端,连接到
X1和X2请假未连接(无电容上
其一) 。
配置频率
该ICS525-07 / 08输出频率由下式确定
根据该方程其内部分隔:
f
OUT
=
V
*
f
IN
R
*
OD
输出终端
输出驱动器阻抗约为17
欧姆。使用一个33欧姆的串联端接电阻
每个输出,以匹配50欧姆的痕迹。
V
是反馈,并且可以是8 ,9,10 , 12 ... 519
(不是11 ) 。
对于ICS525-07 ,
R
是参考分频器和能
为2,3, 4 ... 129 。
对于ICS525-08 ,
R
可以是1,2,... 64 。
对于ICS525-07 ,
OD
可以是1, 2 ,3,4 ,5,7 ,12,或者16 。
对于ICS525-08 ,
OD
可以是2,3 ,4,5 ,7,8 ,9,10 ,11,
13 ,14,15 ,17,19 ,48,或128 。
压控振荡器必须保持在根据其操作范围
这个方程:
50MHz
& LT ;
V
*
f
IN
R
基准源
的初始精度和温度稳定性
输出频率由基准确定
频率源,晶体,或将输入时钟。该
锁相环将跟随输入频率,因此,如果在晶体是
在5 ppm的运行CLK频率也将+5
PPM 。一个低振幅正弦基准(如
1 V从TCXO的峰 - 峰值的信号)可用于由交流
它连接到X1引脚通过一个0.1 μF的电容。在X1
销是自偏压。
& LT ;
400MHz
MDS 525-07 / 08一
集成电路系统公司
5
525马街,圣何塞,加利福尼亚95126
修订版101105
电话:( 408 ) 297-1201
www.icst.com
查看更多ICS525R-07LFTPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ICS525R-07LFT
    -
    -
    -
    -
    终端采购配单精选

查询更多ICS525R-07LFT供应信息

深圳市碧威特网络技术有限公司
 复制成功!