ICS300/ICS301/ICS302
QTClock 快速打开时钟合成器
描述
该ICS300和ICS301 QTClocks 生成
高品质,高频率的时钟输出和一
从低频晶体或时钟基准
输入。它们被设计来取代晶体和
晶体振荡器中的大多数的电子系统。该
ICS302可以接受更高的频率的时钟输入
以产生高达200兆赫。该器件包含一个
一次性可编程( OTP)的只读存储器是
工厂PLL分频值编程
以输出一个宽的频率范围,从6到
200兆赫,让客户的要求提供不同的
频率被运1-3天。运用
锁相回路(PLL)的方法,所述装置
从标准的基本模式下运行,
廉价晶振或时钟。他们更小和
多于一个振荡器便宜得多。
特点
打包为8引脚SOIC
快速转频率编程允许
在一到三天样品
取代几乎所有的晶体或振荡器
ICS300产生高达100 MHz在3.3V ,
ICS301产生高达200 MHz在3.3V
ICS302接受高达125 MHz的时钟输入
易于级联与ICS5xx系列
27兆赫 - 输入晶体5的频率
125兆赫 - 输入时钟2的频率
低抖动 - 50 ps的1西格玛
兼容所有流行的CPU
职务的45/55周期
操作的电压3.0到5.5V
与25毫安驱动全CMOS电平输出
在TTL电平的能力
三态输出+ PLL掉电引脚
先进的低功耗CMOS工艺
框图
VDD GND
水晶
或时钟
输入
OTP
只读存储器
与PLL
分频器
值
X1/ICLK
PLL
时钟
合成
与控制
电路
产量
卜FF器
CLK
水晶
振荡器
X2
DIVIDE
逻辑与
产量
卜FF器
REF
PDTS (两路输出和PLL )
MDS 300QT ê
1
修订版111000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
ICS300/ICS301/ICS302
QTClock 快速打开时钟合成器
引脚分配
X1/ICLK
VDD
GND
REF
GND
VDD
GND
REF
8
1
2 ICS300 7
3 ICS301 6
4
5
1
2 ICS302
3
4
8
7
6
5
X2
PDTS
DC
CLK
ICLK
PDTS
DC
CLK
REF时钟选项
REF
参考
Reference/2
CLK/2
关闭
评论
缓冲振荡器输出
振荡器频率除以2
CLK频率除以二
输出停低。最低的抖动
引脚说明
编号编号名称
类型描述
300/1
302
1
8
X1/ICLK
I
水晶连接或时钟输入。仅在ICS302时钟。
2
2
VDD
P连接到+ 3.3V或+ 5V 。
3
1, 3
GND
P接地。
4
4
REF
缓冲晶体振荡器的输出时钟,或每REF时钟选项表中的变化。
5
5
CLK
时钟输出。固定6和200 MHz的出厂设定的频率。
6
6
DC
-
不要连接任何东西到这个引脚。
7
7
PDTS
I
断电的PLL ,并把两个输出成高阻抗状态,当低。
8
-
X2
输出晶体连接。悬空的时钟输入。
键: I =输入, O =输出, P =电源连接
设备CON组fi guration
规格齐全时, ICS300 /三百零二分之三百零一QTClock订购单伴随这一数据
表。订单表格列出了输入,REF和CLK的实际频率,以及任何其他可用的
选项。这种独特的结构赋予了两个字符的字母数字编程代码,这绝
被指定的参照样本时。
外部组件/晶体选择
该ICS300 /三百○二分之三百○一需要一个0.01μF去耦电容被连接VDD和GND之间。
它必须连接靠近ICS300 /三百〇二分之三百〇一以减少引线电感。无需外接电源
电源滤波需要这种设备。一个33Ω终端电阻,可以使用旁边的CLK和
REF引脚。芯片上的总电容约为16 pF的,所以并联谐振,基本模式
水晶应该被使用。对于一个指定的负载电容大于16 pF的,水晶的晶体电容
可从各销X1和X2到地面的连接。这些水晶瓶盖的值(单位为pF )
应该= (CL -16 ) * 2,其中CL为以pF为晶体的负载电容。这些外部电容器只
所需的应用程序,其确切的频率是重要的。对于一个时钟输入端,连接到X1 / ICLK和
假X2悬空(无论是无电容) 。
MDS 300QT ê
2
修订版111000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
ICS300/ICS301/ICS302
QTClock 快速打开时钟合成器
电气规格
参数
条件
最低
典型
绝对最大额定值(超出这些压力会永久损坏设备)
电源电压(VDD)
参考GND
输入
参考GND
-0.5
时钟输出
参考GND
-0.5
工作环境温度
0
焊接温度
10秒以内
储存温度
-65
直流特性( VDD = 5.0V ,除非另有说明)
工作电压(VDD)
3
输入高电压, VIH , ICLK只
ICLK (引脚1)
(VDD/2)+1
VDD/2
输入低电压, VIL , ICLK只
ICLK (引脚1)
VDD/2
输入高电压, VIH
PDTS
2
输入低电压, VIL
PDTS
输出高电压, VOH
IOH=-4mA
VDD-0.4
输出高电压, VOH
IOH=-25mA
2.4
输出低电压, VOL
IOL=25mA
IDD工作电源电流, 20 MHz晶振空载, 100MHz的
20
短路电流
CLK输出
±70
片内上拉电阻, PDTS
7针
270
输入电容, PDTS
7针
4
交流特性( VDD = 5.0V ,除非另有说明)
输入频率,晶振输入, ICS300和301
5
输入频率,时钟输入, ICS300和301
2
输入频率,时钟输入, ICS302
50
输出频率, ICS300
VDD = 4.5 5.5V
6
输出频率, ICS300
VDD = 3.0 3.6V
6
输出频率, ICS301和ICS302
VDD = 4.5 5.5V
6
输出频率, ICS301和ICS302
VDD = 3.0 3.6V
6
输出时钟上升时间
0.8 2.0V
1
输出时钟下降时间
2.0 0.8V
1
输出时钟占空比(注1 )
在编程水平
45
49至51
绝对时钟周期抖动
从平均偏差
±120
一个西格玛时钟周期抖动
50
上电时间, PDTS变为高电平,直到参阅。出参考的REF CLK
3
上电时间, PDTS变为高电平,直到CLK出来
8
最大
7
VDD+0.5
VDD+0.5
70
260
150
5.5
(VDD/2)-1
0.4
单位
V
V
V
°C
°C
°C
V
V
V
V
V
V
V
V
mA
mA
k
pF
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
兆赫
ns
ns
%
ps
ps
ms
ms
0.4
27
50
125
160
100
200
200
55
10
20
注1 :这是典型值。实际的最小和最大占空比限制显示在
ICS300 / 302分之301 QTClock订购表格对每个程序的版本。
MDS 300QT ê
3
修订版111000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com
ICS300/ICS301/ICS302
QTClock 快速打开时钟合成器
包装外形和包装尺寸
(
对于目前的尺寸规格,请参阅JEDEC发布第95号)
8引脚SOIC
E
销1
H
符号
A
A1
B
C
D
A1
e
B
C
高x 45
A
L
D
E
e
H
h
L
英寸
民
最大
0.0532 0.0688
0.0040 0.0098
0.0130 0.0200
0.075
0.098
0.1890 0.1968
0.1497 0.1574
.050 BSC
0.2284 0.2440
0.0099 0.0195
0.0160 0.0500
MILLIMETERS
民
最大
1.35
1.75
0.10
0.24
0.33
0.51
1.91
2.40
4.80
5.00
3.80
4.00
1.27 BSC
5.80
6.20
0.25
0.50
0.41
1.27
订购信息
零件/订单号
ICS300M-xx
ICS300MT-xx
ICS301M-xx
ICS301MT-xx
ICS302M-xx
ICS302MT-xx
记号
ICS300M
ICS300M
ICS301M
ICS301M
ICS302M
ICS302M
包
8引脚SOIC
磁带和卷轴8引脚SOIC
8引脚SOIC
磁带和卷轴8引脚SOIC
8引脚SOIC
磁带和卷轴8引脚SOIC
温度
0至70℃
0至70℃
0至70℃
0至70℃
0至70℃
0至70℃
xx表示由工厂分配2个字符的字母数字编程代码,这表明
输出频率CLK上和REF 。所有样品都带有一个ICS300 /三百零二分之三百零一的订单
描述设备的特性。
虽然这里介绍的信息已被检查准确性和可靠性,集成电路系统公司( ICS)不承担任何其使用或不承担任何责任
任何第三方专利或其他权利,这将导致其使用的侵权行为。没有任何其他电路,专利或许可。本产品适用于使用
在正常的商业应用。任何其他应用程序,如那些需要扩展级温度范围,高可靠性,或其他特殊环境要求
不是由ICS的建议没有额外的处理。 ICS保留更改任何电路或规格,恕不另行通知。 ICS不授权或担保任何
ICS的产品用于生命支持设备或关键医疗器械的使用。
QTClock是ICS的商标。
MDS 300QT ê
4
修订版111000
集成电路系统公司 525赛街圣何塞 CA 95126 ( 408 ) 295-9800tel www.icst.com