2006年9月
S6 4D 32 000H L- 5/6 ] - C
S6 4D 64 020H L- 5/6 ] - C
200引脚小外形双列直插式内存模块
SO -DIMM
DDR SDRAM
符合RoHS标准的产品
互联网数据表
修订版1.11
互联网数据表
HYS64D[32/64][000/020]HDL–[5/6]–C
小外形的DDR SDRAM模块
HYS64D32000HDL- [ 5/6 ] -C , HYS64D64020HDL- [ 5/6 ] -C
修订历史: 2006-09 ,牧师1.11
页面
所有
22
科目(自上次调整的重大变化)
改编网络版
更新
t
RFC
对于DDR400从70 ns至65 ns的
以前的版本:版本1.10 , 2005-12
以前的版本: 1.0版, 2005-04
我们倾听您的意见
你觉得本文件中的任何信息是错误的,不明确或缺少呢?
您的反馈将帮助我们不断改进本文档的质量。
请将您的建议(包括参照本文档) :
techdoc@qimonda.com
qag_techdoc_rev400 / 3.2质量保证小组/ 2006-08-01
03292006-428D-USV0
2
互联网数据表
HYS64D[32/64][000/020]HDL–[5/6]–C
小外形的DDR SDRAM模块
1
概观
本章提供了200引脚小外形双列直插式内存模块产品系列的概述,并介绍了其
主要特性。
1.1
特点
非奇偶校验200引脚小外形双列直插式内存模块
一个等级32M
×64
两行列64M
×64
组织
标准双数据速率同步DRAM ( )
单+ 2.5V ( ± 0.2 V)的DDR400电源和2.6 V( ± 0.1 V)
建成组织为512兆比特s
×16
在P- TSOPII - 66封装
可编程CAS延迟,突发长度和换行序列(序列&交错)
自动刷新( CBR)和自刷新
所有输入和输出SSTL_2兼容
串行存在检测为E
2
舞会
标准尺寸: 67.60毫米
×
31.75 mm
×
3.80 mm
标准参考设计原卡A和C
镀金触点
符合RoHS标准的产品
1)
表1
性能
产品型号代码的运行速度
速度等级
马克斯。时钟
频率
部件
模块
@CL3
@CL2.5
@CL2
f
CK3
f
CK2.5
f
CK2
–5
DDR400B
PC3200–3033
200
166
133
–6
DDR333B
PC2700–2533
166
166
133
–7
DDR266A
PC2100–2033
–
143
133
单位
—
—
兆赫
兆赫
兆赫
1 )符合RoHS产品:使用某些有害物质指令(RoHS )的电气和电子设备中限制的定义
在指令2002/95 /由27理事会,欧洲议会和2003年1月发行的这些物质包括汞EC ,
铅,镉,六价铬,多溴联苯和多溴联苯醚。
牧师1.11 , 2006-09
03292006-428D-USV0
3
互联网数据表
HYS64D[32/64][000/020]HDL–[5/6]–C
小外形的DDR SDRAM模块
1.2
描述
电容器被安装在PC板上。该特性的DIMM
串行存在检测基于串行é
2
PROM设备
使用2针I
2
C协议。前128个字节是
使用配置数据和所述第二设定
128字节是提供给客户。
该HYS64D32000HDL- [ 5/6 ] -C和HYS64D64020HDL-
[ 5/6 ] -C是行业标准的200引脚小外形
组织为双列直插式内存模块( SO- DIMM)的
64M
×64.
存储器阵列的设计与双数据
率同步DRAM ( ) 。各种去耦合
表2
无铅(符合RoHS的产品)订购信息
产品类型
1)
PC3200 ( CL = 3.0 )
HYS64D32000HDL–5–C
HYS64D64020HDL–5–C
PC2700 (CL = 2.5)
HYS64D32000HDL–6–C
HYS64D64020HDL–6–C
PC2700S–2533–1–C0
PC2700S-2533–1–A0
一个等级256MB SO -DIMM
两个职512MB SO- DIMM
512兆位( × 16 )
512兆位( × 16 )
PC3200S-3033–1–C0
PC3200S-3033–1–A0
一个等级256MB SO -DIMM
两个职512MB SO- DIMM
512兆位( × 16 )
512兆位( × 16 )
合规守则
2)
描述
SDRAM技术
1 )所有的产品类型与结束的地方代码指定的硅芯片版本。可应要求提供参考信息。例如:
HYS64D64020GDL -5 -B中,指示Rev.B的模具被用于SDRAM的组件。
2)符合代码打印在所述模块的标签和描述了速度的排序(例如,“ PC3200 ” ),则等待时间(例如
“ 30330 ”是指3.0时钟, 3个时钟行 - 列延迟( RCD)延迟和行预充电延迟3个时钟) , JEDEC CAS延迟
SPD代码定义的版本1,原始卡用于该模块。
牧师1.11 , 2006-09
03292006-428D-USV0
4
互联网数据表
HYS64D[32/64][000/020]HDL–[5/6]–C
小外形的DDR SDRAM模块
2
引脚配置
在解释
表4
和
表5
分别。引脚
编号是在描绘
图1 。
在无缓冲型小外形DDR的引脚配置
SDRAM DIMM在列出的功能
表3
(200引脚)。该
列引脚和缓冲器类型使用的缩写
表3
SO- DIMM的引脚配置
针#
时钟信号
35
160
89
37
158
91
96
95
CK0
CK1
CK2
NC
CK0
CK1
CK2
NC
CKE0
CKE1
NC
控制信号的
121
122
S0
S1
NC
118
120
119
117
116
RAS
CAS
WE
BA0
BA1
I
I
NC
I
I
I
I
I
SSTL
SSTL
–
SSTL
SSTL
SSTL
SSTL
SSTL
片选等级0
片选等级1
注: 2 -行列模块
注: 1级模块
行地址选通
列地址选通
写使能
银行地址总线1 : 0
I
I
I
NC
I
I
I
NC
I
I
NC
SSTL
SSTL
SSTL
–
SSTL
SSTL
SSTL
–
SSTL
SSTL
–
时钟使能等级0
时钟使能等级1
注: 2 -行列模块
注: 1级模块
补钟
补钟
补钟
时钟信号
时钟信号
时钟信号
名字
针
TYPE
卜FF器
TYPE
功能
地址信号
牧师1.11 , 2006-09
03292006-428D-USV0
5