HY5PS1G431(L)F
HY5PS1G831(L)F
1GB DDR2 SDRAM
HY5PS1G431(L)F
HY5PS1G831(L)F
这份文件是一个普通的产品说明,如有变更,恕不另行通知。海力士半导体公司不承担任何
负责使用说明电路。没有专利许可。
修订版1.2 / 2006年12月
1
1HY5PS1G431(L)F
1HY5PS1G831(L)F
修订历史
启示录
0.1
0.2
初步
的引脚说明& tRFC规范纠正错别字。 ,
加入IDD规范。
编辑清理,转移功能描述,命令真值表页和
对工作条件的部分内容,以<Device操作&时机diagram>
更新IDD规格。
1.1
1.2
纠正错字,并在ODT DC规格中删除不正确的音符。
更正引脚编号
历史
草案日期
Feb.2004
Apr.2004
2004年7月
2005年2月
2006年7月
2006年12月
1.0
修订版1.2 / 2006年12月
2
1HY5PS1G431(L)F
1HY5PS1G831(L)F
目录
1.描述
1.1设备特点及订购信息
1.1.1主要室内配备
1.1.2订购信息
1.1.3订货频率
1.2引脚配置
1.3引脚说明
2.最大额定直流电压
2.1绝对最大额定直流电压
2.2工作温度条件
3.交流&直流工作条件
3.1 DC工作条件
5.1.1建议的直流工作条件( SSTL_1.8 )
5.1.2 ODT DC电气特性
3.2直流&交流逻辑输入电平
3.2.1 DC输入逻辑电平
3.2.2 AC输入逻辑电平
3.2.3 AC输入测试条件
3.2.4差分输入AC逻辑电平
3.2.5差分交流输出参数
3.3输出缓冲水平
3.3.1输出AC测试条件
3.3.2输出直流电流驱动
3.3.3 OCD默认chracteristics
3.4 IDD规格&测量条件
3.5输入/输出电容
4. AC时序规范
5.包装尺寸
修订版1.2 / 2006年12月
3
1HY5PS1G431(L)F
1HY5PS1G831(L)F
1.描述
1.1设备特点&订购信息
1.1.1主要特点
VDD=1.8V
VDDQ = 1.8V +/- 0.1V
所有输入和输出与SSTL_18接口兼容
全差分时钟输入( CK , / CK )操作
双倍数据速率接口
对准双向数据选通源同步数据交易( DQS , DQS )
差分数据选通( DQS , DQS )
在DQS数据输出, DQS边读时(微升DQ )
在DQS中心的数据输入时写(居中DQ )
片上DLL对齐DQ , DQS和DQS与CK过渡转型
DM掩模写入数据中的数据选通脉冲的上升沿和下降沿
所有的地址和控制输入,除了数据,数据选通信号,并锁定在数据的上升口罩
在时钟的边缘
支持的可编程的CAS等待时间3 ,图4,图5和6
可编程添加剂延迟0,1, 2 ,3,4和5的支持
可编程的突发长度4/8既四位顺序和交错模式
内置8组操作与单脉冲RAS
自动刷新和自刷新支持
tRAS的锁定支持
8K刷新周期/ 64ms的
JEDEC标准68ball FBGA ( X4 / X8 )
通过EMRS控制的充满力量的驱动程序选项
片上终端支持
片外驱动器阻抗调整的支持
读数据选通suupported ( X8只)
自刷新高温入口
订购信息
产品型号
HY5PS1G431(L)F-X*
HY5PS1G831(L)F-X*
配置包
256Mx4
128Mx8
68Ball
工作频率
GRADE
-E3
-E4
-C4
-C5
TCK ( NS )
5
5
3.75
3.75
3
3
CL
3
4
4
5
5
6
tRCD的
3
4
4
5
5
6
激进党
3
4
4
5
5
6
单位
CLK
CLK
CLK
CLK
CLK
CLK
注意:
-X *是速度仓,是指操作
完整型号频率表
-Y5
-Y6
修订版1.2 / 2006年12月
4