HD-6409
引脚说明
针
数
1
TYPE
I
符号
BZL
名字
双极性零输入
描述
连用2脚,双极性输入一个( BOL ) ,输入曼彻斯特II编码
数据到解码器, BZI和BOL是逻辑互补的。当使用引脚3 ,单极
数据输入( UDI )进行数据输入, BZI必须保持高。
配合使用引脚1 ,双极性零输入( BZI ) ,输入曼彻斯特II编码
数据到解码器, BOI和BZI是逻辑互补的。当使用引脚3 ,单极
数据输入( UDI )进行数据输入,波尔必须保持低电平。
备用到双极性输入( BZL , BOL) ,单极性数据输入( UDL )用于输入
曼彻斯特II编码数据的解码器。当使用引脚1 ( BZL )和引脚2 ( BOL )
数据输入, UDI必须保持低电平。
2
I
BOL
双极性输入一个
3
I
UDI
单极性输入数据
4
I / O
SD / CDS
串行数据/命令在转换器模式中, SD / CDS是用于接收串行NRZ数据的输入。 NRZ数据
数据同步
同步地接纳于编码器时钟输出( ECLK )的下降沿。在
中继器模式,SD / CDS的是一个输出,指示最后一个有效同步模式的状态
收到。高表示命令同步和低表示数据同步模式。
串行数据输出
串行复位
解码的串行NRZ数据被发送出去,同时和解码器时钟
( DCLK ) 。 SDO被拉低时, RST为低。
在转换模式, SRST如下RST 。在中继器模式下,当RST变为低电平时,
SRST变为低电平,并保持低电平后, RST变为高电平。 SRST变高,只有当RST
为高,复位位为0,并且在接收到有效的同步序列。
低的NVM表示解码器接收到无效的曼彻斯特数据和
串行数据输出(SDO )目前的数据是无效的。高表明同步脉冲和
数据是有效的和SDO是有效的。 NVM设置低通过RST低,之后仍然很低
RST变为高电平,直到有效的同步脉冲之后收到两个有效的曼彻斯特位。
该解码器的时钟是1X时钟从BZL和BOL ,或UDI同步地恢复
输出接收到的NRZ数据( SDO ) 。
在转换模式下,低RST强制SDO , DCLK , NVM和SRST低。高上
RST使SDO和DCLK和力量SRST高。 NVM仍然很低RST后去
高到有效同步脉冲后面是两个曼彻斯特位被接收,然后将其
变高。在中继器模式下, RST对SDO , DCLK和NVM一样的效果
在转换器模式。当RST变为低电平, SRST变为低电平并保持RST后低
变高。 SRST变为高电平,只有当RST为高电平时,复位位是零和一个有效
同步序列被接收。
地
时钟输入我的缓冲输出
X
。可以用作时钟信号,用于其它的外围设备。
I
X
可输入外部时钟或,如果内部振荡方式,我
X
和O-
X
用于
对于晶体的连接。
如果内部振荡器时,哦
X
我
X
用于晶体的连接。
MS必须在保持低电平,在转换器模式的操作,和高操作
中继模式。
在转换模式,高禁用编码器,强制输出BOO , BZO高
ECLK低。高到CTS的低转换启动的命令同步脉冲的传输。
在CTS低使BOO , BZO和ECLK 。在中继器模式下, CTS的功能
是相同的,所不同的是CTS的一个过渡做的转换器模式的
不启动同步序列。
在转换器模式中, ECLK是用于接收串行NRZ数据的1X时钟输出
SD / CDS 。在中继器模式下, ECLK是一个2X时钟是从BZL和BOL恢复
由数字相位数据锁相环。
对SS逻辑高电平设置数据速率1/32倍的时钟频率,而低套
的数据传输速率的1/16倍的时钟频率。
BZO和它的逻辑补BOO是编码器的曼彻斯特数据输出。
非活动状态,这些输出是在高状态。
见引脚18 。
V
CC
是+ 5V电源引脚。一个0.1μF从V去耦电容
CC
(引脚20 )到GND
(引脚10 )的建议。
5
6
O
O
SDO
SRST
7
O
NVM
Nonvalid曼彻斯特
8
9
O
I
DCLK
RST
解码器时钟
RESET
10
11
12
13
14
15
I
O
I
O
I
I
GND
C
O
I
X
O
X
MS
CTS
地
时钟输出
时钟输入
时钟驱动器
模式选择
清除发送
16
O
ECLK
编码器时钟
17
18
19
20
注意:
I
O
O
I
(I)的输入
SS
BZO
BOO
V
CC
(O )输出
速度选择
双极性零输出
双极ONE OUT
V
CC
3
FN2951.3
二〇〇八年十月一十五日