添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符F型号页 > 首字符F的型号第21页 > FPD87310
FPD87310通用接口XGA面板时序控制器, RSDS
(低摆幅
差分信号)和FPD -Link的
初步
2000年5月
FPD87310
通用接口XGA面板时序控制器
RSDS
(低摆幅差分信号)和
FPD -Link的
概述
该FPD87310面板时序控制器是一款集成
FPD -Link的+ RSDS + TFT -LCD时序控制器。它驻留
在平板显示器,并提供了接口信号
图形或视频转换的路径和时间控制
控制器以及一个TFT- LCD系统。 FPD -Link的,低功耗,低
EMI(电磁干扰)接口用于BE-
Tween会在此控制器和主机系统。
一个RSDS (低摆幅差分信号)列
驱动器接口用于所述时序控制和间
列驱动器。
可编程,通用输出提供行和
列驱动器的控制。该FPD87310通过配置
金属掩模初始化值或可选的外部串行
EEPROM 。在EEPROM中预留的空间可用于
显示识别信息。该系统可以访问
EEPROM中读取显示识别数据或程序
所使用的FPD87310初始化值。
这种单9位+ CLK差分总线传送18位
使用VESA 60时的色彩数据, XGA面板在130 Mb / s的
赫兹标准时序。
特点
n
RSDS (低摆幅差分信号)列
驱动总线低功耗和降低EMI
n
驱动器在130 Mb / s的有65 RSDS列驱动器
MHz时钟
n
6位或8位LVDS视频系统接口( FPD -Link的)
n
10通用输出的行/列驱动器
n
可选EEPROM编程允许微调的
开发和生产环境
n
可选的双初始值设置为共享零部件
不同型号的面板模块
n
驾驶能力XGA / SVGA TFT -LCD系统
n
狭窄的9位+ CLK差分列驱动器总线
最小宽度源的PCB
n
CMOS电路的工作电压为3.3V
n
支持图形控制器,带有扩频
接口featurefor降低EMI
系统框图
DS101077-1
三州
是美国国家半导体公司的注册商标。
2000美国国家半导体公司
DS101077
www.national.com
FPD87310
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
DD
)
直流输入电压(V
IN
)
直流输出电压(V
OUT
)
存储温度范围
(T
英镑
)
引线温度(T
L
)
(焊接10秒)
4V
-0.3V至4.0V
-0.3V到V
DD
+0.3V
-65 ° C至+ 150°C
260C
ESD额定值:
HBM
MM
≥2kV
≥200V
工作条件
电源电压(V
DD
)
工作温度范围(T
A
)
工作频率(F
CLK
)
3.0
0
最大单位
3.6
V
70
C
67
兆赫
电气特性
DC电气特性
V
DD
= 3.3V
±
0.3V, V
SS
= 0.0V (除非另有规定)。
符号
V
OH
V
OL
V
IH
V
IL
I
IN
I
DD
参数
最小高电平输出
电压
最大低电平输出
电压
最低高电平输入电压
最大低电平输入电压
输入电流
电源电流
V
IN
= V
SS
到V
DD
f
CLK
= 65兆赫,R
PI
= 13kΩ ,见
图1
10
条件
V
DD
= 3.3V ,我
OH
= 8毫安
V
DD
= 3.3V ,我
OL
= 8毫安
2.0
0.8
10
140
2.2
0.8
典型值
最大
单位
V
V
V
V
A
mA
FPD -Link的( LVDS )接收器输入
( RXCLK +/- RXIN [ y]的+/- ; y = 0处,1,2 ,3)
符号
V
IHLVDS
V
ILLVDS
V
CMLVDS
I
IN
参数
LVDS输入高电平门槛
电压
LVDS输入低电平阈值
电压
LVDS输入共模
电压范围
LVDS输入电流
条件
V
CMLVDS
= + 1.2V (注2 )
V
CMLVDS
= + 1.2V (注2 )
V
DIFFLVDS
=
±
100毫伏(注2 )
V
IN
= +2.4V, V
CC
= 3.6V
V
IN
= 0V, V
CC
= 3.6V
RSDS发送器的输出
( RSCKP / N RSx的[ y]的P / N ; X为R,G ,B y = 0处,1,2 )
符号
V
OHRSDS
V
OLRSDS
V
CMRSDS
参数
RSDS高差分输出
电压
RSDS低差分输出
电压
RSDS共模输出
电压
条件
V
CMRSDS
= +1.3V
±
5% (注3)
V
CMRSDS
= +1.3V
±
5% (注3)
V
DIFFRSDS
=
±
200毫伏(注3)
+150
典型值
+200
200
1.3
150
最大
单位
mV
mV
V
100
1.25
典型值
最大
+100
单位
mV
mV
V
±
10
±
10
A
A
注1 :
“绝对最大额定值”是那些价值超过该设备的安全性不能得到保证。它们不意味着暗示该设备
应该在这些限制条件下运行。的“电气特性”表中指定的设备运行状况。
注2 :
V
CMLVDS
= (V
RXCLK +
+ V
RXCLK ↑
)/ 2或V
CMLVDS
= (V
RXIN [Y] +
+ V
RXIN [Y ] -
)/2; y = 0, 1, 2, 3.
V
DIFFLVDS
= V
RXCLK +
V
RXCLK ↑
或V
DIFFLVDS
= V
RXIN [Y] +
V
RXIN [Y] - ; y = 0处, 1 ,2,3
注3 :
V
CMRSDS
= (V
RSCKP
+ V
RSCKN )
/ 2或V
CMRSDS
= (V
RSx的[Y] P
+ V
RSx的[Y ] n的
)/ 2 ; X = R, G,B的y = 0的,1个,2个
V
DIFFRSDS
= V
RSCKP
V
RSCKn
或V
DIFFRSDS
= V
RSx的[Y] P
V
RSx的[Y ] n的
; X = R, G,B的y = 0的,1个,2个
终止反抗者的正,负输出之间的差分线路为100Ω 。
销“PI”是由13.0 kΩ的连接到地。此参数为设计保证。
www.national.com
2
FPD87310
AC电气特性
FPD -Link的输入时序
V
DD
= 3.3V
±
0.3V, V
SS
= 0.0V (除非另有规定)。
符号
RPLLS
RSKM
参数
FPD -Link的接收器锁相
循环唤醒时间
RXIN偏移容限(注4 )
V
DD
= 3.3V ,T
A
= 25C
400
条件
典型值
最大
10
单位
ms
ps
注4 :
接收机偏移容限被定义为在接收器输入端的有效数据采样区域。
该保证金考虑到发射机的输出偏移( TCCS )和建立时间和保持时间(内部数据的采样窗口) ,允许FPD -Link的LVDS电缆歪斜
依赖型/电缆的长度和时钟源( FPD -Link的发射TXCLK IN)的抖动。
RSKM
电缆歪斜(类型,长度) +时钟源抖动(周期循环) 。指定RSKM最低假设200PS的TPPOSmax限制( 65MHz的) 。此参数
为设计保证。
DS101077-6
图1. FPD87310输入I
DD
测试模式
DS101077-7
SW
TCCS
RSKM
建立和保持时间(内部数据采样窗口)
发射机输出偏斜
电缆歪斜(类型,长度) +时钟源抖动(周期循环)
图2. FPD87310 ( FPD -Link的接收器)输入偏移容限
电缆斜通常为10 ps的 - 每英尺40 ps的。
3
www.national.com
FPD87310
AC电气特性
(续)
DS101077-34
图3. RSDS波形 - 单端和差分
DS101077-8
图4. FPD87310 ( FPD -Link的接收器)输入数据映射
注释:R / G / B的[7]是最高有效位和R / G / B [0]是个LSB 。这
映射是仅专用于该设备。变送器必须
能够支持这种映射为互操作性。
DS101077-9
图5. FPD87310 ( FPD -Link的接收器)
锁相环唤醒时间
www.national.com
4
FPD87310
AC电气特性
(续)
DS101077-33
图6. FPD87310电顺序
5
www.national.com
FPD87310通用接口XGA面板时序控制器, RSDS
(低摆幅
差分信号)和FPD -Link的
初步
2000年5月
FPD87310
通用接口XGA面板时序控制器
RSDS
(低摆幅差分信号)和
FPD -Link的
概述
该FPD87310面板时序控制器是一款集成
FPD -Link的+ RSDS + TFT -LCD时序控制器。它驻留
在平板显示器,并提供了接口信号
图形或视频转换的路径和时间控制
控制器以及一个TFT- LCD系统。 FPD -Link的,低功耗,低
EMI(电磁干扰)接口用于BE-
Tween会在此控制器和主机系统。
一个RSDS (低摆幅差分信号)列
驱动器接口用于所述时序控制和间
列驱动器。
可编程,通用输出提供行和
列驱动器的控制。该FPD87310通过配置
金属掩模初始化值或可选的外部串行
EEPROM 。在EEPROM中预留的空间可用于
显示识别信息。该系统可以访问
EEPROM中读取显示识别数据或程序
所使用的FPD87310初始化值。
这种单9位+ CLK差分总线传送18位
使用VESA 60时的色彩数据, XGA面板在130 Mb / s的
赫兹标准时序。
特点
n
RSDS (低摆幅差分信号)列
驱动总线低功耗和降低EMI
n
驱动器在130 Mb / s的有65 RSDS列驱动器
MHz时钟
n
6位或8位LVDS视频系统接口( FPD -Link的)
n
10通用输出的行/列驱动器
n
可选EEPROM编程允许微调的
开发和生产环境
n
可选的双初始值设置为共享零部件
不同型号的面板模块
n
驾驶能力XGA / SVGA TFT -LCD系统
n
狭窄的9位+ CLK差分列驱动器总线
最小宽度源的PCB
n
CMOS电路的工作电压为3.3V
n
支持图形控制器,带有扩频
接口featurefor降低EMI
系统框图
DS101077-1
三州
是美国国家半导体公司的注册商标。
2000美国国家半导体公司
DS101077
www.national.com
FPD87310
绝对最大额定值
(注1 )
如果是用于军事/航空航天特定网络版设备是必需的,
请向美国国家半导体销售办事处/
经销商咨询具体可用性和规格。
电源电压(V
DD
)
直流输入电压(V
IN
)
直流输出电压(V
OUT
)
存储温度范围
(T
英镑
)
引线温度(T
L
)
(焊接10秒)
4V
-0.3V至4.0V
-0.3V到V
DD
+0.3V
-65 ° C至+ 150°C
260C
ESD额定值:
HBM
MM
≥2kV
≥200V
工作条件
电源电压(V
DD
)
工作温度范围(T
A
)
工作频率(F
CLK
)
3.0
0
最大单位
3.6
V
70
C
67
兆赫
电气特性
DC电气特性
V
DD
= 3.3V
±
0.3V, V
SS
= 0.0V (除非另有规定)。
符号
V
OH
V
OL
V
IH
V
IL
I
IN
I
DD
参数
最小高电平输出
电压
最大低电平输出
电压
最低高电平输入电压
最大低电平输入电压
输入电流
电源电流
V
IN
= V
SS
到V
DD
f
CLK
= 65兆赫,R
PI
= 13kΩ ,见
图1
10
条件
V
DD
= 3.3V ,我
OH
= 8毫安
V
DD
= 3.3V ,我
OL
= 8毫安
2.0
0.8
10
140
2.2
0.8
典型值
最大
单位
V
V
V
V
A
mA
FPD -Link的( LVDS )接收器输入
( RXCLK +/- RXIN [ y]的+/- ; y = 0处,1,2 ,3)
符号
V
IHLVDS
V
ILLVDS
V
CMLVDS
I
IN
参数
LVDS输入高电平门槛
电压
LVDS输入低电平阈值
电压
LVDS输入共模
电压范围
LVDS输入电流
条件
V
CMLVDS
= + 1.2V (注2 )
V
CMLVDS
= + 1.2V (注2 )
V
DIFFLVDS
=
±
100毫伏(注2 )
V
IN
= +2.4V, V
CC
= 3.6V
V
IN
= 0V, V
CC
= 3.6V
RSDS发送器的输出
( RSCKP / N RSx的[ y]的P / N ; X为R,G ,B y = 0处,1,2 )
符号
V
OHRSDS
V
OLRSDS
V
CMRSDS
参数
RSDS高差分输出
电压
RSDS低差分输出
电压
RSDS共模输出
电压
条件
V
CMRSDS
= +1.3V
±
5% (注3)
V
CMRSDS
= +1.3V
±
5% (注3)
V
DIFFRSDS
=
±
200毫伏(注3)
+150
典型值
+200
200
1.3
150
最大
单位
mV
mV
V
100
1.25
典型值
最大
+100
单位
mV
mV
V
±
10
±
10
A
A
注1 :
“绝对最大额定值”是那些价值超过该设备的安全性不能得到保证。它们不意味着暗示该设备
应该在这些限制条件下运行。的“电气特性”表中指定的设备运行状况。
注2 :
V
CMLVDS
= (V
RXCLK +
+ V
RXCLK ↑
)/ 2或V
CMLVDS
= (V
RXIN [Y] +
+ V
RXIN [Y ] -
)/2; y = 0, 1, 2, 3.
V
DIFFLVDS
= V
RXCLK +
V
RXCLK ↑
或V
DIFFLVDS
= V
RXIN [Y] +
V
RXIN [Y] - ; y = 0处, 1 ,2,3
注3 :
V
CMRSDS
= (V
RSCKP
+ V
RSCKN )
/ 2或V
CMRSDS
= (V
RSx的[Y] P
+ V
RSx的[Y ] n的
)/ 2 ; X = R, G,B的y = 0的,1个,2个
V
DIFFRSDS
= V
RSCKP
V
RSCKn
或V
DIFFRSDS
= V
RSx的[Y] P
V
RSx的[Y ] n的
; X = R, G,B的y = 0的,1个,2个
终止反抗者的正,负输出之间的差分线路为100Ω 。
销“PI”是由13.0 kΩ的连接到地。此参数为设计保证。
www.national.com
2
FPD87310
AC电气特性
FPD -Link的输入时序
V
DD
= 3.3V
±
0.3V, V
SS
= 0.0V (除非另有规定)。
符号
RPLLS
RSKM
参数
FPD -Link的接收器锁相
循环唤醒时间
RXIN偏移容限(注4 )
V
DD
= 3.3V ,T
A
= 25C
400
条件
典型值
最大
10
单位
ms
ps
注4 :
接收机偏移容限被定义为在接收器输入端的有效数据采样区域。
该保证金考虑到发射机的输出偏移( TCCS )和建立时间和保持时间(内部数据的采样窗口) ,允许FPD -Link的LVDS电缆歪斜
依赖型/电缆的长度和时钟源( FPD -Link的发射TXCLK IN)的抖动。
RSKM
电缆歪斜(类型,长度) +时钟源抖动(周期循环) 。指定RSKM最低假设200PS的TPPOSmax限制( 65MHz的) 。此参数
为设计保证。
DS101077-6
图1. FPD87310输入I
DD
测试模式
DS101077-7
SW
TCCS
RSKM
建立和保持时间(内部数据采样窗口)
发射机输出偏斜
电缆歪斜(类型,长度) +时钟源抖动(周期循环)
图2. FPD87310 ( FPD -Link的接收器)输入偏移容限
电缆斜通常为10 ps的 - 每英尺40 ps的。
3
www.national.com
FPD87310
AC电气特性
(续)
DS101077-34
图3. RSDS波形 - 单端和差分
DS101077-8
图4. FPD87310 ( FPD -Link的接收器)输入数据映射
注释:R / G / B的[7]是最高有效位和R / G / B [0]是个LSB 。这
映射是仅专用于该设备。变送器必须
能够支持这种映射为互操作性。
DS101077-9
图5. FPD87310 ( FPD -Link的接收器)
锁相环唤醒时间
www.national.com
4
FPD87310
AC电气特性
(续)
DS101077-33
图6. FPD87310电顺序
5
www.national.com
查看更多FPD87310PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    FPD87310
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
FPD87310
√ 欧美㊣品
▲10/11+
9445
贴◆插
【dz37.com】实时报价有图&PDF
查询更多FPD87310供应信息

深圳市碧威特网络技术有限公司
 复制成功!