FLEX 8000
可编程逻辑
器件系列
数据表
1998年9月版。 9.11
功能...
s
s
s
s
s
低成本,高密度,登记丰富的CMOS可编程逻辑
器件(PLD)家族(见
表1)
–
2500至16000可用门
–
282到1500的寄存器
系统级特性
- 在电路可重配置( ICR ),通过外部配置
EPROM或智能控制器
- 完全符合外围部件互连
( PCI)的标准
- 内置联合-测试行动组( JTAG )边界扫描测试( BST )
电路符合IEEE标准。 1149.1-1990对选定的设备
- 多电压
I / O接口,使设备的核心以5.0 V运行,
而I / O引脚与5.0 -V和3.3 V逻辑电平兼容
- 低功耗(典型值规格小于0.5毫安
在待机模式下)
灵活的互连
- FastTrack网络
连续互连路由结构,可快速,
可预测的互连延迟
- 专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
- 专用级联链,实现高速,高扇入
逻辑功能(自动使用的软件工具和
宏功能)
- 三态仿真,实现内部三态网
强大的I / O引脚
- 可编程的输出压摆率控制降低开关噪声
外设寄存器进行快速设置和时钟到输出延迟
表1. FLEX 8000器件特性
特征
可用门
触发器
逻辑阵列模块(LAB )
逻辑单元(LE )
最大用户I / O引脚
JTAG BST电路
Altera公司。
A-DS-F8000-09.11
EPF8282A
EPF8452A
EPF8282AV
2,500
282
26
208
78
是的
4,000
452
42
336
120
No
EPF8636A
6,000
636
63
504
136
是的
EPF8820A
8,000
820
84
672
152
是的
EPF81188A EPF81500A
12,000
1,188
126
1,008
184
No
16,000
1,500
162
1,296
208
是的
1
FLEX 8000可编程逻辑器件系列数据手册
...详细信息
特点
s
s
s
s
制作采用先进的工艺SRAM
可提供多种封装形式为84至304引脚(见
表2)
软件设计支持和提供的自动布局布线
Altera公司
MAX + PLUS
二为486开发系统和
基于奔腾处理器的个人电脑,以及Sun SPARC工作站, HP 9000系列700/800 ,
和IBM RISC系统/ 6000工作站
通过EDIF提供了额外的设计输入和仿真支持
2 0 0 3 0 0网表文件,参数化模块库( LPM )
Verilog HDL语言,VHDL和其他接口,从流行的EDA工具
制造商如Cadence公司,示例逻辑, Mentor Graphics公司,
的OrCAD , Synopsys公司, Synplicity公司和VeriBest
表2. 8000 FLEX封装选项& I / O引脚数
设备
84-Pin
PLCC
68
68
68
112
注(1)
192-
针
PGA
208-
针
PQFP
225-
针
BGA
232-
针
PGA
240-
针
PQFP
280-
针
PGA
304-
针
RQFP
100-
针
TQFP
78
78
68
144-
针
TQFP
160-
针
PQFP
160-
针
PGA
EPF8282A
EPF8282AV
EPF8452A
EPF8636A
EPF8820A
EPF81188A
EPF81500A
注意:
(1)
120
118
120
120
136
152
136
152
148
152
184
184
181
208
208
FLEX 8000器件封装类型包括塑料J形引脚芯片载体( PLCC ) ,薄型四方扁平封装( TQFP ) ,塑料四方
扁平封装(PQFP ),功率四方扁平封装( RQFP ) ,球栅阵列(BGA) ,和针栅阵列(PGA )封装。
一般
描述
Altera的灵活逻辑单元矩阵( FLEX
)系列结合了
两者可擦除可编程逻辑设备( EPLD中)和现场的好处
可编程门阵列(FPGA) 。该FLEX 8000器件系列是理想的
对于各种应用,因为它结合了细粒度
的FPGA的架构和高计数寄存器特点
高速EPLD中的可预测的互连延迟。逻辑
莱斯实施,包括紧凑型4输入查找表(LUT )
和可编程寄存器。高性能是由一个快速提供,
布线资源的连续网络。
2
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000设备提供了大量的存储元件,用于
应用,如数字信号处理(DSP) ,宽数据路径
操作和数据转换。这些器件是一个很好的
用于总线接口, TTL电一体化,协处理器功能,并选择
高速控制器。高引脚数封装可以集成
多个32位总线到单个设备中。
表3
显示FLEX 8000
性能和LE要求的典型应用。
表3. 8000 FLEX性能
应用
16位可加载计数器
16位加/减计数器
24位累加器
16位的地址译码
16到1多路转换器
使用的LE
16
16
24
4
10
A- 2速度等级A-3速率等级
125
125
87
4.2
6.6
95
95
67
4.9
7.9
A- 4速度
GRADE
83
83
58
6.3
9.5
单位
兆赫
兆赫
兆赫
ns
ns
所有FLEX 8000器件封装提供了四个专用输入
同步控制信号,大扇出。每个I / O引脚具有
在装置的周边相关联的寄存器中。为输出,这些
寄存器提供快速时钟到输出时间;作为输入,他们提供快速
安装时间。
在FLEX 8000架构的逻辑和互联的
配置了CMOS SRAM单元。 FLEX 8000器件
配置在系统上电时与存储在一个工业标准的数据
并行EPROM或Altera的串行配置EPROM器件,或
由系统控制器提供的数据。 Altera提供EPC1 , EPC1213 ,
EPC1064 , EPC1441和配置的EPROM ,其配置
通过串行数据流的FLEX 8000器件。的配置数据,也可以
存储在一个工业标准的32千
×
8位或更大EPROM或
从系统RAM下载。后一个FLEX 8000设备已被
配置后,它可通过复位装置被重新配置的在电路和
加载新的数据。由于重新配置需要不到100毫秒,实
时间的变化可以在系统操作期间进行。
f
有关如何配置FLEX 8000器件的信息,请访问
下列文件:
s
s
s
s
s
配置EPROM中的FLEX器件数据表
BitBlaster串行下载电缆数据表
的ByteBlaster并口下载电缆数据表
应用笔记33 (配置FLEX 8000器件)
应用笔记38 (配置多个FLEX 8000器件)
3
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000器件包含一个优化的微处理器接口
允许微处理器来配置FLEX 8000器件串联,在
同时,同步,或异步。该接口还可以使
微处理器以治疗FLEX 8000器件作为存储器和配置
设备写入到虚拟内存的位置,使它很容易的
设计师创建的组态软件。
在FLEX 8000系列支持Altera公司的MAX + PLUS II
开发系统,一个单一的,集成的软件包,提供了原理图,
文本包括Altera硬件描述语言( AHDL )
VHDL和Verilog HDL -和波形设计输入;编制和
逻辑综合;仿真和时序数据;和器件编程。
在MAX + PLUS II软件提供EDIF 2 0 0 3 0 0 ,库
参数化模块( LPM ) , VHDL , Verilog HDL语言,和其他接口
从其他业界额外的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。该
MAX + PLUS II软件486和基于奔腾处理器的个人电脑,以及Sun运行
SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站。
在MAX + PLUS II软件与普通门阵列可轻易地
EDA工具进行综合和仿真。例如, MAX + PLUS II
软件可以生成的Verilog HDL文件进行仿真与诸如工具
Cadence公司的Verilog -XL 。此外, MAX + PLUS II软件中包含
使用特定于设备的功能,如进位链, EDA库,
用于快速反击和算术功能。例如,该
在MAX + PLUS II提供的Synopsys设计编译器库
开发系统包括经过优化的DesignWare功能
对于FLEX 8000的体系结构。
f
实用
描述
关于MAX + PLUS II软件的更多信息,请访问
MAX + PLUS II可编程逻辑开发系统&软件数据
片
在此数据的书。
Flex的8000架构结合了紧凑型的大型矩阵
积木称为逻辑单元(LE ) 。每个LE包含一个4输入
LUT的提供组合逻辑功能和可编程
注册,提供时序逻辑能力。细粒度的结构
的LE提供了高效的逻辑实现。
八的LE被组合在一起以形成一个逻辑阵列块(LAB) 。每
FLEX 8000 LAB是一个独立的结构,共同投入,
互连,和控制信号。劳顾会的架构提供了一个
粗粒度结构为高器件性能和易于布线。
4
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
图1
示出了FLEX 8000体系结构的框图。每
八国集团的LE被集成在一个LAB ;实验室都排列成行
和列。在I / O引脚都位于由I / O单元( IOEs )支持
于行和列的末端。每个IOE包含一个双向I / O
缓冲液和可被用作输入或输出寄存器的触发器。
图1. FLEX 8000器件框图
I / O单元
( IOE )
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
逻辑阵列
模块(LAB )
IOE
FastTrack网络
互联
IOE
IOE
IOE
逻辑
元件( LE)的
IOE
IOE
IOE
IOE
Flex内的8000设备和设备之间的信号互连
引脚由FastTrack网络互连提供了一系列的快速,
运行的整个长度和宽度的器件的连续通道。
IOEs位于每一行的末尾(水平方向)和列(垂直)
FastTrack网络互连路径。
Altera公司。
5
FLEX 8000
可编程逻辑
器件系列
数据表
1998年9月版。 9.11
功能...
s
s
s
s
s
低成本,高密度,登记丰富的CMOS可编程逻辑
器件(PLD)家族(见
表1)
–
2500至16000可用门
–
282到1500的寄存器
系统级特性
- 在电路可重配置( ICR ),通过外部配置
EPROM或智能控制器
- 完全符合外围部件互连
( PCI)的标准
- 内置联合-测试行动组( JTAG )边界扫描测试( BST )
电路符合IEEE标准。 1149.1-1990对选定的设备
- 多电压
I / O接口,使设备的核心以5.0 V运行,
而I / O引脚与5.0 -V和3.3 V逻辑电平兼容
- 低功耗(典型值规格小于0.5毫安
在待机模式下)
灵活的互连
- FastTrack网络
连续互连路由结构,可快速,
可预测的互连延迟
- 专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
- 专用级联链,实现高速,高扇入
逻辑功能(自动使用的软件工具和
宏功能)
- 三态仿真,实现内部三态网
强大的I / O引脚
- 可编程的输出压摆率控制降低开关噪声
外设寄存器进行快速设置和时钟到输出延迟
表1. FLEX 8000器件特性
特征
可用门
触发器
逻辑阵列模块(LAB )
逻辑单元(LE )
最大用户I / O引脚
JTAG BST电路
Altera公司。
A-DS-F8000-09.11
EPF8282A
EPF8452A
EPF8282AV
2,500
282
26
208
78
是的
4,000
452
42
336
120
No
EPF8636A
6,000
636
63
504
136
是的
EPF8820A
8,000
820
84
672
152
是的
EPF81188A EPF81500A
12,000
1,188
126
1,008
184
No
16,000
1,500
162
1,296
208
是的
1
FLEX 8000可编程逻辑器件系列数据手册
...详细信息
特点
s
s
s
s
制作采用先进的工艺SRAM
可提供多种封装形式为84至304引脚(见
表2)
软件设计支持和提供的自动布局布线
Altera公司
MAX + PLUS
二为486开发系统和
基于奔腾处理器的个人电脑,以及Sun SPARC工作站, HP 9000系列700/800 ,
和IBM RISC系统/ 6000工作站
通过EDIF提供了额外的设计输入和仿真支持
2 0 0 3 0 0网表文件,参数化模块库( LPM )
Verilog HDL语言,VHDL和其他接口,从流行的EDA工具
制造商如Cadence公司,示例逻辑, Mentor Graphics公司,
的OrCAD , Synopsys公司, Synplicity公司和VeriBest
表2. 8000 FLEX封装选项& I / O引脚数
设备
84-Pin
PLCC
68
68
68
112
注(1)
192-
针
PGA
208-
针
PQFP
225-
针
BGA
232-
针
PGA
240-
针
PQFP
280-
针
PGA
304-
针
RQFP
100-
针
TQFP
78
78
68
144-
针
TQFP
160-
针
PQFP
160-
针
PGA
EPF8282A
EPF8282AV
EPF8452A
EPF8636A
EPF8820A
EPF81188A
EPF81500A
注意:
(1)
120
118
120
120
136
152
136
152
148
152
184
184
181
208
208
FLEX 8000器件封装类型包括塑料J形引脚芯片载体( PLCC ) ,薄型四方扁平封装( TQFP ) ,塑料四方
扁平封装(PQFP ),功率四方扁平封装( RQFP ) ,球栅阵列(BGA) ,和针栅阵列(PGA )封装。
一般
描述
Altera的灵活逻辑单元矩阵( FLEX
)系列结合了
两者可擦除可编程逻辑设备( EPLD中)和现场的好处
可编程门阵列(FPGA) 。该FLEX 8000器件系列是理想的
对于各种应用,因为它结合了细粒度
的FPGA的架构和高计数寄存器特点
高速EPLD中的可预测的互连延迟。逻辑
莱斯实施,包括紧凑型4输入查找表(LUT )
和可编程寄存器。高性能是由一个快速提供,
布线资源的连续网络。
2
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000设备提供了大量的存储元件,用于
应用,如数字信号处理(DSP) ,宽数据路径
操作和数据转换。这些器件是一个很好的
用于总线接口, TTL电一体化,协处理器功能,并选择
高速控制器。高引脚数封装可以集成
多个32位总线到单个设备中。
表3
显示FLEX 8000
性能和LE要求的典型应用。
表3. 8000 FLEX性能
应用
16位可加载计数器
16位加/减计数器
24位累加器
16位的地址译码
16到1多路转换器
使用的LE
16
16
24
4
10
A- 2速度等级A-3速率等级
125
125
87
4.2
6.6
95
95
67
4.9
7.9
A- 4速度
GRADE
83
83
58
6.3
9.5
单位
兆赫
兆赫
兆赫
ns
ns
所有FLEX 8000器件封装提供了四个专用输入
同步控制信号,大扇出。每个I / O引脚具有
在装置的周边相关联的寄存器中。为输出,这些
寄存器提供快速时钟到输出时间;作为输入,他们提供快速
安装时间。
在FLEX 8000架构的逻辑和互联的
配置了CMOS SRAM单元。 FLEX 8000器件
配置在系统上电时与存储在一个工业标准的数据
并行EPROM或Altera的串行配置EPROM器件,或
由系统控制器提供的数据。 Altera提供EPC1 , EPC1213 ,
EPC1064 , EPC1441和配置的EPROM ,其配置
通过串行数据流的FLEX 8000器件。的配置数据,也可以
存储在一个工业标准的32千
×
8位或更大EPROM或
从系统RAM下载。后一个FLEX 8000设备已被
配置后,它可通过复位装置被重新配置的在电路和
加载新的数据。由于重新配置需要不到100毫秒,实
时间的变化可以在系统操作期间进行。
f
有关如何配置FLEX 8000器件的信息,请访问
下列文件:
s
s
s
s
s
配置EPROM中的FLEX器件数据表
BitBlaster串行下载电缆数据表
的ByteBlaster并口下载电缆数据表
应用笔记33 (配置FLEX 8000器件)
应用笔记38 (配置多个FLEX 8000器件)
3
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000器件包含一个优化的微处理器接口
允许微处理器来配置FLEX 8000器件串联,在
同时,同步,或异步。该接口还可以使
微处理器以治疗FLEX 8000器件作为存储器和配置
设备写入到虚拟内存的位置,使它很容易的
设计师创建的组态软件。
在FLEX 8000系列支持Altera公司的MAX + PLUS II
开发系统,一个单一的,集成的软件包,提供了原理图,
文本包括Altera硬件描述语言( AHDL )
VHDL和Verilog HDL -和波形设计输入;编制和
逻辑综合;仿真和时序数据;和器件编程。
在MAX + PLUS II软件提供EDIF 2 0 0 3 0 0 ,库
参数化模块( LPM ) , VHDL , Verilog HDL语言,和其他接口
从其他业界额外的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。该
MAX + PLUS II软件486和基于奔腾处理器的个人电脑,以及Sun运行
SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站。
在MAX + PLUS II软件与普通门阵列可轻易地
EDA工具进行综合和仿真。例如, MAX + PLUS II
软件可以生成的Verilog HDL文件进行仿真与诸如工具
Cadence公司的Verilog -XL 。此外, MAX + PLUS II软件中包含
使用特定于设备的功能,如进位链, EDA库,
用于快速反击和算术功能。例如,该
在MAX + PLUS II提供的Synopsys设计编译器库
开发系统包括经过优化的DesignWare功能
对于FLEX 8000的体系结构。
f
实用
描述
关于MAX + PLUS II软件的更多信息,请访问
MAX + PLUS II可编程逻辑开发系统&软件数据
片
在此数据的书。
Flex的8000架构结合了紧凑型的大型矩阵
积木称为逻辑单元(LE ) 。每个LE包含一个4输入
LUT的提供组合逻辑功能和可编程
注册,提供时序逻辑能力。细粒度的结构
的LE提供了高效的逻辑实现。
八的LE被组合在一起以形成一个逻辑阵列块(LAB) 。每
FLEX 8000 LAB是一个独立的结构,共同投入,
互连,和控制信号。劳顾会的架构提供了一个
粗粒度结构为高器件性能和易于布线。
4
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
图1
示出了FLEX 8000体系结构的框图。每
八国集团的LE被集成在一个LAB ;实验室都排列成行
和列。在I / O引脚都位于由I / O单元( IOEs )支持
于行和列的末端。每个IOE包含一个双向I / O
缓冲液和可被用作输入或输出寄存器的触发器。
图1. FLEX 8000器件框图
I / O单元
( IOE )
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
逻辑阵列
模块(LAB )
IOE
FastTrack网络
互联
IOE
IOE
IOE
逻辑
元件( LE)的
IOE
IOE
IOE
IOE
Flex内的8000设备和设备之间的信号互连
引脚由FastTrack网络互连提供了一系列的快速,
运行的整个长度和宽度的器件的连续通道。
IOEs位于每一行的末尾(水平方向)和列(垂直)
FastTrack网络互连路径。
Altera公司。
5
FLEX 8000
可编程逻辑
器件系列
数据表
2003年1月版。 11.1
1
功能...
■
■
■
■
■
低成本,高密度,登记丰富的CMOS可编程逻辑
器件(PLD)家族(见
表1)
–
2500至16000可用门
–
282到1500的寄存器
系统级特性
- 在电路可重配置( ICR ),通过外部配置
设备或智能控制器
- 完全符合外围部件互连
特别兴趣小组(PCI SIG)的
PCI本地总线规范,
修订版2.2
5.0 -V操作
- 内置的联合测试行动组( JTAG )边界扫描测试( BST )
电路符合IEEE标准。 1149.1-1990对选定的设备
- 多电压
TM
I / O接口,使设备的核心以5.0 V运行,
而I / O引脚与5.0 -V和3.3 V逻辑电平兼容
- 低功耗(典型规格为0.5 mA或更小
待机模式)
灵活的互连
- FastTrack网络
连续互连路由结构,可快速,
可预测的互连延迟
- 专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
- 专用级联链,实现高速,高扇入
逻辑功能(自动使用的软件工具和
宏功能)
- 三态仿真,实现内部三态网
强大的I / O引脚
可编程输出摆率控制降低开关噪声
3
FLEX 8000
表1. FLEX 8000器件特性
特征
可用门
触发器
逻辑阵列模块(LAB )
逻辑单元(LE )
最大用户I / O引脚
EPF8282A
EPF8282AV
2,500
282
26
208
78
EPF8452A
4,000
452
42
336
120
EPF8636A
6,000
636
63
504
136
EPF8820A
8,000
820
84
672
152
EPF81188A EPF81500A
12,000
1,188
126
1,008
184
16,000
1,500
162
1,296
208
Altera公司。
DS-F8000-11.1
1
FLEX 8000可编程逻辑器件系列数据手册
JTAG BST电路
是的
■
■
■
■
No
是的
是的
No
是的
...详细信息
特点
■
外设寄存器进行快速设置和时钟到输出延迟
制作采用先进的工艺SRAM
可提供多种封装形式为84至304引脚(见
表2)
软件设计支持和提供的自动布局布线
Altera公司
MAX + PLUS
II基于Windows的开发系统
个人电脑,以及太阳SPARC工作站, HP 9000系列700/800和IBM
RISC系统/ 6000工作站
通过EDIF提供了额外的设计输入和仿真支持
2 0 0 3 0 0网表文件,参数化模块库( LPM )
Verilog HDL语言,VHDL和其他接口,从流行的EDA工具
制造商如Cadence公司,示例逻辑, Mentor Graphics公司,
的OrCAD , Synopsys公司, Synplicity公司和VeriBest
注(1)
192-
针
PGA
208-
针
PQFP
225-
针
BGA
232-
针
PGA
240-
针
PQFP
280-
针
PGA
304-
针
RQFP
表2. 8000 FLEX封装选项& I / O引脚数
设备
84-
针
PLCC
68
68
68
112
100-
针
TQFP
78
78
68
144-
针
TQFP
160-
针
PQFP
160-
针
PGA
EPF8282A
EPF8282AV
EPF8452A
EPF8636A
EPF8820A
EPF81188A
EPF81500A
注意:
(1)
120
118
120
120
136
152
136
152
148
152
184
184
181
208
208
FLEX 8000器件封装类型包括塑料J形引脚芯片载体( PLCC ) ,薄型四方扁平封装( TQFP ) ,塑料四方
扁平封装(PQFP ),功率四方扁平封装( RQFP ) ,球栅阵列(BGA) ,和针栅阵列(PGA )封装。
一般
描述
Altera的灵活逻辑单元矩阵( FLEX
)系列结合了
两者可擦除可编程逻辑设备( EPLD中)和现场的好处
可编程门阵列(FPGA) 。该FLEX 8000器件系列是理想的
对于各种应用,因为它结合了细粒度
的FPGA的架构和高计数寄存器特点
高速EPLD中的可预测的互连延迟。逻辑
莱斯实施,包括紧凑型4输入查找表(LUT )
和可编程寄存器。高性能是由一个快速提供,
布线资源的连续网络。
2
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000设备提供了大量的存储元件,用于
应用,如数字信号处理(DSP) ,宽数据路径
操作和数据转换。这些器件是一个很好的
用于总线接口, TTL电一体化,协处理器功能,并选择
高速控制器。高引脚数封装可以集成
多个32位总线到单个设备中。
表3
显示FLEX 8000
性能和LE要求的典型应用。
表3. 8000 FLEX性能
应用
使用的LE
A-2
16位可加载计数器
16位加/减计数器
24位累加器
16位的地址译码
16到1多路转换器
16
16
24
4
10
125
125
87
4.2
6.6
速度等级
A-3
95
95
67
4.9
7.9
单位
A-4
83
83
58
6.3
9.5
兆赫
兆赫
兆赫
ns
ns
3
FLEX 8000
所有FLEX 8000器件封装提供了四个专用输入
同步控制信号,大扇出。每个I / O引脚具有
在装置的周边相关联的寄存器中。为输出,这些
寄存器提供快速时钟到输出时间;作为输入,他们提供快速
安装时间。
在FLEX 8000架构的逻辑和互联的
配置了CMOS SRAM单元。 FLEX 8000器件
配置在系统上电时与存储在一个工业标准的数据
并行EPROM或一个Altera串行配置器件,或与数据
由系统控制器提供的。 Altera提供EPC1 , EPC1213 ,
EPC1064 , EPC1441和配置设备,其中配置
通过串行数据流的FLEX 8000器件。的配置数据,也可以
存储在一个工业标准的32千
×
8位以上配置的设备,
或从系统内存下载。后一个FLEX 8000设备已被
配置后,它可通过复位装置被重新配置的在电路和
加载新的数据。由于重新配置需要不到100毫秒,实
时间的变化可以在系统操作期间进行。有关信息
如何配置FLEX 8000器件,转到以下文件:
■
■
■
■
■
配置设备的APEX & FLEX器件数据表
BitBlaster串行下载电缆数据表
ByteBlasterMV并口下载电缆数据表
应用笔记33 (配置FLEX 8000器件)
应用笔记38 (配置多个FLEX 8000器件)
Altera公司。
3
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000器件包含一个优化的微处理器接口
允许微处理器来配置FLEX 8000器件串联,在
同时,同步,或异步。该接口还可以使
微处理器以治疗FLEX 8000器件作为存储器和配置
设备写入到虚拟内存的位置,使它很容易的
设计师创建的组态软件。
在FLEX 8000系列支持Altera公司的MAX + PLUS II
开发系统,一个单一的,集成的软件包,提供了原理图,
文本包括Altera硬件描述语言( AHDL )
VHDL和Verilog HDL -和波形设计输入,编译和
逻辑综合,仿真和定时分析和器件编程。
在MAX + PLUS II软件提供EDIF 2 0 0 3 0 0 ,库
参数化模块( LPM ) , VHDL , Verilog HDL语言,和其他接口
从其他业界额外的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。该
MAX + PLUS II软件在基于Windows的PC和太阳运行
SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站。
在MAX + PLUS II软件与普通门阵列可轻易地
EDA工具进行综合和仿真。例如, MAX + PLUS II
软件可以生成的Verilog HDL文件进行仿真与诸如工具
Cadence公司的Verilog -XL 。此外, MAX + PLUS II软件中包含
使用特定于设备的功能,如进位链, EDA库,
用于快速反击和算术功能。例如,该
在MAX + PLUS II提供的Synopsys设计编译器库
开发系统包括经过优化的DesignWare功能
对于FLEX 8000的体系结构。
f
实用
描述
关于MAX + PLUS II软件的更多信息,请访问
MAX + PLUS II可编程逻辑开发系统&软件数据
表。
Flex的8000架构结合了紧凑型的大型矩阵
积木称为逻辑单元(LE ) 。每个LE包含一个4输入
LUT的提供组合逻辑功能和可编程
注册,提供时序逻辑能力。细粒度的结构
的LE提供了高效的逻辑实现。
八的LE被组合在一起以形成一个逻辑阵列块(LAB) 。每
FLEX 8000 LAB是一个独立的结构,共同投入,
互连,和控制信号。劳顾会的架构提供了一个
粗粒度结构为高器件性能和易于布线。
4
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
图1
示出了FLEX 8000体系结构的框图。每个小组
八的LE被集成在一个LAB ; LAB的排列成行和
列。在I / O引脚由位于I / O单元( IOEs )支持
行和列的末端。每个IOE包含一个双向I / O
缓冲液和可被用作输入或输出寄存器的触发器。
图1. FLEX 8000器件框图
I / O单元
( IOE )
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
逻辑阵列
模块(LAB )
IOE
FastTrack网络
互联
IOE
3
FLEX 8000
IOE
IOE
逻辑
元件( LE)的
IOE
IOE
IOE
IOE
Flex内的8000设备和设备之间的信号互连
引脚由FastTrack网络互连提供了一系列的快速,
运行的整个长度和宽度的器件的连续通道。
IOEs位于每一行的末尾(水平方向)和列(垂直)
FastTrack网络互连路径。
Altera公司。
5
FLEX 8000
可编程逻辑
器件系列
数据表
1998年9月版。 9.11
功能...
s
s
s
s
s
低成本,高密度,登记丰富的CMOS可编程逻辑
器件(PLD)家族(见
表1)
–
2500至16000可用门
–
282到1500的寄存器
系统级特性
- 在电路可重配置( ICR ),通过外部配置
EPROM或智能控制器
- 完全符合外围部件互连
( PCI)的标准
- 内置联合-测试行动组( JTAG )边界扫描测试( BST )
电路符合IEEE标准。 1149.1-1990对选定的设备
- 多电压
I / O接口,使设备的核心以5.0 V运行,
而I / O引脚与5.0 -V和3.3 V逻辑电平兼容
- 低功耗(典型值规格小于0.5毫安
在待机模式下)
灵活的互连
- FastTrack网络
连续互连路由结构,可快速,
可预测的互连延迟
- 专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
- 专用级联链,实现高速,高扇入
逻辑功能(自动使用的软件工具和
宏功能)
- 三态仿真,实现内部三态网
强大的I / O引脚
- 可编程的输出压摆率控制降低开关噪声
外设寄存器进行快速设置和时钟到输出延迟
表1. FLEX 8000器件特性
特征
可用门
触发器
逻辑阵列模块(LAB )
逻辑单元(LE )
最大用户I / O引脚
JTAG BST电路
Altera公司。
A-DS-F8000-09.11
EPF8282A
EPF8452A
EPF8282AV
2,500
282
26
208
78
是的
4,000
452
42
336
120
No
EPF8636A
6,000
636
63
504
136
是的
EPF8820A
8,000
820
84
672
152
是的
EPF81188A EPF81500A
12,000
1,188
126
1,008
184
No
16,000
1,500
162
1,296
208
是的
1
FLEX 8000可编程逻辑器件系列数据手册
...详细信息
特点
s
s
s
s
制作采用先进的工艺SRAM
可提供多种封装形式为84至304引脚(见
表2)
软件设计支持和提供的自动布局布线
Altera公司
MAX + PLUS
二为486开发系统和
基于奔腾处理器的个人电脑,以及Sun SPARC工作站, HP 9000系列700/800 ,
和IBM RISC系统/ 6000工作站
通过EDIF提供了额外的设计输入和仿真支持
2 0 0 3 0 0网表文件,参数化模块库( LPM )
Verilog HDL语言,VHDL和其他接口,从流行的EDA工具
制造商如Cadence公司,示例逻辑, Mentor Graphics公司,
的OrCAD , Synopsys公司, Synplicity公司和VeriBest
表2. 8000 FLEX封装选项& I / O引脚数
设备
84-Pin
PLCC
68
68
68
112
注(1)
192-
针
PGA
208-
针
PQFP
225-
针
BGA
232-
针
PGA
240-
针
PQFP
280-
针
PGA
304-
针
RQFP
100-
针
TQFP
78
78
68
144-
针
TQFP
160-
针
PQFP
160-
针
PGA
EPF8282A
EPF8282AV
EPF8452A
EPF8636A
EPF8820A
EPF81188A
EPF81500A
注意:
(1)
120
118
120
120
136
152
136
152
148
152
184
184
181
208
208
FLEX 8000器件封装类型包括塑料J形引脚芯片载体( PLCC ) ,薄型四方扁平封装( TQFP ) ,塑料四方
扁平封装(PQFP ),功率四方扁平封装( RQFP ) ,球栅阵列(BGA) ,和针栅阵列(PGA )封装。
一般
描述
Altera的灵活逻辑单元矩阵( FLEX
)系列结合了
两者可擦除可编程逻辑设备( EPLD中)和现场的好处
可编程门阵列(FPGA) 。该FLEX 8000器件系列是理想的
对于各种应用,因为它结合了细粒度
的FPGA的架构和高计数寄存器特点
高速EPLD中的可预测的互连延迟。逻辑
莱斯实施,包括紧凑型4输入查找表(LUT )
和可编程寄存器。高性能是由一个快速提供,
布线资源的连续网络。
2
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000设备提供了大量的存储元件,用于
应用,如数字信号处理(DSP) ,宽数据路径
操作和数据转换。这些器件是一个很好的
用于总线接口, TTL电一体化,协处理器功能,并选择
高速控制器。高引脚数封装可以集成
多个32位总线到单个设备中。
表3
显示FLEX 8000
性能和LE要求的典型应用。
表3. 8000 FLEX性能
应用
16位可加载计数器
16位加/减计数器
24位累加器
16位的地址译码
16到1多路转换器
使用的LE
16
16
24
4
10
A- 2速度等级A-3速率等级
125
125
87
4.2
6.6
95
95
67
4.9
7.9
A- 4速度
GRADE
83
83
58
6.3
9.5
单位
兆赫
兆赫
兆赫
ns
ns
所有FLEX 8000器件封装提供了四个专用输入
同步控制信号,大扇出。每个I / O引脚具有
在装置的周边相关联的寄存器中。为输出,这些
寄存器提供快速时钟到输出时间;作为输入,他们提供快速
安装时间。
在FLEX 8000架构的逻辑和互联的
配置了CMOS SRAM单元。 FLEX 8000器件
配置在系统上电时与存储在一个工业标准的数据
并行EPROM或Altera的串行配置EPROM器件,或
由系统控制器提供的数据。 Altera提供EPC1 , EPC1213 ,
EPC1064 , EPC1441和配置的EPROM ,其配置
通过串行数据流的FLEX 8000器件。的配置数据,也可以
存储在一个工业标准的32千
×
8位或更大EPROM或
从系统RAM下载。后一个FLEX 8000设备已被
配置后,它可通过复位装置被重新配置的在电路和
加载新的数据。由于重新配置需要不到100毫秒,实
时间的变化可以在系统操作期间进行。
f
有关如何配置FLEX 8000器件的信息,请访问
下列文件:
s
s
s
s
s
配置EPROM中的FLEX器件数据表
BitBlaster串行下载电缆数据表
的ByteBlaster并口下载电缆数据表
应用笔记33 (配置FLEX 8000器件)
应用笔记38 (配置多个FLEX 8000器件)
3
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000器件包含一个优化的微处理器接口
允许微处理器来配置FLEX 8000器件串联,在
同时,同步,或异步。该接口还可以使
微处理器以治疗FLEX 8000器件作为存储器和配置
设备写入到虚拟内存的位置,使它很容易的
设计师创建的组态软件。
在FLEX 8000系列支持Altera公司的MAX + PLUS II
开发系统,一个单一的,集成的软件包,提供了原理图,
文本包括Altera硬件描述语言( AHDL )
VHDL和Verilog HDL -和波形设计输入;编制和
逻辑综合;仿真和时序数据;和器件编程。
在MAX + PLUS II软件提供EDIF 2 0 0 3 0 0 ,库
参数化模块( LPM ) , VHDL , Verilog HDL语言,和其他接口
从其他业界额外的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。该
MAX + PLUS II软件486和基于奔腾处理器的个人电脑,以及Sun运行
SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站。
在MAX + PLUS II软件与普通门阵列可轻易地
EDA工具进行综合和仿真。例如, MAX + PLUS II
软件可以生成的Verilog HDL文件进行仿真与诸如工具
Cadence公司的Verilog -XL 。此外, MAX + PLUS II软件中包含
使用特定于设备的功能,如进位链, EDA库,
用于快速反击和算术功能。例如,该
在MAX + PLUS II提供的Synopsys设计编译器库
开发系统包括经过优化的DesignWare功能
对于FLEX 8000的体系结构。
f
实用
描述
关于MAX + PLUS II软件的更多信息,请访问
MAX + PLUS II可编程逻辑开发系统&软件数据
片
在此数据的书。
Flex的8000架构结合了紧凑型的大型矩阵
积木称为逻辑单元(LE ) 。每个LE包含一个4输入
LUT的提供组合逻辑功能和可编程
注册,提供时序逻辑能力。细粒度的结构
的LE提供了高效的逻辑实现。
八的LE被组合在一起以形成一个逻辑阵列块(LAB) 。每
FLEX 8000 LAB是一个独立的结构,共同投入,
互连,和控制信号。劳顾会的架构提供了一个
粗粒度结构为高器件性能和易于布线。
4
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
图1
示出了FLEX 8000体系结构的框图。每
八国集团的LE被集成在一个LAB ;实验室都排列成行
和列。在I / O引脚都位于由I / O单元( IOEs )支持
于行和列的末端。每个IOE包含一个双向I / O
缓冲液和可被用作输入或输出寄存器的触发器。
图1. FLEX 8000器件框图
I / O单元
( IOE )
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
逻辑阵列
模块(LAB )
IOE
FastTrack网络
互联
IOE
IOE
IOE
逻辑
元件( LE)的
IOE
IOE
IOE
IOE
Flex内的8000设备和设备之间的信号互连
引脚由FastTrack网络互连提供了一系列的快速,
运行的整个长度和宽度的器件的连续通道。
IOEs位于每一行的末尾(水平方向)和列(垂直)
FastTrack网络互连路径。
Altera公司。
5
FLEX 8000
可编程逻辑
器件系列
数据表
1998年9月版。 9.11
功能...
s
s
s
s
s
低成本,高密度,登记丰富的CMOS可编程逻辑
器件(PLD)家族(见
表1)
–
2500至16000可用门
–
282到1500的寄存器
系统级特性
- 在电路可重配置( ICR ),通过外部配置
EPROM或智能控制器
- 完全符合外围部件互连
( PCI)的标准
- 内置联合-测试行动组( JTAG )边界扫描测试( BST )
电路符合IEEE标准。 1149.1-1990对选定的设备
- 多电压
I / O接口,使设备的核心以5.0 V运行,
而I / O引脚与5.0 -V和3.3 V逻辑电平兼容
- 低功耗(典型值规格小于0.5毫安
在待机模式下)
灵活的互连
- FastTrack网络
连续互连路由结构,可快速,
可预测的互连延迟
- 专用进位链实现这种算法功能
作为快速加法器,计数器和比较器(自动使用
软件工具和宏功能)
- 专用级联链,实现高速,高扇入
逻辑功能(自动使用的软件工具和
宏功能)
- 三态仿真,实现内部三态网
强大的I / O引脚
- 可编程的输出压摆率控制降低开关噪声
外设寄存器进行快速设置和时钟到输出延迟
表1. FLEX 8000器件特性
特征
可用门
触发器
逻辑阵列模块(LAB )
逻辑单元(LE )
最大用户I / O引脚
JTAG BST电路
Altera公司。
A-DS-F8000-09.11
EPF8282A
EPF8452A
EPF8282AV
2,500
282
26
208
78
是的
4,000
452
42
336
120
No
EPF8636A
6,000
636
63
504
136
是的
EPF8820A
8,000
820
84
672
152
是的
EPF81188A EPF81500A
12,000
1,188
126
1,008
184
No
16,000
1,500
162
1,296
208
是的
1
FLEX 8000可编程逻辑器件系列数据手册
...详细信息
特点
s
s
s
s
制作采用先进的工艺SRAM
可提供多种封装形式为84至304引脚(见
表2)
软件设计支持和提供的自动布局布线
Altera公司
MAX + PLUS
二为486开发系统和
基于奔腾处理器的个人电脑,以及Sun SPARC工作站, HP 9000系列700/800 ,
和IBM RISC系统/ 6000工作站
通过EDIF提供了额外的设计输入和仿真支持
2 0 0 3 0 0网表文件,参数化模块库( LPM )
Verilog HDL语言,VHDL和其他接口,从流行的EDA工具
制造商如Cadence公司,示例逻辑, Mentor Graphics公司,
的OrCAD , Synopsys公司, Synplicity公司和VeriBest
表2. 8000 FLEX封装选项& I / O引脚数
设备
84-Pin
PLCC
68
68
68
112
注(1)
192-
针
PGA
208-
针
PQFP
225-
针
BGA
232-
针
PGA
240-
针
PQFP
280-
针
PGA
304-
针
RQFP
100-
针
TQFP
78
78
68
144-
针
TQFP
160-
针
PQFP
160-
针
PGA
EPF8282A
EPF8282AV
EPF8452A
EPF8636A
EPF8820A
EPF81188A
EPF81500A
注意:
(1)
120
118
120
120
136
152
136
152
148
152
184
184
181
208
208
FLEX 8000器件封装类型包括塑料J形引脚芯片载体( PLCC ) ,薄型四方扁平封装( TQFP ) ,塑料四方
扁平封装(PQFP ),功率四方扁平封装( RQFP ) ,球栅阵列(BGA) ,和针栅阵列(PGA )封装。
一般
描述
Altera的灵活逻辑单元矩阵( FLEX
)系列结合了
两者可擦除可编程逻辑设备( EPLD中)和现场的好处
可编程门阵列(FPGA) 。该FLEX 8000器件系列是理想的
对于各种应用,因为它结合了细粒度
的FPGA的架构和高计数寄存器特点
高速EPLD中的可预测的互连延迟。逻辑
莱斯实施,包括紧凑型4输入查找表(LUT )
和可编程寄存器。高性能是由一个快速提供,
布线资源的连续网络。
2
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000设备提供了大量的存储元件,用于
应用,如数字信号处理(DSP) ,宽数据路径
操作和数据转换。这些器件是一个很好的
用于总线接口, TTL电一体化,协处理器功能,并选择
高速控制器。高引脚数封装可以集成
多个32位总线到单个设备中。
表3
显示FLEX 8000
性能和LE要求的典型应用。
表3. 8000 FLEX性能
应用
16位可加载计数器
16位加/减计数器
24位累加器
16位的地址译码
16到1多路转换器
使用的LE
16
16
24
4
10
A- 2速度等级A-3速率等级
125
125
87
4.2
6.6
95
95
67
4.9
7.9
A- 4速度
GRADE
83
83
58
6.3
9.5
单位
兆赫
兆赫
兆赫
ns
ns
所有FLEX 8000器件封装提供了四个专用输入
同步控制信号,大扇出。每个I / O引脚具有
在装置的周边相关联的寄存器中。为输出,这些
寄存器提供快速时钟到输出时间;作为输入,他们提供快速
安装时间。
在FLEX 8000架构的逻辑和互联的
配置了CMOS SRAM单元。 FLEX 8000器件
配置在系统上电时与存储在一个工业标准的数据
并行EPROM或Altera的串行配置EPROM器件,或
由系统控制器提供的数据。 Altera提供EPC1 , EPC1213 ,
EPC1064 , EPC1441和配置的EPROM ,其配置
通过串行数据流的FLEX 8000器件。的配置数据,也可以
存储在一个工业标准的32千
×
8位或更大EPROM或
从系统RAM下载。后一个FLEX 8000设备已被
配置后,它可通过复位装置被重新配置的在电路和
加载新的数据。由于重新配置需要不到100毫秒,实
时间的变化可以在系统操作期间进行。
f
有关如何配置FLEX 8000器件的信息,请访问
下列文件:
s
s
s
s
s
配置EPROM中的FLEX器件数据表
BitBlaster串行下载电缆数据表
的ByteBlaster并口下载电缆数据表
应用笔记33 (配置FLEX 8000器件)
应用笔记38 (配置多个FLEX 8000器件)
3
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
FLEX 8000器件包含一个优化的微处理器接口
允许微处理器来配置FLEX 8000器件串联,在
同时,同步,或异步。该接口还可以使
微处理器以治疗FLEX 8000器件作为存储器和配置
设备写入到虚拟内存的位置,使它很容易的
设计师创建的组态软件。
在FLEX 8000系列支持Altera公司的MAX + PLUS II
开发系统,一个单一的,集成的软件包,提供了原理图,
文本包括Altera硬件描述语言( AHDL )
VHDL和Verilog HDL -和波形设计输入;编制和
逻辑综合;仿真和时序数据;和器件编程。
在MAX + PLUS II软件提供EDIF 2 0 0 3 0 0 ,库
参数化模块( LPM ) , VHDL , Verilog HDL语言,和其他接口
从其他业界额外的设计输入和仿真支持
标准的PC和UNIX工作站为基础的EDA工具。该
MAX + PLUS II软件486和基于奔腾处理器的个人电脑,以及Sun运行
SPARC工作站, HP 9000系列700/800和IBM RISC系统/ 6000
工作站。
在MAX + PLUS II软件与普通门阵列可轻易地
EDA工具进行综合和仿真。例如, MAX + PLUS II
软件可以生成的Verilog HDL文件进行仿真与诸如工具
Cadence公司的Verilog -XL 。此外, MAX + PLUS II软件中包含
使用特定于设备的功能,如进位链, EDA库,
用于快速反击和算术功能。例如,该
在MAX + PLUS II提供的Synopsys设计编译器库
开发系统包括经过优化的DesignWare功能
对于FLEX 8000的体系结构。
f
实用
描述
关于MAX + PLUS II软件的更多信息,请访问
MAX + PLUS II可编程逻辑开发系统&软件数据
片
在此数据的书。
Flex的8000架构结合了紧凑型的大型矩阵
积木称为逻辑单元(LE ) 。每个LE包含一个4输入
LUT的提供组合逻辑功能和可编程
注册,提供时序逻辑能力。细粒度的结构
的LE提供了高效的逻辑实现。
八的LE被组合在一起以形成一个逻辑阵列块(LAB) 。每
FLEX 8000 LAB是一个独立的结构,共同投入,
互连,和控制信号。劳顾会的架构提供了一个
粗粒度结构为高器件性能和易于布线。
4
Altera公司。
FLEX 8000可编程逻辑器件系列数据手册
图1
示出了FLEX 8000体系结构的框图。每
八国集团的LE被集成在一个LAB ;实验室都排列成行
和列。在I / O引脚都位于由I / O单元( IOEs )支持
于行和列的末端。每个IOE包含一个双向I / O
缓冲液和可被用作输入或输出寄存器的触发器。
图1. FLEX 8000器件框图
I / O单元
( IOE )
IOE
IOE
IOE
IOE
IOE
IOE
IOE
IOE
逻辑阵列
模块(LAB )
IOE
FastTrack网络
互联
IOE
IOE
IOE
逻辑
元件( LE)的
IOE
IOE
IOE
IOE
Flex内的8000设备和设备之间的信号互连
引脚由FastTrack网络互连提供了一系列的快速,
运行的整个长度和宽度的器件的连续通道。
IOEs位于每一行的末尾(水平方向)和列(垂直)
FastTrack网络互连路径。
Altera公司。
5