Warning: file_get_contents(https://uploadfile.51dzw.com/pdf_txt_cn/pdf5_html/FREESCALE/DSP56F801-7UM_datasheet_612780/pg_0002.txt): Failed to open stream: HTTP request failed! HTTP/1.1 404 Not Found in D:\website_51dzw\www.51dzw.com2024\2012\Include\Function.php on line 242
【56F807数据表初步的技术数据56F80016位数字信号控制器DSP56F807启1501/200】,IC型号DSP56F805E,DSP56F805E PDF资料,DSP56F805E经销商,ic,电子元器件-51电子网
添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第415页 > DSP56F805E
56F807
数据表
初步的技术数据
56F800
16位数字信号控制器
DSP56F807
启15
01/2007
freescale.com
DSP56F805E
56F807概述
高达40 MIPS在80MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
硬件DO和REP循环
MCU友好的指令集支持DSP
和控制器功能: MAC ,位操作
单元, 14寻址模式
60K
×
16位字( 120KB )程序闪存
2K
×
16位字(4KB)程序RAM
8K
×
16位字( 16KB )数据闪存
4K
×
16位字( 8KB)数据RAM
2K
×
16位字( 4KB )引导闪存
高达64K
×
16位字( 128KB )的每一个外部
程序和数据存储器
两个6通道PWM模块
4个4通道, 12位ADC
两个正交解码器
CAN 2.0 B模块
两个串行通信接口(的SCI )
串行外设接口(SPI )
多达四个通用定时器四
JTAG /次
TM
端口进行调试
14专用和共用18条GPIO线路
160引脚LQFP或160 MAPBGA包
6
3
4
6
PWM输出
电流检测输入
故障输入
PWM输出
电流检测输入
故障输入
A/D1
A/D2
A/D1
A/D2
ADCA
VREF
ADCB
VREF2
PWMA
RSTO
RESET
IRQA
EXTBOOT
IRQB
6
JTAG /
一旦
PORT
VPP
VCAPC V
DD
2
8
V
SS
10*
数字注册
V
DDA
3
V
SSA
3
模拟注册
PWMB
3
4
4
4
4
4
低电压
4
QUADRATURE
解码器0
/四定时器
QUADRATURE
解码器1
/四定时器B
四定时器C
打断
调节器
程序控制器
硬件循环机组
地址
GENERATION
单位
数据ALU
16 x 16 + 36
36位MAC
3个16位输入寄存器
两个36位累加器
操作
单位
4
2
4
2
2
程序存储器
61440 ×16闪光
2048 ×16的SRAM
引导闪存
2048× 16闪光
数据存储器
8192 ×16闪光
4096 ×16的SRAM
PAB
PDB
IPBB
控制
16
PLL
CLKO
四定时器D
/ ALT Func键
CAN 2.0A / B
SCI0
or
GPIO
SCI1
or
GPIO
SPI
or
GPIO
专用
GPIO
XDB2
CGDB
XAB1
XAB2
16-Bit
56800
CORE
XTAL
CLOCK GEN
EXTAL
打断
控制
16
COP /
看门狗
COP复位
模块控制
地址总线[ 8:0]
数据总线〔 15:0]
2
4
14
应用
化专用
内存&
外设
IPBus桥
( IPBB )
公共汽车
接口
单位
地址总线
开关
数据总线
开关
公共汽车
控制
A[00:05]
6
10
16
PS选择
DS选择
WR启用
RD启用
A [ 06:15 ]或
GPIO - E2 : E3 &
GPIO - A0 : A7
D[00:15]
*
包括TCS引脚是保留给工厂使用,并连接到VSS
56F807框图
56F807技术数据技术数据,版本15
飞思卡尔半导体公司
3
第一部分概述
1.1 56F807特点
1.1.1
处理核心
高效的16位56800系列采用双哈佛架构控制器引擎
多达40个每秒百万条指令( MIPS )在80MHz的核心频率
单周期16
×
16位的并行乘法器 - 累加器( MAC)的
两个36位累加器,包括扩展位
16位双向桶形移位器
具有独特的处理器的寻址模式并行指令集
硬件DO和REP循环
三个内部地址总线和一个外部地址总线
四个内部数据总线和一个外部数据总线
指令集同时支持DSP和控制器功能
控制器寻址风格的紧凑型码模式和指令
高效C编译器和局部变量的支持
软件子程序和中断堆栈深度仅受内存的限制
JTAG /一旦调试编程接口
1.1.2
内存
哈佛架构允许多达三同时访问程序和数据存储器
片上存储器包括一个低成本,高容量的闪存解决方案
— 60K
×
闪存程序存储器的16位字
— 2K
×
的程序RAM的16位字
— 8K
×
数据闪存的16位字
— 4K
×
数据RAM的16位字
— 2K
×
引导闪存的16位字
片外存储器扩展功能的可编程为0 , 4,8 ,或12的等待状态
- 多达64K
×
数据存储器16位
- 多达64K
×
程序存储器16位
1.1.3
外围电路的56F807
两个脉宽调制器模块各有六个PWM输出, 3电流检测输入和四个
故障输入,容错设计,插入死区时间,同时支持中心 - 边沿对齐模式
4个12位模拟至数字转换器(ADC ) ,它支持四个同时与转换
四, 4芯多路输入; ADC和PWM模块可以同步
每个单元有四个输入或两个附加的四定时器的两个正交解码器
56F807技术数据技术数据,版本15
4
飞思卡尔半导体公司
56F807说明
两个专用的通用四定时器共六个引脚:定时器C有两个引脚,定时器D带
四个引脚
CAN 2.0 B模块,带2针端口,用于发送和接收
两个串行通信各有两个引脚(或四个额外的GPIO线)接口
串行外设接口( SPI ),可配置4针端口(或四个额外的GPIO线)
计算机正常操作(COP )看门狗定时器
两个专用的外部中断引脚
14专用的通用I / O( GPIO)引脚, 18多路GPIO引脚
外部复位输入管脚硬件复位
外部复位输出引脚复位系统
JTAG /片上仿真(一次 )的不显眼,处理器速度无关调试
软件编程,锁相环基于频率合成器,用于在控制器的核心时钟
1.1.4
能源信息
在制造高密度CMOS与5V兼容, TTL兼容的数字输入
采用3.3V单电源供电
片上稳压器为数字和模拟电路,以降低成本和减少噪音
等待和停止模式下可用
1.2 56F807说明
该56F807是处理器的56800芯基家族的一个成员。它结合,在单个芯片上,该
一个DSP的处理能力和微控制器具有灵活的外设的功能
创建一个极具成本效益的解决方案。由于其成本低,配置灵活和紧凑的
程序代码,所述56F807是非常适合于许多应用。该56F807包括很多外设
这是用于诸如运动控制,智能家电,步进电机,编码器特别有用,
转速计,限位开关,电源及控制,汽车控制,发动机管理,噪声
抑制,远程电表抄表,工业控制电源,照明和自动化。
56800的核心是基于哈佛式的建筑,包括在经营的三个执行单位
是平行的,从而允许在每个指令周期的六个之多的操作。该MCU式的编程模型和
优化的指令集允许直接的新一代高效,紧凑的DSP和控制代码。
该指令集也是C / C ++编译器的高效,使优化的快速发展
控制应用。
的56F807支持从内部或外部存储器执行程序。两个数据操作数可以
从每个指令周期的片上数据RAM存取。该56F807还提供了两个外部
专用的中断线路和多达32个通用输入/输出(GPIO )线,这取决于周
配置。
该56F807控制器包括60K ,程序闪存的16位字和数据闪存8K字(每
编程通过JTAG口)与程序RAM为2K字和数据RAM 4K字。它
还支持从外部存储器执行程序。
56F807技术数据技术数据,版本15
飞思卡尔半导体公司
5
56F805
数据表
初步的技术数据
56F800
16位数字信号控制器
DSP56F805
启16
09/2007
freescale.com
文档修订历史记录
版本历史
启16
变化的说明
补充修订历史。
加入这个文本脚注2
表3-8:
“不过,高脉冲宽度不必
是低脉冲宽度的任何特别的百分比“。
56F805概述
高达40 MIPS在80MHz的核心频率
DSP和MCU功能集成于一个统一的,
C-高效的架构
硬件DO和REP循环
MCU友好的指令集支持DSP
和控制器功能: MAC ,位操作
单元, 14寻址模式
31.5K
×
16位字( 64KB )程序闪存
512
×
16位字( 1KB )程序RAM
4K
×
16位字( 8KB )的数据闪存
2K
×
16位字(4KB)数据RAM
2K
×
16位字( 4KB )引导闪存
高达64K
×
16位字( 128KB )的每一个外部
程序和数据存储器
两个6通道PWM模块
两个4通道, 12位ADC
两个正交解码器
CAN 2.0 B模块
两个串行通信接口(的SCI )
串行外设接口(SPI )
多达四个通用定时器四
JTAG /次
TM
端口进行调试
14专用和共用18条GPIO线路
144引脚LQFP封装
6
3
4
6
PWM输出
电流检测输入
故障输入
PWM输出
电流检测输入
故障输入
A/D1
A/D2
VREF
ADC
PWMA
RSTO
RESET
IRQA
EXTBOOT
IRQB
6
JTAG /
一旦
PORT
VPP
VCAPC V
DD
2
8
V
SS
8*
数字注册
模拟注册
V
DDA
V
SSA
PWMB
低电压
3
4
4
4
4
QUADRATURE
解码器0 /
四定时器A
QUADRATURE
解码器1 /
四B定时器
四定时器C
打断
调节器
程序控制器
硬件循环机组
地址
GENERATION
单位
数据ALU
16 x 16 + 36
36位MAC
3个16位输入寄存器
两个36位累加器
操作
单位
4
2
4
2
2
程序存储器
32252 ×16闪光
512 ×16的SRAM
引导闪存
2048× 16闪光
数据存储器
4096 ×16闪光
2048 ×16的SRAM
PAB
PDB
IPBB
控制
16
四定时器D
/ ALT Func键
CAN 2.0A / B
SCI0
or
GPIO
SCI1
or
GPIO
SPI
or
GPIO
专用
GPIO
XDB2
CGDB
XAB1
XAB2
16-Bit
56800
CORE
PLL
CLKO
XTAL
EXTAL
CLOCK GEN
打断
控制
16
COP /
看门狗
COP复位
模块控制
地址总线[ 8:0]
数据总线〔 15:0]
2
4
14
应用
化专用
内存&
外设
IPBus桥
( IPBB )
公共汽车
接口
单位
地址总线
开关
数据总线
开关
公共汽车
控制
A[00:05]
6
10
16
PS选择
DS选择
WR启用
RD启用
A [ 06:15 ]或
GPIO - E2 : E3 &
GPIO - A0 : A7
D[00:15]
56F805框图
*
包括TCS引脚是保留给工厂使用,并连接到VSS
56F805技术数据,版本16
飞思卡尔半导体公司
3
第一部分概述
1.1 56F805特点
1.1.1
处理核心
高效的16位56800系列采用双哈佛架构处理器引擎
多达40个每秒百万条指令( MIPS )在80MHz的核心频率
单周期16
×
16位的并行乘法器 - 累加器( MAC)的
两个36位累加器,包括扩展位
16位双向桶形移位器
具有独特的处理器的寻址模式并行指令集
硬件DO和REP循环
三个内部地址总线和一个外部地址总线
四个内部数据总线和一个外部数据总线
指令集同时支持DSP和控制器功能
控制器寻址风格的紧凑型码模式和指令
高效C编译器和局部变量的支持
软件子程序和中断堆栈深度仅受内存的限制
JTAG /一旦调试编程接口
1.1.2
内存
哈佛架构允许多达三同时访问程序和数据存储器
片上存储器包括一个低成本,高容量的闪存解决方案
— 31.5K
×
的程序闪存的16位字
— 512
×
的程序RAM的16位字
- 4K × 16位数据字的Flash
— 2K
×
数据RAM的16位字
— 2K
×
引导闪存的16位字
片外存储器扩展功能的可编程为0 , 4,8 ,或12的等待状态
- 多达64K
×
数据存储器16位
- 多达64K
×
程序存储器16位
1.1.3
外围电路的56F805
两个脉宽调制器模块各有六个PWM输出, 3电流检测输入和四个
故障输入,容错设计与死区时间插入;支持中心 - 边沿对齐模式
两个12位模拟数字转换器( ADC ),它同时支持两个转换; ADC和
PWM模块可以同步
每个单元有四个输入或两个附加的四定时器的两个正交解码器
56F805
技术数据,版本16
4
飞思卡尔半导体公司
56F805说明
两个通用定时器四共六个引脚:定时器C有两个引脚,定时器D四个引脚
CAN 2.0 B模块,带2针端口,用于发送和接收
两个串行通信接口,每两个引脚(或四个额外的GPIO线)
串行外设接口( SPI ),可配置4针端口(或四个额外的GPIO线)
14专用的通用I / O( GPIO)引脚, 18多路GPIO引脚
计算机正常操作(COP )看门狗定时器
两个专用的外部中断引脚
外部复位输入管脚硬件复位
外部复位输出引脚复位系统
JTAG /片上仿真(一次 )模块不显眼,处理器速度无关调试
软件编程,锁相环基于频率合成器,用于在控制器的核心时钟
1.1.4
能源信息
在制造高密度CMOS与5V兼容, TTL兼容的数字输入
采用3.3V单电源供电
片上稳压器为数字和模拟电路,以降低成本和减少噪音
等待和停止模式下可用
1.2 56F805说明
该56F805是处理器的56800芯基家族的一个成员。它结合,在单个芯片上,该
一个DSP的处理能力和微控制器具有灵活的外设的功能
创建一个极具成本效益的解决方案。由于其成本低,配置灵活和紧凑的
程序代码,所述56F805是非常适合于许多应用。该56F805包括很多外设
这是用于诸如运动控制,智能家电,步进电机,编码器特别有用,
转速计,限位开关,电源及控制,汽车控制,发动机管理,噪声
抑制,远程电表抄表,工业控制,电源,照明和自动化。
56800的核心是基于哈佛式的建筑,包括在经营的三个执行单位
是平行的,从而允许在每个指令周期的六个之多的操作。微处理器编程风格
模型和优化的指令集使率直代高效,紧凑的代码为
MCU和DSP应用。该指令集也是高效的C编译器,能够迅速实现
开发优化控制应用。
的56F805支持从内部或外部存储器执行程序。两个数据操作数可以
从每个指令周期的片上数据RAM存取。该56F805还提供了两个外部
专用中断线,以及多达32个通用输入/输出(GPIO )线,这取决于
外设配置。
该56F805控制器包括程序闪存31.5K字( 16位)和数据闪存4K字(每
编程通过JTAG口)与程序RAM的512字和数据RAM 2K字。它
还支持从外部存储器( 64K )程序执行。
56F805技术数据,版本16
飞思卡尔半导体公司
5
查看更多DSP56F805EPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    DSP56F805E
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
DSP56F805E
√ 欧美㊣品
▲10/11+
8290
贴◆插
【dz37.com】实时报价有图&PDF
查询更多DSP56F805E供应信息

深圳市碧威特网络技术有限公司
 复制成功!