56F807说明
两个专用的通用四定时器共六个引脚:定时器C有两个引脚,定时器D带
四个引脚
CAN 2.0 B模块,带2针端口,用于发送和接收
两个串行通信各有两个引脚(或四个额外的GPIO线)接口
串行外设接口( SPI ),可配置4针端口(或四个额外的GPIO线)
计算机正常操作(COP )看门狗定时器
两个专用的外部中断引脚
14专用的通用I / O( GPIO)引脚, 18多路GPIO引脚
外部复位输入管脚硬件复位
外部复位输出引脚复位系统
JTAG /片上仿真(一次 )的不显眼,处理器速度无关调试
软件编程,锁相环基于频率合成器,用于在控制器的核心时钟
1.1.4
能源信息
在制造高密度CMOS与5V兼容, TTL兼容的数字输入
采用3.3V单电源供电
片上稳压器为数字和模拟电路,以降低成本和减少噪音
等待和停止模式下可用
1.2 56F807说明
该56F807是处理器的56800芯基家族的一个成员。它结合,在单个芯片上,该
一个DSP的处理能力和微控制器具有灵活的外设的功能
创建一个极具成本效益的解决方案。由于其成本低,配置灵活和紧凑的
程序代码,所述56F807是非常适合于许多应用。该56F807包括很多外设
这是用于诸如运动控制,智能家电,步进电机,编码器特别有用,
转速计,限位开关,电源及控制,汽车控制,发动机管理,噪声
抑制,远程电表抄表,工业控制电源,照明和自动化。
56800的核心是基于哈佛式的建筑,包括在经营的三个执行单位
是平行的,从而允许在每个指令周期的六个之多的操作。该MCU式的编程模型和
优化的指令集允许直接的新一代高效,紧凑的DSP和控制代码。
该指令集也是C / C ++编译器的高效,使优化的快速发展
控制应用。
的56F807支持从内部或外部存储器执行程序。两个数据操作数可以
从每个指令周期的片上数据RAM存取。该56F807还提供了两个外部
专用的中断线路和多达32个通用输入/输出(GPIO )线,这取决于周
配置。
该56F807控制器包括60K ,程序闪存的16位字和数据闪存8K字(每
编程通过JTAG口)与程序RAM为2K字和数据RAM 4K字。它
还支持从外部存储器执行程序。
56F807技术数据技术数据,版本15
飞思卡尔半导体公司
5