飞思卡尔半导体公司
混合MCU / DSP
56800E核心功能
56853
产品文档
DSP56800E
参考手册
该56800E的详细说明
体系结构, 16位DSP核心处理器
和指令集
56800E内核基于哈佛风格的建筑由三个执行
单元并行工作,使每个指令周期多达六个操作。该
微处理器式的编程模型和优化的指令集使
简单的代高效,紧凑的代码为DSP和MCU应用。
该指令集也是C编译器高效,从而实现快速发展
优化控制应用。 56800E内核的特性包括:
高效的16位混合控制引擎
采用双哈佛架构
120每秒百万条指令
( MIPS ),在120MHz的核心频率
单周期16
x
16位并行
乘法器 - 累加器( MAC)的
4个36位累加器,包括
扩展位
16位双向移位
并行指令集和独特的
寻址模式
硬件DO和REP循环
三个内部地址总线和一个
外部地址总线
四个内部数据总线和一个
外部数据总线
指令集支持DSP和
控制器功能
四个硬件中断级别
五个软件中断级别
控制器风格的寻址方式和
紧凑型码指令
高效的C编译器和局部变量
支持
软件子程序和中断堆栈
深度只受内存限制
JTAG /增强一次调试
编程接口
订单号: DSP56800ERM / D
DSP5685x
用户手册
详细描述中的存储器,
外围设备,以及接口
56853 , 56854 , 56855 , 56857和56858
订单号: DSP5685xUM / D
DSP56853
技术参数
片
电气和时序特定连接的阳离子,
引脚说明和包装
说明
订单号:
DSP56853/D
摘要说明和框图
核心,存储器,外围设备的
和接口
订单号:
DSP56853PB/D
飞思卡尔半导体公司...
DSP56853
产品简介
56853内存功能
哈佛架构允许最多三个
同时访问和编程
数据存储器
片外存储器扩展( EMI)
- 访问高达2 MB的程序
存储器或高达16MB的数据存储器
- 芯片选择逻辑的无缝
接口ROM和SRAM
获奖
开发环境
的Processor Expert ( PE)技术提供了一种快速
应用程序设计(RAD)工具,它结合易于使用
基于构件的软件应用程序的创建与
专家的知识体系。
在CodeWarrior 集成开发环境
( IDE)是代码导航一个复杂的工具,编译
和调试。一套全面的评价
模块( EVM)与开发系统卡将
支持并行工程。一起,PE的
CodeWarrior工具套件和EVM的创建一个全面的,
方便,快捷,高效的可扩展工具的解决方案
发展。
片上存储器
24 KB的SRAM程序
8 KB的SRAM数据
2 KB引导ROM
56853外围电路特点
通用16位定时器四路与
四个外部引脚*
两个串行通信接口
(SCI) *
串行外设接口( SPI )端口*
增强的同步串行接口
( ESSI )模块*
计算机正常操作
( COP ) /看门狗定时器
JTAG /增强型片上仿真
(一次)为不显眼的,实时
调试
六个独立的DMA通道
8位并行主机接口*
时间日( TOD )
高达41 GPIO
*每个外设I / O可用于
交替作为通用I / O
订购信息
部分
DSP56853
DSP56853
供应
电压
1.8V, 3.3V
1.8V, 3.3V
套餐类型
小外形四方扁平封装( LQFP )
小外形四方扁平封装( LQFP )
引脚数
128
128
频率
(兆赫)
120
120
订单号
DSP56853FG120
SPAK56853FG120
摩托罗拉和独特的M标志已在美国专利和商标局注册。这
产品采用超快闪
从技术SST授权。所有其它产品或服务
名称是其各自所有者的财产。 摩托罗拉公司2003
了解更多
产品,
转到: www.freescale.com
DSP56853PB/D
REV 3
有关该