DS42MB200
引脚说明
引脚名称
LI_0+
LI_0
LO_0+
LO_0
LI_1+
LI_1
LO_1+
LO_1
SOA_0+
SOA_0
SOB_0+
SOB_0
SIA_0+
SIA_0
SIB_0+
SIB_0
SOA_1+
SOA_1
SOB_1+
SOB_1
SIA_1+
SIA_1
SIB_1+
SIB_1
MUX_S0
MUX_S1
PREL_0
PREL_1
PRES_0
PRES_1
LB0A
LB0B
LB1A
LB1B
RSV
引脚数
6
7
33
34
30
31
9
10
46
45
4
3
40
39
43
42
22
21
28
27
16
15
19
18
37
13
12
1
36
25
47
48
23
24
26
I
I
I / O
I
O
I
O
描述
反相和非反相port_0的差分输入端在线路侧。 LI_0 +和LI_0-有
内部50Ω连接到内部基准电压。
反相和非反相port_0的差分输出在线路侧。 LO_0 +和LO_0-有
连接到V的内部50Ω
CC
.
反相和非反相PORT_1的差分输入端在线路侧。 LI_1 +和LI_1-有
内部50Ω连接到内部基准电压。
反相和非反相PORT_1的差分输出在线路侧。 LO_1 +和LO_1-有
连接到V的内部50Ω
CC
.
反相和非反相mux_0的差分输出在switch_A侧。 SOA_0 +和SOA_0
- 必须连接到V的内部50Ω
CC
.
反相和非反相mux_0的差分输出在switch_B侧。 SOB_0 +和SOB_0
- 必须连接到V的内部50Ω
CC
.
反相和非反相的差分输入到mux_0在switch_A侧。 SIA_0 +和SIA_0
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相的差分输入到mux_0在switch_B侧。 SIB_0 +和SIB_0
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相mux_1的差分输出在switch_A侧。 SOA_1 +和SOA_1
- 必须连接到V的内部50Ω
CC
.
反相和非反相mux_1的差分输出在switch_B侧。 SOB_1 +和SOB_1
- 必须连接到V的内部50Ω
CC
.
反相和非反相的差分输入到mux_1在switch_A侧。 SIA_1 +和SIA_1
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相的差分输入到mux_1在switch_B侧。 SIB_1 +和SIB_1
- 必须连接到一个内部参考电压内部50Ω 。
一个逻辑低电平MUX_S0选择mux_0切换B. MUX_S0被拉高。默认状态
对于mux_0是开关A.
一个逻辑低电平MUX_S1选择mux_1切换B. MUX_S0被拉高。默认状态
对于mux_1是开关A.
PREL_0和PREL_1选择输出预加重的线路侧驱动器( LO_0 ±和LO_1 ± ) 。
PREL_0和PREL_1被拉高。看
表3
对线侧的预加重电平。
PRES_0和PRES_1选择输出预加重开关侧驱动器( SOA_0 ± , SOB_0的
± , SOA_1 ±和SOB_1 ± ) 。 PRES_0和PRES_1被拉高。看
表4
对于开关
侧的预加重电平。
一个逻辑低电平LB0A能够从SIA_0内部环回路径±到SOA_0 ± 。 LB0A是内部
拉高。
一个逻辑低电平LB0B能够从SIB_0内部环回路径±到SOB_0 ± 。 LB0B是内部
拉高。
一个逻辑低电平LB1A能够从SIA_1内部环回路径±到SOA_1 ± 。 LB1A是内部
拉高。
一个逻辑低电平LB1B能够从SIB_1内部环回路径±到SOB_1 ± 。 LB1B是内部
拉高。
储备引脚以支持工厂测试。该引脚可以悬空,或者连接到GND ,或连接至GND
通过外部下拉电阻。
线路侧高速差分IO的
交换机侧高速差分IO的
O
O
I
I
O
O
I
I
控制( 3.3V LVCMOS )
I
I
I
I
I
I
www.national.com
4