添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符D型号页 > 首字符D的型号第297页 > DS42MB200
DS42MB200双通道4.25 Gbps的2 : 1/1 : 2的CML复用器/缓冲器与发送预加重和接收
均衡
2007年12月7日
DS42MB200
双通道4.25 Gbps的2 : 1/1 : 2的CML复用器/缓冲器与发送预
加重和接收均衡
概述
该DS42MB200是双信号调理2: 1多路转换器
和1: 2扇出缓冲器设计用于背板冗使用
丹西的应用程序。信号调理功能,包括输入
均衡和可编程输出预加重该烯
在FR4能够进行数据通信背板高达4.25 Gbps的。
每一个输入级有一个固定的均衡器来降低ISI失真
从电路板走线。
所有输出驱动器有4个可选的步骤,预加重,以
补偿由长FR4后台传输损耗
飞机和降低确定性抖动。预加重列弗
埃尔斯可以独立控制对线路侧和
开关侧驱动器。从开关内部环回路径
侧输入切换端输出使能以高速系统测试 -
ING 。所有的接收器输入和驱动器输出在内部
端接100Ω差分端接电阻。
特点
1 - 4.25 Gbps的全差分数据路径
固定输入均衡
可编程输出预加重
独立的开关和线路侧的预加重的控制
可编程开关侧环回模式
片上端接
+ 3.3V电源
ESD额定值HBM 6千伏
导致少LLP- 48封装( 7mmx7mmx0.8mm , 0.5毫米
间距)
-40 ° C至+ 85 ° C工作温度范围
应用
背板驱动器或电缆驱动器
冗余和信号调理应用
XAUI
功能框图
20178633
2007美国国家半导体公司
201786
www.national.com
DS42MB200
简化的框图
20178631
www.national.com
2
DS42MB200
接线图
20178632
订单号DS42MB200TSQ
见NS包装数SQA48D
3
www.national.com
DS42MB200
引脚说明
引脚名称
LI_0+
LI_0
LO_0+
LO_0
LI_1+
LI_1
LO_1+
LO_1
SOA_0+
SOA_0
SOB_0+
SOB_0
SIA_0+
SIA_0
SIB_0+
SIB_0
SOA_1+
SOA_1
SOB_1+
SOB_1
SIA_1+
SIA_1
SIB_1+
SIB_1
MUX_S0
MUX_S1
PREL_0
PREL_1
PRES_0
PRES_1
LB0A
LB0B
LB1A
LB1B
RSV
引脚数
6
7
33
34
30
31
9
10
46
45
4
3
40
39
43
42
22
21
28
27
16
15
19
18
37
13
12
1
36
25
47
48
23
24
26
I
I
I / O
I
O
I
O
描述
反相和非反相port_0的差分输入端在线路侧。 LI_0 +和LI_0-有
内部50Ω连接到内部基准电压。
反相和非反相port_0的差分输出在线路侧。 LO_0 +和LO_0-有
连接到V的内部50Ω
CC
.
反相和非反相PORT_1的差分输入端在线路侧。 LI_1 +和LI_1-有
内部50Ω连接到内部基准电压。
反相和非反相PORT_1的差分输出在线路侧。 LO_1 +和LO_1-有
连接到V的内部50Ω
CC
.
反相和非反相mux_0的差分输出在switch_A侧。 SOA_0 +和SOA_0
- 必须连接到V的内部50Ω
CC
.
反相和非反相mux_0的差分输出在switch_B侧。 SOB_0 +和SOB_0
- 必须连接到V的内部50Ω
CC
.
反相和非反相的差分输入到mux_0在switch_A侧。 SIA_0 +和SIA_0
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相的差分输入到mux_0在switch_B侧。 SIB_0 +和SIB_0
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相mux_1的差分输出在switch_A侧。 SOA_1 +和SOA_1
- 必须连接到V的内部50Ω
CC
.
反相和非反相mux_1的差分输出在switch_B侧。 SOB_1 +和SOB_1
- 必须连接到V的内部50Ω
CC
.
反相和非反相的差分输入到mux_1在switch_A侧。 SIA_1 +和SIA_1
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相的差分输入到mux_1在switch_B侧。 SIB_1 +和SIB_1
- 必须连接到一个内部参考电压内部50Ω 。
一个逻辑低电平MUX_S0选择mux_0切换B. MUX_S0被拉高。默认状态
对于mux_0是开关A.
一个逻辑低电平MUX_S1选择mux_1切换B. MUX_S0被拉高。默认状态
对于mux_1是开关A.
PREL_0和PREL_1选择输出预加重的线路侧驱动器( LO_0 ±和LO_1 ± ) 。
PREL_0和PREL_1被拉高。看
表3
对线侧的预加重电平。
PRES_0和PRES_1选择输出预加重开关侧驱动器( SOA_0 ± , SOB_0的
± , SOA_1 ±和SOB_1 ± ) 。 PRES_0和PRES_1被拉高。看
表4
对于开关
侧的预加重电平。
一个逻辑低电平LB0A能够从SIA_0内部环回路径±到SOA_0 ± 。 LB0A是内部
拉高。
一个逻辑低电平LB0B能够从SIB_0内部环回路径±到SOB_0 ± 。 LB0B是内部
拉高。
一个逻辑低电平LB1A能够从SIA_1内部环回路径±到SOA_1 ± 。 LB1A是内部
拉高。
一个逻辑低电平LB1B能够从SIB_1内部环回路径±到SOB_1 ± 。 LB1B是内部
拉高。
储备引脚以支持工厂测试。该引脚可以悬空,或者连接到GND ,或连接至GND
通过外部下拉电阻。
线路侧高速差分IO的
交换机侧高速差分IO的
O
O
I
I
O
O
I
I
控制( 3.3V LVCMOS )
I
I
I
I
I
I
www.national.com
4
DS42MB200
引脚名称
动力
V
CC
引脚数
2, 8, 14, 20,
29, 35, 38,
44
I / O
P
描述
V
CC
= 3.3V ± 5%.
每个V
CC
引脚应连接至V
CC
平面通过一个低电感路径,典型地用
经由位于尽可能接近至V的着陆垫
CC
引脚。
建议将具有0.01
μF
或0.1
μF,
X7R,从各V大小- 0402旁路电容器
CC
引脚接地平面。
GND
GND
5, 11, 17, 32,
41
DAP
P
P
接地参考。每个接地引脚应通过一个低被连接到接地平面
电感路径,典型地与经由位于尽可能接近到GND端子的压焊区焊盘。
管芯附着焊盘( DAP)是一种在金属接触的底侧上,位于所述LLP- 48的中心
封装。它应该通过降低接地阻抗被连接到GND层与至少4
和改进封装的热性能。
注意:
I =输入, O =输出, P =电源
功能说明
该DS42MB200是一个信号调节2: 1多路转换器和
1:2的缓冲器设计为支持端口冗余高达4.25
Gbps的。每一个输入级有一个固定的均衡器,它提供
均衡,以补偿传输损耗5dB左右
从短背板走线(约10英寸背板) 。
输出驱动器具有预加重(驾驶员侧均衡)
以补偿底板的传输损耗,它
正在开车。驱动条件下的输出信号,使得所述
较低的频率和较高频率的脉冲达到近似
三方共同相同的幅度在底板的端部,并
最小化所引起的振幅的确定性抖动显示
奇偶校验。该DS42MB200提供4个步骤可由用户选择的
预加重范围从0 ,-3, -6 ,-9 dB的处理昼夜温差
同的长度背板。图1显示了一个驱动器的预
重点波形。预加重的持续时间是200ps的
名义上,对应于0.75位宽度以4 Gbps 。预
开关侧和线路侧的重视水平可以individu-
盟友编程。
高速输入是自偏置到1.5V左右,并
专为交流耦合。输入是兼容于大多数
交流耦合的差分信号如LVDS , LVPECL和
慢性粒细胞白血病。
表1.逻辑表进行多重CONTROLS
MUX_S0
0
1(默认)
MUX_S1
0
1(默认)
MUX功能
MUX_0选择switch_B输入, SIB_0 ± 。
MUX_0选择switch_A输入, SIA_0 ± 。
MUX功能
MUX_1选择switch_B输入, SIB_1 ± 。
MUX_1选择switch_A输入, SIA_0 ± 。
表2.逻辑表环回控制
LB0A
0
1(默认)
LB0B
0
1(默认)
LB1A
0
1(默认)
LB1B
0
1(默认)
环回功能
实现从SIA_0环回±到SOA_0 ± 。
正常模式。环回禁用。
环回功能
实现从SIB_0环回±到SOB_0 ± 。
正常模式。环回禁用。
环回功能
实现从SIA_1环回±到SOA_1 ± 。
正常模式。环回禁用。
环回功能
实现从SIB_1环回±到SOB_1 ± 。
正常模式。环回禁用。
5
www.national.com
DS42MB200双通道4.25 Gbps的2 : 1/1 : 2的CML复用器/缓冲器与发送预加重和接收
均衡
2007年12月7日
DS42MB200
双通道4.25 Gbps的2 : 1/1 : 2的CML复用器/缓冲器与发送预
加重和接收均衡
概述
该DS42MB200是双信号调理2: 1多路转换器
和1: 2扇出缓冲器设计用于背板冗使用
丹西的应用程序。信号调理功能,包括输入
均衡和可编程输出预加重该烯
在FR4能够进行数据通信背板高达4.25 Gbps的。
每一个输入级有一个固定的均衡器来降低ISI失真
从电路板走线。
所有输出驱动器有4个可选的步骤,预加重,以
补偿由长FR4后台传输损耗
飞机和降低确定性抖动。预加重列弗
埃尔斯可以独立控制对线路侧和
开关侧驱动器。从开关内部环回路径
侧输入切换端输出使能以高速系统测试 -
ING 。所有的接收器输入和驱动器输出在内部
端接100Ω差分端接电阻。
特点
1 - 4.25 Gbps的全差分数据路径
固定输入均衡
可编程输出预加重
独立的开关和线路侧的预加重的控制
可编程开关侧环回模式
片上端接
+ 3.3V电源
ESD额定值HBM 6千伏
导致少LLP- 48封装( 7mmx7mmx0.8mm , 0.5毫米
间距)
-40 ° C至+ 85 ° C工作温度范围
应用
背板驱动器或电缆驱动器
冗余和信号调理应用
XAUI
功能框图
20178633
2007美国国家半导体公司
201786
www.national.com
DS42MB200
简化的框图
20178631
www.national.com
2
DS42MB200
接线图
20178632
订单号DS42MB200TSQ
见NS包装数SQA48D
3
www.national.com
DS42MB200
引脚说明
引脚名称
LI_0+
LI_0
LO_0+
LO_0
LI_1+
LI_1
LO_1+
LO_1
SOA_0+
SOA_0
SOB_0+
SOB_0
SIA_0+
SIA_0
SIB_0+
SIB_0
SOA_1+
SOA_1
SOB_1+
SOB_1
SIA_1+
SIA_1
SIB_1+
SIB_1
MUX_S0
MUX_S1
PREL_0
PREL_1
PRES_0
PRES_1
LB0A
LB0B
LB1A
LB1B
RSV
引脚数
6
7
33
34
30
31
9
10
46
45
4
3
40
39
43
42
22
21
28
27
16
15
19
18
37
13
12
1
36
25
47
48
23
24
26
I
I
I / O
I
O
I
O
描述
反相和非反相port_0的差分输入端在线路侧。 LI_0 +和LI_0-有
内部50Ω连接到内部基准电压。
反相和非反相port_0的差分输出在线路侧。 LO_0 +和LO_0-有
连接到V的内部50Ω
CC
.
反相和非反相PORT_1的差分输入端在线路侧。 LI_1 +和LI_1-有
内部50Ω连接到内部基准电压。
反相和非反相PORT_1的差分输出在线路侧。 LO_1 +和LO_1-有
连接到V的内部50Ω
CC
.
反相和非反相mux_0的差分输出在switch_A侧。 SOA_0 +和SOA_0
- 必须连接到V的内部50Ω
CC
.
反相和非反相mux_0的差分输出在switch_B侧。 SOB_0 +和SOB_0
- 必须连接到V的内部50Ω
CC
.
反相和非反相的差分输入到mux_0在switch_A侧。 SIA_0 +和SIA_0
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相的差分输入到mux_0在switch_B侧。 SIB_0 +和SIB_0
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相mux_1的差分输出在switch_A侧。 SOA_1 +和SOA_1
- 必须连接到V的内部50Ω
CC
.
反相和非反相mux_1的差分输出在switch_B侧。 SOB_1 +和SOB_1
- 必须连接到V的内部50Ω
CC
.
反相和非反相的差分输入到mux_1在switch_A侧。 SIA_1 +和SIA_1
- 必须连接到一个内部参考电压内部50Ω 。
反相和非反相的差分输入到mux_1在switch_B侧。 SIB_1 +和SIB_1
- 必须连接到一个内部参考电压内部50Ω 。
一个逻辑低电平MUX_S0选择mux_0切换B. MUX_S0被拉高。默认状态
对于mux_0是开关A.
一个逻辑低电平MUX_S1选择mux_1切换B. MUX_S0被拉高。默认状态
对于mux_1是开关A.
PREL_0和PREL_1选择输出预加重的线路侧驱动器( LO_0 ±和LO_1 ± ) 。
PREL_0和PREL_1被拉高。看
表3
对线侧的预加重电平。
PRES_0和PRES_1选择输出预加重开关侧驱动器( SOA_0 ± , SOB_0的
± , SOA_1 ±和SOB_1 ± ) 。 PRES_0和PRES_1被拉高。看
表4
对于开关
侧的预加重电平。
一个逻辑低电平LB0A能够从SIA_0内部环回路径±到SOA_0 ± 。 LB0A是内部
拉高。
一个逻辑低电平LB0B能够从SIB_0内部环回路径±到SOB_0 ± 。 LB0B是内部
拉高。
一个逻辑低电平LB1A能够从SIA_1内部环回路径±到SOA_1 ± 。 LB1A是内部
拉高。
一个逻辑低电平LB1B能够从SIB_1内部环回路径±到SOB_1 ± 。 LB1B是内部
拉高。
储备引脚以支持工厂测试。该引脚可以悬空,或者连接到GND ,或连接至GND
通过外部下拉电阻。
线路侧高速差分IO的
交换机侧高速差分IO的
O
O
I
I
O
O
I
I
控制( 3.3V LVCMOS )
I
I
I
I
I
I
www.national.com
4
DS42MB200
引脚名称
动力
V
CC
引脚数
2, 8, 14, 20,
29, 35, 38,
44
I / O
P
描述
V
CC
= 3.3V ± 5%.
每个V
CC
引脚应连接至V
CC
平面通过一个低电感路径,典型地用
经由位于尽可能接近至V的着陆垫
CC
引脚。
建议将具有0.01
μF
或0.1
μF,
X7R,从各V大小- 0402旁路电容器
CC
引脚接地平面。
GND
GND
5, 11, 17, 32,
41
DAP
P
P
接地参考。每个接地引脚应通过一个低被连接到接地平面
电感路径,典型地与经由位于尽可能接近到GND端子的压焊区焊盘。
管芯附着焊盘( DAP)是一种在金属接触的底侧上,位于所述LLP- 48的中心
封装。它应该通过降低接地阻抗被连接到GND层与至少4
和改进封装的热性能。
注意:
I =输入, O =输出, P =电源
功能说明
该DS42MB200是一个信号调节2: 1多路转换器和
1:2的缓冲器设计为支持端口冗余高达4.25
Gbps的。每一个输入级有一个固定的均衡器,它提供
均衡,以补偿传输损耗5dB左右
从短背板走线(约10英寸背板) 。
输出驱动器具有预加重(驾驶员侧均衡)
以补偿底板的传输损耗,它
正在开车。驱动条件下的输出信号,使得所述
较低的频率和较高频率的脉冲达到近似
三方共同相同的幅度在底板的端部,并
最小化所引起的振幅的确定性抖动显示
奇偶校验。该DS42MB200提供4个步骤可由用户选择的
预加重范围从0 ,-3, -6 ,-9 dB的处理昼夜温差
同的长度背板。图1显示了一个驱动器的预
重点波形。预加重的持续时间是200ps的
名义上,对应于0.75位宽度以4 Gbps 。预
开关侧和线路侧的重视水平可以individu-
盟友编程。
高速输入是自偏置到1.5V左右,并
专为交流耦合。输入是兼容于大多数
交流耦合的差分信号如LVDS , LVPECL和
慢性粒细胞白血病。
表1.逻辑表进行多重CONTROLS
MUX_S0
0
1(默认)
MUX_S1
0
1(默认)
MUX功能
MUX_0选择switch_B输入, SIB_0 ± 。
MUX_0选择switch_A输入, SIA_0 ± 。
MUX功能
MUX_1选择switch_B输入, SIB_1 ± 。
MUX_1选择switch_A输入, SIA_0 ± 。
表2.逻辑表环回控制
LB0A
0
1(默认)
LB0B
0
1(默认)
LB1A
0
1(默认)
LB1B
0
1(默认)
环回功能
实现从SIA_0环回±到SOA_0 ± 。
正常模式。环回禁用。
环回功能
实现从SIB_0环回±到SOB_0 ± 。
正常模式。环回禁用。
环回功能
实现从SIA_1环回±到SOA_1 ± 。
正常模式。环回禁用。
环回功能
实现从SIB_1环回±到SOB_1 ± 。
正常模式。环回禁用。
5
www.national.com
查看更多DS42MB200PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    DS42MB200
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:1229871090 复制
电话:400-15695632345
联系人:薛女士
地址:宣州区麒麟大道11号-102
DS42MB200
德州仪器
24+
1002
MODULE
全新原装现货原盒原标实拍欢迎询价
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
DS42MB200
√ 欧美㊣品
▲10/11+
7946
贴◆插
【dz37.com】实时报价有图&PDF
查询更多DS42MB200供应信息

深圳市碧威特网络技术有限公司
 复制成功!