DS1553
64kB的,非易失,同比2000兼容
时钟RAM
www.maxim-ic.com
概述
该DS1553是一款全功能的, 2000年的标准
( Y2KC )实时时钟/日历( RTC),具有RTC
报警器,看门狗定时器,上电复位,电池
监测和8K ×8非易失性静态RAM 。用户
在DS1553中访问所有的寄存器是
通过一单字节宽接口,如图
图1. RTC寄存器包含世纪,年,
月,日,星期,时,分,秒的数据
24小时BCD格式。修正了一个月的一天
闰年是自动进行的。
特点
§
§
集成的NV SRAM , RTC ,水晶,电源失效
控制电路和锂电池
时钟寄存器相同的访问到
静态RAM ;这些寄存器是居住在16
热门RAM单元
拥有超过10年的完全不挥发
在没有电源的操作
精确的上电复位
可编程看门狗定时器和RTC报警
BCD编码的年,月,日,星期,时,
分钟,并具有自动闰年秒
补偿有效期至2100年
电池电压指示标志
电源失效写保护允许
±10%
V
CC
电源容差
锂能源电
断开,维持保鲜状态,直到电源
施加首次
§
§
§
§
订购信息
部分
DS1553-100
DS1553-70
DS1553P-100
DS1553P-70
DS1553W-120
DS1553W-150
DS1553WP-120
DS1553WP-150
DS9034PCX*
PIN- PACKAGE
28 EDIP
28 EDIP
34的PowerCap
34的PowerCap
28 EDIP
28 EDIP
34的PowerCap
34的PowerCap
—
V
CC
(V)
5.0
5.0
5.0
5.0
3.3
3.3
3.3
3.3
—
顶标
DS1553-100
DS1553-070
DS1553P-100
DS1553P-70
DS1553W-120
DS1553W-150
DS1553WP-120
DS1553WP-150
DS9034PCX
§
§
§
*
的PowerCap需要,必须单独订购。
销刀豆网络gurations
顶视图
RST
A12
A7
A6
A5
A4
A3
A2
A1
A0
DQ0
DQ1
DQ2
GND
1
28
2
27
3
DS1553
26
4
25
5
24
6
23
7
22
8
21
9
20
10
19
11
18
12
17
13
16
14
15
V
CC
WE
IRQ / FT
A8
A9
A11
OE
A10
CE
DQ7
DQ6
DQ5
DQ4
DQ3
IRQ / FT
北卡罗来纳州
北卡罗来纳州
RST
V
CC
WE
OE
CE
DQ7
DQ6
DQ5
DQ4
DQ3
DQ2
DQ1
DQ0
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
34
33
32
31
30
29
28
27
26
25
24
23
22
21
20
19
18
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
北卡罗来纳州
A12
A11
A10
A9
A8
A7
A6
A5
A4
A3
A2
A1
A0
DS1553
28引脚密封封装
( 700密耳扩展)
X1
GND
V
BAT
X2
34 -PIN PowerCap模板
(使用DS9034PCX的PowerCap )
的PowerCap是达拉斯半导体公司的注册商标。
注意:
该器件的一些修订可能偏离称为勘误表公布的规格。任何器件的多个版本
可能同时获得通过不同的销售渠道。欲了解器件勘误表的信息,请点击这里:
www.maxim-ic.com/errata 。
1 19
REV : 022304
DS1553 64kB的,非易失,年度-2000兼容时钟RAM
引脚说明
A0–A12
DQ0–DQ7
IRQ
/ FT
RST
CE
OE
WE
- 地址输入
- 数据输入/输出
- 中断,频率测试输出
(漏极开路)
- 上电复位输出(开漏)
- 芯片使能
- 输出使能
- 写使能
- 电源输入
- 地面
- 无连接
V
CC
GND
北卡罗来纳州
详细说明
在DS1553 RTC寄存器是双缓冲到内部和外部集。用户具有直接
访问外部集。时钟/日历更新到外部组寄存器可以被禁用和
能够允许用户访问静态数据。假设内部振荡器被打开时,内部
组寄存器被连续地更新。出现这种情况,无论外部寄存器的设置来保障
该精确的RTC信息总是保持。
在DS1553已经中断(
IRQ
/ FT )和复位(
RST
),其可被用于控制CPU的活动输出。
该
IRQ
/ FT中断输出可以用来产生一个外部中断当RTC寄存器值
匹配用户设定的报警值。中断始终可用,而该设备是从供电
系统电源,并且它可以被编程时,在电池供电的状态下,作为一个发生
系统唤醒。无论是
IRQ
/ FT或
RST
输出也可以被用来作为CPU的看门狗定时器。中央处理器
活动监视和一个中断,或者如果没有检测到正确的活动复位输出被激活
在编程的限制。在DS1553上电复位可用来检测系统掉电或
故障,可容纳在一个安全的复位状态,直到CPU正常电源恢复和稳定。该
RST
输出用于此功能。
该DS1553还包含自己的电源故障电路,自动取消选择该设备时,
V
CC
供应进入超差的情况。该功能提供的数据安全性的高度
不可预测的系统在运行过程中通过低V带来的
CC
的水平。
套餐
在DS1553采用28引脚DIP和34引脚PowerCap模块可用。 28引脚DIP模块
集成了晶体,锂能量源,并在一个封装中的硅。 34引脚PowerCap模块
板被设计为连接到一个单独的PowerCap ( DS9034PCX )接触,其中包含
晶振和电池。这种设计允许PowerCap配合被安装在DS1553P的顶端后
表面贴装过程完成。表面贴装工艺后安装的PowerCap
防止损坏晶体和电池由于需要回流焊接的高温。该
的PowerCap被锁定式设计,防止反向插入。 PowerCap模块板和安装PowerCap排序
分别与装运在分开的容器。为的PowerCap的部件号为DS9034PCX 。
2 19
DS1553 64kB的,非易失,年度-2000兼容时钟RAM
图1.框图
表1.操作模式
V
CC
CE
V
IH
V
CC
& GT ; V
PF
V
IL
V
IL
V
IL
V
SO
& LT ; V
CC
& LT ; V
PF
& LT ; V
BAT
X
X
OE
X
X
V
IL
V
IH
X
X
WE
X
V
IL
V
IH
V
IH
X
X
DQ0–DQ7
高-Z
D
IN
D
OUT
高-Z
高-Z
高-Z
模式
DESELECT
写
读
读
DESELECT
数据保留
动力
待机
活跃
活跃
活跃
CMOS待机
电池电流
数据读时
在DS1553处于读模式时
CE
(芯片使能)为低和
WE
(写使能)为高。该
设备结构允许的纹波通过访问任何有效地址的位置。有效的数据可在
的数据输入/输出( DQ)内吨销
AA
之后的最后一个地址输入是稳定的,其前提是
CE
和
OE
存取时间是满意的。如果
CE
or
OE
访问时间得不到满足,有效的数据是可用的,在后者
芯片使能访问(T
CEA
),或者在输出使能访问时间(t
OEA
) 。的DQ引脚的状态由控制
CE
和
OE
。如果输出为t之前激活
AA
中,数据线被驱动到一个中间状态,直到
t
AA
。如果地址输入,而改变
CE
和
OE
仍然有效,输出数据仍然有效
输出数据保持时间(t
OH
),但将会进入不确定的,直到下一个地址的访问。
数据写入模式
在DS1553中写入模式时
WE
和
CE
处于其活性状态。写的是开始
参考后者发生过渡
WE
or
CE
。该地址必须在整个持有有效
该循环。
CE
和
WE
必须返回非活动最少的t
WR
之前的随后启动
读或写周期。数据必须是有效的吨
DS
之前写的结尾,并保持有效吨
DH
之后。在典型应用中,该
OE
信号是在写周期期间高。不过,
OE
可以是有源
只要小心与数据总线,以避免总线冲突。如果
OE
低前
WE
3 19
DS1553 64kB的,非易失,年度-2000兼容时钟RAM
转变为低电平时,数据总线能够成为活性与由地址输入所定义的读数据。低
在过渡
WE
然后禁用输出吨
WEZ
后
WE
变为有效。
数据保持方式
5V器件是完全可访问的,并且可以写入数据并仅当V读
CC
大于V
PF
.
然而,当V
CC
下面是电源失效点(V
PF
) -The点处写保护时,该
内部时钟寄存器和SRAM从任何接入受阻。当V
CC
下降到低于电池开关
点V
SO
(电池电源电平)时,器件的功率是从V切换
CC
引脚和内部备用锂电池
电池。 RTC的操作与SRAM的数据被从电池直至V保持
CC
返回到标称
的水平。
3.3V的器件是完全可访问和可写入数据,仅当V读
CC
大于V
PF
.
当V
CC
低于V
PF
,对设备的访问被禁止。如果V
PF
小于V
SO
时,器件的功率是
从V切换
CC
在内部备用锂电池,当V
CC
低于V
PF
。如果V
PF
较大
比V
SO
,设备电源从V切换
CC
在内部备用锂电池,当V
CC
滴剂
低于V
SO
。 RTC的操作与SRAM的数据被从电池直至V保持
CC
返回到
标称水平。
所有的控制,数据和地址信号必须关机当V
CC
断电。
电池长寿
在DS1553具有被设计为用于时钟活动提供能量的锂动力源和
时钟和RAM中的数据保持在V
CC
供给不存在。这种内部权力的能力
供应足够的DS1553连续供电的设备的使用寿命,其中它是
安装。规范的目的,预期寿命为10年,在+ 25C与内部时钟
振荡器在没有Ⅴ的运行
CC
。每个DS1553是达拉斯半导体公司随其
锂电池的能量源断开,以保证精力充沛的能力。当V
CC
首先施加在一
等级大于Vout
PF
中,锂电池启用备用电池的操作。
内部电池监控器
在DS1553持续监视电池内部的电池电压。在电池电量不足标志( BLF )
该标志位寄存器( 1FF0h的B4 )不可写,应该始终为0时读取。如果图1是以往
目前,疲惫不堪的锂电池便表示,和RTC和RAM两者的内容
值得怀疑。
上电复位
温度补偿比较器电路监视V
CC
的水平。当V
CC
下降到电源失效
跳变点,则
RST
信号(漏极开路)被拉低。当V
CC
返回到正常水平时,
RST
信号
不断被拉低的40毫秒到200毫秒。上电复位功能是独立的实时时钟的
振荡器,因此操作的振荡器是否被使能。
4 19
DS1553 64kB的,非易失,年度-2000兼容时钟RAM
小时运营
表2和下面的段落描述的RTC ,报警器和看门狗功能的操作。
表2.寄存器映射
地址
1FFFh
1FFEh
1FFDh
1FFCh
1FFBh
1FFAh
1FF9h
1FF8h
1FF7h
1FF6h
1FF5h
1FF4h
1FF3h
1FF2h
1FF1h
1FF0h
X
X
X
X
X
OSC
W
WDS
AE
AM4
AM3
AM2
AM1
Y
WF
Y
AF
R
BMB4
Y
Y
Y
X
X
FT
X
X
10小时
10分钟
10秒
10世纪
BMB3
ABE
10日
10小时
10分钟
10秒
Y
0
Y
BLF
Y
0
BMB2
Y
BMB1
Y
数据
B
7
B
6
B
5
10年
X
10 M
10日
X
X
小时
分钟
秒
世纪
BMB0
Y
日期
小时
分钟
秒
Y
0
Y
0
Y
0
RB1
Y
RB0
Y
B
4
B
3
B
2
YEAR
MONTH
日期
天
B
1
B
0
功能/量程
YEAR
MONTH
日期
天
小时
分钟
秒
控制
看门狗
中断
报警日期
报警时间
闹钟分钟
报警秒
未使用
FL AGS
01-31
00-23
00-59
00-59
00-99
01-12
01-31
01-07
00-23
00-59
00-59
00-39
X =未使用,读/写,在写和读控制位
FT =频率测试位
OSC =
振荡器启动/停止位
W =写位
R =读位
WDS =看门狗督导位
BMB0 - BMB4 =看门狗乘数位
RB0 , RB1 =看门狗分辨率位
AE =报警标志启用
Y =未使用,读/写不写和读控制位
ABE =报警在电池备份模式下启用
AM1 - AM4 =报警屏蔽位
WF =看门狗标志
AF =报警标志
0 = 0只读
BLF =电池低标志
时钟振荡器控制
时钟振荡器,可以随时停止。以增加备用锂电池的保质期
源,该振荡器可以被关闭,以减少来自电池的电流消耗。该
OSC
位是
在几秒钟的MSB寄存器( 1FF9h的B7 ) 。将其设置为1振荡器停振;它设置为0的开始
振荡器。在DS1553从达拉斯半导体随时钟振荡器截止,同
该
OSC
位设置为1 。
读时钟
当读取实时时钟数据,建议停止更新到外部设定双缓冲的RTC
寄存器。这使外部寄存器到静止状态,允许在不寄存器被读出的数据
值在读取过程中发生变化。正常更新的内部寄存器继续,而在此
状态。当1被写入读取位外部更新暂停,控制寄存器( 1FF8h )的B6 。
只要1保持在控制寄存器读出位,更新停止。发出停止后,
寄存器反映RTC计数(星期,日期和时间),这是目前在此刻halt命令
5 19