DM74ALS874B双路4位D类边沿触发触发器与3态输出
1984年4月
修订后的2001年7月
DM74ALS874B
双路4位D类边沿触发触发器
具有三态输出
概述
这双4位寄存器功能图腾柱3 -STATE输出
却将专为驱动高容性设计或
相对低的阻抗负载。高阻抗状态
并增加了高逻辑电平驱动器提供该寄存器
以直接连接到与driv-的能力
荷兰国际集团的公交线路,而无需总线组织系统
为接口或拉组件。它特别吸引力
略去实施缓冲寄存器, I / O端口,双向
tional公交车司机,和工作寄存器。
八触发器的DM74ALS874B是边缘触发
复位此输出的D型触发器。上的积极转变
时钟时, Q输出将被设置为逻辑状态即是
设在D输入。
具有缓冲的输出的控制输入,可以用来放置
在任何一个正常的逻辑状态(高或低八路输出
逻辑电平),或一个高阻抗状态。在高阻抗
ANCE状态输出没有负载,也带动了公交线路
显着。
输出控制不影响内部运作
触发器。即,旧的数据可以被保留或新
数据可以输入连而输出为OFF 。
特点
s
开关规格为50 pF的
s
开关规格保证在整个温度
自命V
CC
范围
s
先进的氧化物隔离,离子注入肖特基TTL
过程
s
三态缓冲器型输出直接驱动的公交线路
s
节省空间的300万包广
s
异步清零
订购代码:
订单号
DM74ALS874BWM
DM74ALS874BNT
包装数
M24B
N24C
包装说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
24引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 , 0.300"宽
在磁带和卷轴可用的设备也。通过附加的后缀字母“X”的订货代码指定。
接线图
2001仙童半导体公司
DS006244
www.fairchildsemi.com
DM74ALS874B
电气特性
在推荐工作的自由空气的温度范围内。所有典型值是在V测
CC
=
5V ,T
A
=
25°C.
符号
参数
条件
民
典型值
V
IK
V
OH
输入钳位电压
高层
输出电压
V
OL
低层
输出电压
I
I
I
IH
I
IL
I
O
I
OZH
I
OZL
I
CC
输入电流最大@
输入电压
高电平输入电流
低电平输入电流
输出驱动电流
关态输出电流
高电平电压应用
关态输出电流
低电平电压应用
电源电流
V
CC
=
5.5V, V
IH
=
2.7V
V
CC
=
5.5V, V
IL
=
0.4V
V
CC
=
5.5V, V
O
=
2.25V
V
CC
=
5.5V, V
IH
=
2V
V
O
=
2.7V
V
CC
=
5.5V, V
IH
=
2V
V
O
=
0.4V
V
CC
=
5.5V
输出打开
输出高电平
输出低电平
输出禁用
14
19
20
30
V
CC
=
4.5V ,我
I
= 18
mA
V
CC
=
4.5V
V
IL
=
V
IL
最大
V
CC
=
4.5V至5.5V
V
CC
=
4.5V
V
IH
=
2V
I
OL
=
24毫安
V
CC
=
5.5V, V
IH
=
7V
I
OH
= 400 A
I
OL
=
12毫安
I
OH
=
最大
2.4
V
CC
2
0.25
0.35
0.4
0.5
0.1
20
0.2
112
20
20
21
30
32
3.2
最大
1.2
单位
V
V
V
V
V
mA
A
mA
mA
A
A
mA
mA
mA
开关特性
在推荐工作的自由空气的温度范围内。
符号
参数
f
最大
t
PLH
t
PHL
t
PZH
t
PZL
t
PHZ
t
PLZ
t
PHL
最大时钟频率
传播延迟时间
低到高电平输出
传播延迟时间
高到低电平输出
输出使能时间
高电平输出
输出使能时间
为低电平输出
输出禁止时间
从高电平输出
输出禁止时间
从低电平输出
传播延迟时间
高到低电平输出
R
L
=
500,,
C
L
=
50 pF的
条件
从
To
民
30
时钟
时钟
产量
控制
产量
控制
产量
控制
产量
控制
明确
任何Q
任何Q
任何Q
任何Q
任何Q
任何Q
任何Q
4
4
4
4
2
3
5
最大
兆赫
14
14
18
18
10
12
17
ns
ns
ns
ns
ns
ns
ns
单位
V
CC
=
4.5V至5.5V
www.fairchildsemi.com
4
DM74ALS874B
物理尺寸
英寸(毫米),除非另有说明
24引脚小外形集成电路( SOIC ) , JEDEC MS- 013 , 0.300"宽
包装数M24B
5
www.fairchildsemi.com