CYV15G0404DXB
独立时钟四路的HOTLink II
收发器,时钟恢复器
特点
■
■
■
■
■
同步LVTTL并行接口
JTAG边界扫描
内置自测试( BIST )于高速链路测试
按通道链路质量指示
模拟信号检测
数字信号检测
在典型的3.3V低功率3W
3.3V单电源供电
256球热增强型BGA
0.25μ BiCMOS技术
JTAG器件ID “ 0C811069'x
四通道收发器为195 1500 MBd的串行
信令速率
总吞吐量高达12千兆位/秒
第二代
的HOTLink
技术
符合多种标准
SMPTE - 292M , SMPTE- 259M , DVB -ASI ,光纤通道, ES-
CON和千兆以太网( IEEE802.3z支持)
10位未编码数据或8B / 10B编码数据
真正独立的通道
每个通道能够:
执行时钟恢复功能
工作在不同的信令速率
传输不同的数据格式
内部锁相环( PLL)的与无外部PLL
组件
每可选的差分PECL兼容的串行输入
通道
内部的直流恢复
每个冗余差分PECL兼容的串行输出
通道
无需外部偏置电阻
信令速率控制的边沿速率
来源相匹配的50Ω传输线
多帧接收成帧器提供对齐选项
逗号或全K28.5检测
单或多字节成帧器的字节对齐
低延时选项
可选择的输入和输出时钟选项
■
■
■
■
■
■
■
■
功能说明
该CYV15G0404DXB独立时钟四路的HOTLink II
收发器是一个点 - 对 - 点或点对多点通信
系统蒸发散积木使数据的传送通过各种
高速串行链路,包括SMPTE 292 , SMPTE 259 ,和
DVB -ASI视频应用。在信号传输速率可以在任何地方
在195到1500 M波特每个串行链路的范围内。每
通道独立运行自己的参考时钟
允许不同的费率。每个传输信道接收并行
在一个输入寄存器中的字符,编码每个字符为
传输,然后将其转换为串行数据。每个接收
信道接收的串行数据,并将其转换为并行数据,
解码的数据转换成字符,并提出这些字符
到输出寄存器。接收到的串行数据,也可以
时钟恢复的与重新传输通过串行输出。
图1
说明独立显卡之间的典型连接
协处理器和相应的CYV15G0404DXB芯片。
■
■
■
■
■
图1的HOTLink II系统连接
10
10
10
10
10
10
10
10
10
10
10
电缆
连接
串行链接
10
独立
通道
CYV15G0404DXB
时钟恢复器
串行链接
串行链接
10
独立
通道
CYV15G0404DXB
时钟恢复器
10
10
10
串行链接
赛普拉斯半导体公司
文件编号: 38-02097牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年12月14日
[+ ]反馈
视频协处理器
视频协处理器
CYV15G0404DXB
该CYV15G0404DXB满足SMPTE- 259M和
根据SMPTE EG34-1999 SMPTE- 292M符合
病理测试要求。
作为第二代的HOTLink装置中, CYV15G0404DXB
扩展了的HOTLink系列具有增强的集成度和
更快的数据速率,同时保持串行链路兼容(数据
命令,和BIST )与其他HOTLink器件。发送
(德克萨斯州)的CYV15G0404DXB四的HOTLink II的部分由
四个独立的字节宽的通道。每个通道接受
在8位数据的字符或预先编码的10位的传输
字符。数据字可被从发送传递
输入寄存器到一个集成的8B / 10B编码器,以提高其
串行传输特性。这些编码的字符
然后序列化和输出双正ECL ( PECL )
在比特速率兼容差分传输线驱动器
10或20倍的输入参考时钟为该信道。
在CYV15G0404DXB四的接收(RX )部分
的HOTLink II由四个独立的字节宽的通道。
每个信道接收来自两个一串行比特流
PECL兼容差分线路接收器,并且使用
完全集成的时钟和数据恢复PLL ,恢复
必需的数据重构的时序信息。每
回收的比特流进行反序列化,并装裱成字符,
8B / 10B解码,并检查传输错误。
恢复解码后的字符会被写入内部
弹性缓冲,并提交到目标主机系统。
集成的8B / 10B编码器或解码器,可以绕过
,在目前外部编码或加密数据系统
并行接口。
并行IO接口可用于各种形式进行配置
架构设计师用手工的时钟,以提供在系统中具有最高的灵活性
tecture 。除了时钟信号的发射路径与本地
基准时钟,所述接收接口还可以被配置来
相对于恢复时钟或本地参考本数据
时钟。
每个发送和接收通道包含独立
BIST模式发生器和检查。这BIST硬件允许
在每个高速串行数据路径速度检测
发送和接收部分,并且在整个互连
链接。
该CYV15G0404DXB是理想的端口应用
不同的数据速率和串行接口标准是必要的
对于每个信道。一些应用包括多格式路由器
和切换。
CYV15G0404DXB收发器逻辑框图
RXDB [7 :0]的
RXSTB [2 :0]的
RXDC [7 :0]的
RXSTC [2 :0]的
RXDD [7 :0]的
RXSTD [2 :0]的
x11
TXDB [7 :0]的
TXCTB [1 :0]的
TXDC [7 :0]的
TXCTC [1 :0]的
TXDD [7 :0]的
TXCTD [1 :0]的
x10
RXDA [7 :0]的
RXSTA [2 :0]的
TXDA [7 :0]的
TXCTA [1 :0]的
REFCLKA ±
REFCLKB ±
REFCLKC ±
REFCLKD ±
x10
x11
x10
x11
x10
x11
相
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
相
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
相
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
相
对齐
卜FF器
编码器
8B/10B
弹性
卜FF器
解码器
8B/10B
成帧器
串行器
解串器
串行器
解串器
串行器
解串器
串行器
解串器
TX
RX
TX
RX
TX
RX
TX
RX
INA1±
INA2±
OUTB1±
OUTB2±
INB1±
INB2±
OUTD1±
OUTD2±
OUTC1±
OUTC2±
文件编号: 38-02097牧师* B
OUTA1±
OUTA2±
INC1±
INC2±
IND1±
IND2±
分页: 44 2
[+ ]反馈