CY7C1381D , CY7C1381F
CY7C1383D , CY7C1383F
18兆位( 512K ×36 / 1M ×18 )流通型SRAM
特点
支持133 MHz的总线操作
512K × 36和1M × 18通用IO
3.3V核心电源(V
DD
)
2.5V或3.3V IO电源(V
DDQ
)
快速时钟到输出时间
- 6.5 ns的(的133 MHz版本)
提供高性能2-1-1-1接入速率
用户可选的突发计数器支持Intel
奔腾
交错式或线性突发序列
独立的处理器和控制器地址选通
同步自定时写
异步输出使能
CY7C1381D / CY7C1383D在JEDEC标准的可
无铅100引脚TQFP封装,无铅和无无铅165球
FBGA封装。 CY7C1381F / CY7C1383F可用
无铅和无无铅119球BGA封装
IEEE 1149.1 JTAG兼容的边界扫描
ZZ睡眠模式选项
功能说明
[1]
该CY7C1381D / CY7C1383D / CY7C1381F / CY7C1383F是
3.3V , 512K ×36和1米x 18通过同步流程
静态存储器,
设计
to
接口
同
快速
微处理器最小胶合逻辑。最大访问
从时钟的上升延迟为6.5纳秒( 133 MHz的版本) 。 2位
片上计数器捕获所述第一地址中的脉冲串和
自动递增地址突发的其余部分
访问。所有同步输入是通过寄存器门
由上升沿触发的控制输入时钟(CLK ) 。该
同步输入包括所有地址,所有的数据输入,
地址流水线芯片使能( CE
1
) ,深度扩展芯片
启用( CE
2
和CE
3 [2]
) ,突发控制输入( ADSC , ADSP ,
和ADV ) ,写入启用( BW
x
和BWE )和全局写
(GW) 。异步输入包括输出使能( OE )
和ZZ引脚。
该
CY7C1381D/CY7C1383D/CY7C1381F/CY7C1383F
允许交错或线性猝发序列,由所选择的
MODE输入引脚。一个高选择一个交错的爆
序列,而一个低电平选择线性脉冲串序列。爆
存取可以与处理器进行地址选通启动
( ADSP )或高速缓存控制器的地址选通脉冲( ADSC )的投入。
地址前进是由地址控制
前进( ADV )的输入。
地址和芯片使注册在上升沿
时钟在地址选通处理器( ADSP )或地址
频闪控制器( ADSC )是活动的。随后爆
地址可以被内部产生由作为控制
提前销( ADV ) 。
该
CY7C1381D/CY7C1383D/CY7C1381F/CY7C1383F
从+ 3.3V核心供电,而所有输出工作
工作于+ 2.5V或+ 3.3V供电。所有输入和输出
是JEDEC标准和JESD8-5兼容。
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
210
70
100兆赫
8.5
175
70
单位
ns
mA
mA
注意事项:
1.为了达到最佳做法或建议,请参考赛普拉斯应用笔记AN1064 ,
SRAM系统设计指南
on
www.cypress.com 。
2. CE
3,
CE
2
对于TQFP只有165 FBGA封装。 119 BGA仅在1芯片使能提供。
赛普拉斯半导体公司
文件编号: 38-05544牧师* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的二月07 , 2007
[+ ]反馈
CY7C1381D , CY7C1381F
CY7C1383D , CY7C1383F
逻辑框图 - CY7C1381D / CY7C1381F
[3]
( 512K ×36 )
A0, A1, A
地址
注册
A
[1:0]
模式
ADV
CLK
BURST Q1
计数器
逻辑
Q0
CLR
ADSC
ADSP
DQ
D
,
DQP
D
BW
D
字节
写注册
DQ
C
,
DQP
C
写注册
DQ
B
,
DQP
B
写注册
写注册
DQ
A
,
DQP
BW
A
BWE
GW
CE1
CE2
CE3
OE
DQ
A
,
DQP
字节
写注册
A
DQ
D
,
DQP
D
字节
写注册
DQ
C
,
DQP
C
写注册
DQ
B
,
DQP
B
BW
C
内存
ARRAY
SENSE
安培
产量
缓冲器
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
BW
B
字节
写注册
启用
注册
输入
注册
睡觉
逻辑框图 - CY7C1383D / CY7C1383F
[3]
( 1M ×18 )
A0,A1,A
模式
ADV
地址
注册
A[1:0]
BURST Q1
计数器
Q0
DQ
B
, DQP
B
BW
B
DQ
B
, DQP
B
写入驱动器
内存
ARRAY
SENSE
安培
产量
缓冲器
DQ
A
, DQP
A
BW
A
BWE
GW
CE
1
CE
2
CE
3
OE
启用
DQ
A
, DQP
A
写入驱动器
输入
注册
的DQ
DQP
A
DQP
B
睡觉
控制
注意:
3. CY7C1381F和CY7C1383F只有1个芯片使能( CE
1
).
文件编号: 38-05544牧师* F
第29页2
[+ ]反馈