添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第11页 > CY7C1373D-133BZI
CY7C1371D
CY7C1373D
18兆位( 512K ×36 / 1M ×18 )
流通SRAM与NOBL 架构
特点
无总线延迟 ( NOBL )架构,消除死
读写周期之间循环
支持高达133 MHz的总线操作零等待
- 数据传送在每个时钟
引脚兼容和功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
注册的输入,流经操作
字节写能力
3.3V / 2.5V IO电源(V
DDQ
)
快速时钟到输出时间
- 6.5纳秒( 133 - MHz器件)
时钟使能( CEN )引脚使能时钟和暂停
手术
同步自定时写
异步输出使能
提供JEDEC标准的无铅100引脚TQFP封装,
无铅和无无铅119球BGA和165球FBGA
封装。
三个芯片使简单的深度扩张
自动断电功能可使用ZZ模式或
CE取消
IEEE 1149.1 JTAG兼容的边界扫描
连拍功能 - 直线或交错突发订单
低待机功耗
功能说明
[1]
该CY7C1371D / CY7C1373D是3.3V , 512K ×36 / 1M ×18
通过突发SRAM专同步流
支持真正的无限回至后端的读/写操作
无等待状态的插入。该CY7C1371D / CY7C1373D是
配备了先进的无总线延迟( NOBL )逻辑
需要启用连续读/写操作与
数据被传送在每个时钟周期。此功能
极大地提高了数据的通过的通过
SRAM中,尤其是在需要频繁的系统写 - 读
转场。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,当其无效
暂停操作和扩展了前面的时钟周期。
从时钟的上升最高接入时延是6.5纳秒( 133 - MHz的
装置) 。
写操作是由两个或四个字节写入控制
选择( BW
X
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了防止总线冲突,
输出驱动器同步数据时三态
一个写序列部分。
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
210
70
100兆赫
8.5
175
70
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05556牧师* F
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2007年7月9日
CY7C1371D
CY7C1373D
逻辑框图 - CY7C1371D ( 512K ×36 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
BURST
逻辑
Q1 A1 “
A0'
Q0
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
输入
注册
读逻辑
E
睡觉
控制
逻辑框图 - CY7C1373D ( 1M ×18 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
BURST
逻辑
Q1 A1 “
A0'
Q0
ADV / LD
BW
A
BW
B
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
WE
OE
CE1
CE2
CE3
ZZ
输入
注册
读逻辑
E
睡觉
控制
文件编号: 38-05556牧师* F
第29页2
CY7C1371D
CY7C1373D
销刀豆网络gurations
100引脚TQFP引脚
ADV / LD
BW
D
BW
C
BW
B
BW
A
CE
1
CE
2
CE
3
V
DD
V
SS
CEN
CLK
WE
OE
A
82
A
100
A
99
A
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
A
字节
BYTE
DQP
C
DQ
C
DQ
C
V
DDQ
V
SS
DQ
C
DQ
C
DQ
C
DQ
C
V
SS
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SS
DQ
D
DQ
D
DQ
D
DQ
D
V
SS
V
DDQ
DQ
D
DQ
D
DQP
D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
81
A
CY7C1371D
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
44
45
46
47
48
49
50
DQP
B
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
DQP
A
BYTE B
一个字节
39
40
41
42
A1
A0
V
SS
模式
V
DD
A
A
A
A
43
A
A
A
NC/144M
NC/288M
文件编号: 38-05556牧师* F
NC/36M
NC/72M
A
A
A
A
第29页3
CY7C1371D
CY7C1373D
销刀豆网络gurations
(续)
100引脚TQFP引脚
ADV / LD
BW
B
BW
A
CE
1
CE
2
CE
3
V
DD
V
SS
CEN
CLK
WE
OE
NC
NC
A
82
100
A
99
A
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
A
83
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
81
A
CY7C1373D
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
43
44
45
46
47
48
49
50
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
38
39
40
41
V
DD
A1
A0
模式
V
SS
A
A
A
A
42
A
A
A
NC/144M
NC/288M
文件编号: 38-05556牧师* F
NC/36M
NC/72M
A
A
A
A
第29页4
CY7C1371D
CY7C1373D
销刀豆网络gurations
(续)
119球BGA引脚
CY7C1371D ( 512K ×36 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC/576M
NC/1G
DQ
C
DQ
C
V
DDQ
DQ
C
DQ
C
V
DDQ
DQ
D
DQ
D
V
DDQ
DQ
D
DQ
D
NC/144M
NC
V
DDQ
2
A
CE
2
A
DQP
C
DQ
C
DQ
C
DQ
C
DQ
C
V
DD
DQ
D
DQ
D
DQ
D
DQ
D
DQP
D
A
NC/72M
TMS
3
A
A
A
V
SS
V
SS
V
SS
BW
C
V
SS
NC
V
SS
BW
D
V
SS
V
SS
V
SS
模式
A
TDI
4
A
ADV / LD
V
DD
NC
CE
1
OE
A
WE
V
DD
CLK
NC
CEN
A1
A0
V
DD
A
TCK
5
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
TDO
6
A
CE
3
A
DQP
B
DQ
B
DQ
B
DQ
B
DQ
B
V
DD
DQ
A
DQ
A
DQ
A
DQ
A
DQP
A
A
NC/36M
NC
7
V
DDQ
NC
NC
DQ
B
DQ
B
V
DDQ
DQ
B
DQ
B
V
DDQ
DQ
A
DQ
A
V
DDQ
DQ
A
DQ
A
NC/288M
ZZ
V
DDQ
CY7C1373D ( 1Mx 18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC/576M
NC/1G
DQ
B
NC
V
DDQ
NC
DQ
B
V
DDQ
NC
DQ
B
V
DDQ
DQ
B
NC
NC/144M
NC/72M
V
DDQ
2
A
CE
2
A
NC
DQ
B
NC
DQ
B
NC
V
DD
DQ
B
NC
DQ
B
NC
DQP
B
A
A
TMS
3
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
NC
V
SS
V
SS
V
SS
模式
A
TDI
4
A
ADV / LD
V
DD
NC
CE
1
OE
A
WE
V
DD
CLK
NC
CEN
A1
A0
V
DD
NC/36M
TCK
5
A
A
A
V
SS
V
SS
V
SS
NC
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
TDO
6
A
CE
3
A
DQP
A
NC
DQ
A
NC
DQ
A
V
DD
NC
DQ
A
NC
DQ
A
NC
A
A
NC
7
V
DDQ
NC
NC
NC
DQ
A
V
DDQ
DQ
A
NC
V
DDQ
DQ
A
NC
V
DDQ
NC
DQ
A
NC/288M
ZZ
V
DDQ
文件编号: 38-05556牧师* F
第29页5
初步
CY7C1371D
CY7C1373D
18兆位( 512K ×36 / 1M ×18 )流通型
SRAM与NOBL 架构
特点
没有公交车Latency ( NoBL )架构消除
读写周期之间的死循环
可支持高达133 MHz的总线操作零
等待状态
- 数据传送在每个时钟
引脚兼容和功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
注册的投入流通型操作
字节写能力
3.3V / 2.5V的I / O电源
快速时钟到输出时间
- 6.5纳秒( 133 - MHz器件)
- 8.5纳秒( 100 - MHz器件)
时钟使能( CEN )引脚使能时钟和暂停
手术
同步自定时写
异步输出使能
在提供的JEDEC标准的无铅TQFP 100 , 119球
BGA和165球FBGA封装
三个芯片使简单的深度扩张
使用ZZ自动断电功能可
模式或CE取消
用于BGA和FBGA封装JTAG边界扫描
连拍能力直线或交错突发订单
低待机功耗
功能说明
[1]
该CY7C1371D / CY7C1373D是3.3V , 512K X 36/1兆X
18同步流通式突发SRAM设计specifi-
美云,支持真正的无限背到背读/写操作
而不等待状态的插入。该CY7C1371D /
CY7C1373D配备了先进的无总线延迟
需要( NOBL )逻辑来启用连续读/写
被传送在每个时钟周期与数据操作。
此功能极大地增加了数据的吞吐量
通过SRAM中,尤其是在需要频繁系统
写 - 读过渡。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,当其无效
暂停操作和扩展了前面的时钟周期。
从时钟的上升最高接入时延是6.5纳秒( 133 - MHz的
装置) 。
写操作是由两个或四个字节写入控制
选择( BW
X
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
选购指南
133兆赫
最大访问时间
最大工作电流
最大的CMOS待机电流
6.5
210
70
100兆赫
8.5
175
70
单位
ns
mA
mA
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05556修订版**
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年11月3日
初步
1
CY7C1371D
CY7C1373D
逻辑框图 - CY7C1371D ( 512K ×36 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
输入
E
注册
读逻辑
睡觉
控制
2
逻辑框图 - CY7C1373D ( 1兆位×18 )
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
Q1 A1 “
A0'
Q0
BURST
逻辑
ADV / LD
BW
A
BW
B
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
WE
OE
CE1
CE2
CE3
ZZ
输入
E
注册
读逻辑
睡觉
控制
文件编号: 38-05556修订版**
分页: 30 2
初步
销刀豆网络gurations
100引脚TQFP
BW
D
BW
C
BW
B
BW
A
CEN
CLK
ADV / LD
CY7C1371D
CY7C1373D
CE
1
CE
2
CE
3
V
DD
V
SS
WE
OE
A
82
A
100
A
99
A
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
A
字节
BYTE
DQP
C
DQ
C
DQ
C
V
DDQ
V
SS
DQ
C
DQ
C
DQ
C
DQ
C
V
SS
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SS
DQ
D
DQ
D
DQ
D
DQ
D
V
SS
V
DDQ
DQ
D
DQ
D
DQP
D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
81
A
CY7C1371D
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
44
45
46
47
48
49
50
DQP
B
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
DQP
A
BYTE B
一个字节
39
40
41
42
NC / 72M
A1
A0
V
SS
模式
NC / 288M
NC / 144M
V
DD
A
A
A
A
NC / 36M
43
A
A
A
文件编号: 38-05556修订版**
A
A
A
A
第30 3
初步
销刀豆网络gurations
(续)
100引脚TQFP
BW
B
BW
A
CEN
CLK
ADV / LD
CY7C1371D
CY7C1373D
CE
1
CE
2
CE
3
V
DD
V
SS
WE
OE
NC
NC
A
82
100
A
99
A
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
A
83
A
NC
NC
NC
V
DDQ
V
SS
NC
NC
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
NC
V
DD
NC
V
SS
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQP
B
NC
V
SS
V
DDQ
NC
NC
NC
BYTE B
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
81
A
CY7C1373D
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
44
45
46
47
48
49
50
A
NC
NC
V
DDQ
V
SS
NC
DQP
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
NC
NC
V
SS
V
DDQ
NC
NC
NC
一个字节
39
40
41
42
NC / 72M
A1
A0
V
SS
模式
NC / 288M
NC / 144M
V
DD
A
A
A
A
NC / 36M
43
A
A
A
文件编号: 38-05556修订版**
A
A
A
A
第30 4
初步
销刀豆网络gurations
(续)
119球BGA ( 3芯片实现与JTAG )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
C
DQ
C
V
DDQ
DQ
C
DQ
C
V
DDQ
DQ
D
DQ
D
V
DDQ
DQ
D
DQ
D
NC
NC
V
DDQ
2
A
CE
2
A
DQP
C
DQ
C
DQ
C
DQ
C
DQ
C
V
DD
DQ
D
DQ
D
DQ
D
DQ
D
DQP
D
A
NC / 72M
TMS
CY7C1371D ( 512K ×36 )
3
4
5
A
A
A
A
A
V
SS
V
SS
V
SS
BW
C
V
SS
NC
V
SS
BW
D
V
SS
V
SS
V
SS
模式
A
TDI
ADV / LD
V
DD
NC
CE
1
OE
A
WE
V
DD
CLK
NC
CEN
A1
A0
V
DD
A
TCK
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
TDO
6
A
CE
3
A
DQP
B
DQ
B
DQ
B
DQ
B
DQ
B
V
DD
DQ
A
DQ
A
DQ
A
DQ
A
DQP
A
A
NC / 36M
NC
7
V
DDQ
NC
NC
DQ
B
DQ
B
V
DDQ
DQ
B
DQ
B
V
DDQ
DQ
A
DQ
A
V
DDQ
DQ
A
DQ
A
NC
ZZ
V
DDQ
CY7C1371D
CY7C1373D
CY7C1373D ( 1兆位×18 )
1
A
B
C
D
E
F
G
H
J
K
L
M
N
P
R
T
U
V
DDQ
NC
NC
DQ
B
NC
V
DDQ
NC
DQ
B
V
DDQ
NC
DQ
B
V
DDQ
DQ
B
NC
NC
NC / 72M
V
DDQ
2
A
CE
2
A
NC
DQ
B
NC
DQ
B
NC
V
DD
DQ
B
NC
DQ
B
NC
DQP
B
A
A
TMS
3
A
A
A
V
SS
V
SS
V
SS
BW
B
V
SS
NC
V
SS
NC
V
SS
V
SS
V
SS
模式
A
TDI
4
A
ADV / LD
V
DD
NC
CE
1
OE
A
WE
V
DD
CLK
NC
CEN
A1
A0
V
DD
NC / 36M
TCK
5
A
A
A
V
SS
V
SS
V
SS
NC
V
SS
NC
V
SS
BW
A
V
SS
V
SS
V
SS
NC
A
TDO
6
A
CE
3
A
DQP
A
NC
DQ
A
NC
DQ
A
V
DD
NC
DQ
A
NC
DQ
A
NC
A
A
NC
7
V
DDQ
NC
NC
NC
DQ
A
V
DDQ
DQ
A
NC
V
DDQ
DQ
A
NC
V
DDQ
NC
DQ
A
NC
ZZ
V
DDQ
文件编号: 38-05556修订版**
第30个5
CY7C1371D
CY7C1373D
18兆位( 512K的× 36/1米× 18 )流通型
SRAM与NOBL 架构
18兆位( 512K的× 36/1米× 18 )流通型SRAM与NOBL 架构
特点
功能说明
该CY7C1371D / CY7C1373D是3.3 V , 512 K&times 36/1为M× 18
通过猝发SRAM的专门设计的同步流
与支持真正的无限背到背读/写操作
无等待状态的插入。该CY7C1371D / CY7C1373D是
配备了先进的无总线延迟( NOBL )逻辑
需要使连续的读/写数据的操作
被传送在每个时钟周期。此功能大大
通过对SRAM提高了数据的吞吐量,特别是
在需要频繁写入读取的转换系统。
所有同步输入都会通过由控制输入寄存器
在时钟的上升沿。时钟输入由合格
时钟使能( CEN )的信号,其拉高时,挂起
操作和扩展了先前的时钟周期。最大
从时钟上升存取延迟为6.5纳秒( 133 -MHz的设备)。
写操作是由两个或四个字节写入控制
选择( BW
X
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线冲突,
输出驱动器的数据部分期间被同步三态
一个写序列。
没有公交车Latency ( NoBL )架构消除了死循环
读写周期之间
支持高达133 MHz的总线操作零等待状态
数据被传送在每个时钟
引脚兼容和功能上等同于ZBT 设备
在内部自定时输出缓冲器控制,这样就不需要
用OE
注册的输入,流经操作
字节写能力
3.3 V / 2.5 V的I / O电源(V
DDQ
)
快时钟到输出时间
6.5纳秒( 133 - MHz器件)
时钟使能( CEN )引脚使能时钟和暂停操作
同步自定时写
异步输出使能
可在符合JEDEC标准的无铅100引脚TQFP无铅
和非无铅119球BGA和165球FBGA封装
三芯片使简单的深度扩张
使用ZZ模式或CE自动断电功能可
DESELECT
IEEE 1149.1 JTAG兼容的边界扫描
连拍能力 - 线性或交错突发订单
低待机功耗
选购指南
描述
最大访问时间
最大工作电流
最大的CMOS待机电流
133兆赫
6.5
210
70
100兆赫
8.5
175
70
单位
ns
mA
mA
赛普拉斯半导体公司
文件编号: 38-05556牧师* L
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2012年10月5日
CY7C1371D
CY7C1373D
逻辑框图 - CY7C1371D
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
BURST
逻辑
Q1 A1 “
A0'
Q0
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
DQP
C
DQP
D
OE
CE1
CE2
CE3
ZZ
输入
注册
读逻辑
E
睡觉
控制
文件编号: 38-05556牧师* L
第37 2
CY7C1371D
CY7C1373D
逻辑框图 - CY7C1373D
A0, A1, A
模式
CLK
CEN
C
CE
ADV / LD
C
写地址
注册
地址
注册
A1
D1
A0
D0
BURST
逻辑
Q1 A1 “
A0'
Q0
ADV / LD
BW
A
BW
B
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
DQP
A
DQP
B
WE
OE
CE1
CE2
CE3
ZZ
输入
注册
读逻辑
E
睡觉
控制
文件编号: 38-05556牧师* L
第37 3
CY7C1371D
CY7C1373D
目录
引脚配置................................................ 5 ...........
引脚定义................................................ .................. 9
功能概述................................................ ...... 10
单一的读访问.............................................. 10
突发读访问............................................... 10
单写访问............................................... 10
突发写访问............................................... 11
睡眠模式................................................ ............... 11
交错突发地址表............................... 11
线性突发地址表....................................... 11
ZZ模式电气特性............................ 11
真值表................................................ ...................... 12
部分真值表进行读/写................................ 12
部分真值表进行读/写................................ 13
IEEE 1149.1串行边界扫描( JTAG ) .................. 14
禁用JTAG特性...................................... 14
测试访问端口( TAP ) ............................................ 14
执行TAP复位.................................. 14
TAP寄存器................................................ ...... 14
TAP指令集............................................... .... 14
TAP控制器状态图....................................... 16
TAP控制器框图...................................... 17
TAP时序................................................ ...................... 17
TAP交流开关特性............................... 18
3.3 V TAP交流测试条件....................................... 19
3.3 V TAP AC输出负载等效......................... 19
2.5 V TAP交流测试条件....................................... 19
2.5 V TAP AC输出负载等效......................... 19
TAP直流电气特性和
工作条件................................................ ..... 19
识别寄存器定义................................ 20
扫描寄存器大小............................................... ........ 20
识别码................................................ ....... 20
边界扫描顺序............................................... ..... 21
边界扫描顺序............................................... ..... 22
最大额定值................................................ ........... 23
经营范围................................................ ............. 23
电气特性............................................... 23
电容................................................. ................... 24
热阻................................................ ........ 24
交流测试负载和波形..................................... 25
开关特性.............................................. 26
开关波形................................................ .... 27
订购信息................................................ ...... 30
订购代码定义......................................... 30
包图................................................ .......... 31
与缩略语................................................. ....................... 34
文档约定................................................ 34
计量单位............................................... ........ 34
文档历史记录页............................................... 35 ..
销售,解决方案和法律信息...................... 37
全球销售和设计支持....................... 37
产品................................................. ................... 37
的PSoC解决方案................................................ ......... 37
文件编号: 38-05556牧师* L
第37 4
CY7C1371D
CY7C1373D
销刀豆网络gurations
图1. 100引脚TQFP ( 14 × 20 × 1.4毫米)引出线
CY7C1371D
BW
D
BW
C
BW
B
BW
A
CE
1
CE
2
CE
3
V
DD
CEN
CLK
ADV / LD
V
SS
WE
OE
A
82
A
100
A
99
A
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
A
字节
BYTE
DQP
C
DQ
C
DQ
C
V
DDQ
V
SS
DQ
C
DQ
C
DQ
C
DQ
C
V
SS
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SS
DQ
D
DQ
D
DQ
D
DQ
D
V
SS
V
DDQ
DQ
D
DQ
D
DQP
D
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
81
A
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
DQP
B
DQ
B
DQ
B
V
DDQ
V
SS
DQ
B
DQ
B
DQ
B
DQ
B
V
SS
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SS
DQ
A
DQ
A
DQ
A
DQ
A
V
SS
V
DDQ
DQ
A
DQ
A
DQP
A
BYTE B
一个字节
A1
A0
V
SS
模式
V
DD
A
A
A
A
A
A
A
NC/144M
NC/288M
文件编号: 38-05556牧师* L
NC/72M
NC/36M
A
A
A
A
第37 5
查看更多CY7C1373D-133BZIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1373D-133BZI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
CY7C1373D-133BZI
CYPRESS
2425+
11280
BGA165
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:何小姐
地址:海淀区中关村大街32号和盛嘉业大厦10层1008室
CY7C1373D-133BZI
Cypress
21+
9640
165-FBGA(13x15)
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院
CY7C1373D-133BZI
Cypress Semiconductor
㊣10/11+
9218
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1373D-133BZI
√ 欧美㊣品
▲10/11+
8322
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1373D-133BZI
√ 欧美㊣品
▲10/11+
10201
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
CY7C1373D-133BZI
CYPRESS/赛普拉斯
24+
12300
NA
全新原装现货,原厂代理。
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY7C1373D-133BZI
Cypress Semiconductor Corp
24+
10000
165-FBGA(13x15)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
CY7C1373D-133BZI
Infineon Technologies
24+
10000
165-FBGA(13x15)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:892174007 复制 点击这里给我发消息 QQ:2300949663 复制 点击这里给我发消息 QQ:2719079875 复制

电话:15821228847 // 13764057178 // 15026993318
联系人:销售部
地址:门市:上海市黄浦区北京东路668号科技京城电子市场K室//科技京城电子市场T房
CY7C1373D-133BZI
CYPRESS/赛普拉斯
2024
20918
NA
原装现货上海库存,欢迎咨询
QQ: 点击这里给我发消息 QQ:565106636 复制 点击这里给我发消息 QQ:414322027 复制
电话:15026993318 // 13764057178 // 15821228847
联系人:销售部
地址:门市:上海市黄浦区北京东路668号科技京城电子市场K室//科技京城电子市场T房
CY7C1373D-133BZI
CYPRESS/赛普拉斯
2024
20918
NA
上海原装现货库存,欢迎咨询合作
查询更多CY7C1373D-133BZI供应信息

深圳市碧威特网络技术有限公司
 复制成功!