添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第158页 > CY7C1334H-133AXI
CY7C1334H
2兆位( 64K ×32)流水线SRAM与
NOBL 架构
特点
引脚兼容,功能上等同于ZBT
器件
内部自定时输出缓冲控制,以消除
需要使用参考
字节写能力
64K ×32个通用I / O架构
3.3V核心供电
3.3V / 2.5V的I / O操作
快速时钟到输出时间
- 3.5纳秒( 166 - MHz器件)
- 4.0纳秒( 133 - MHz器件)
时钟使能( CEN )引脚停业
同步自定时写
异步输出使能( OE )
在提供的无铅JEDEC标准的100引脚TQFP
连拍能力直线或交错突发订单
“ZZ”睡眠模式选项
功能说明
[1]
该CY7C1334H是3.3V / 2.5V , 64K ×32
同步流水线猝发SRAM的专门设计的
支持真正的无限回至后端的读/写操作
无需等待状态的插入。该CY7C1334H是
配备了先进的无总线延迟 ( NoBL )逻辑
需要启用连续读/写操作与
数据被传送在每个时钟周期。此功能
极大地提高了SRAM的吞吐量,尤其
在需要频繁写入系统/读取转换。
所有同步输入通过输入寄存器控制
通过在时钟的上升沿。所有数据输出通过
输出寄存器的时钟的上升沿来控制。该
时钟输入的时钟使能( CEN )信号的资格,
其中,拉高时,暂停运行,延长
先前时钟周期。来自时钟最大接入延迟
上升为3.5纳秒( 166 - MHz器件)
写操作是由四个字节写选择控制
( BW
[A :D ]
)和写使能( WE)输入。所有的写操作
带有片上同步自定时写电路进行。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )为方便银行
选择和输出三态控制。为了避免总线
争时,输出驱动器同步三态
在写过程的数据部分。
逻辑框图
A0, A1, A
模式
CLK
CEN
地址
寄存器0
A1
A1'
D1
Q1
A0
A0'
BURST
D0
Q0
逻辑
ADV / LD
C
写地址
注册1
写地址
注册2
C
ADV / LD
BW
A
BW
B
BW
C
BW
D
WE
写入注册表
与数据一致性
控制逻辑
DRIVERS
内存
ARRAY
S
E
N
S
E
A
M
P
S
O
U
T
P
U
T
R
E
G
I
S
T
E
R
S
D
A
T
A
S
T
E
E
R
I
N
G
O
U
T
P
U
T
B
U
F
F
E
R
S
E
的DQ
E
输入
注册1
E
输入
寄存器0
E
OE
CE1
CE2
CE3
ZZ
读逻辑
睡觉
控制
注意:
1.对于最佳实践的建议,请参阅赛普拉斯应用笔记
系统设计指南
在www.cypress.com 。
赛普拉斯半导体公司
文件编号: 38-05678牧师* B
198冠军苑
圣荷西
,
CA 95134-1709
408-943-2600
修订后的2006年2月6日
[+ ]反馈
CY7C1334H
.
选购指南
166兆赫
最大访问时间(t
CO
)
最大工作电流(I
DD
)
最大的CMOS待机电流
3.5
240
40
133兆赫
4.0
225
40
单位
ns
mA
mA
引脚配置
100引脚TQFP引脚
ADV / LD
NC/18M
BW
D
BW
C
BW
B
BW
A
CEN
NC/9M
CE
1
CE
2
CE
3
V
DD
CLK
V
SS
WE
OE
A
82
A
99
A
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
83
NC
DQ
C
DQ
C
V
DDQ
V
SSQ
字节
DQ
C
DQ
C
DQ
C
DQ
C
V
SSQ
V
DDQ
DQ
C
DQ
C
NC
V
DD
NC
V
SS
DQ
D
DQ
D
V
DDQ
V
SSQ
DQ
D
BYTE
DQ
D
DQ
D
DQ
D
V
SSQ
V
DDQ
DQ
D
DQ
D
NC
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
100
81
80
79
78
77
76
75
74
73
72
71
70
69
68
67
66
65
64
63
62
61
60
59
58
57
56
55
54
53
52
51
A
NC
DQ
B
DQ
B
V
DDQ
V
SSQ
DQ
B
DQ
B
DQ
B
DQ
B
V
SSQ
V
DDQ
DQ
B
DQ
B
V
SS
NC
V
DD
ZZ
DQ
A
DQ
A
V
DDQ
V
SSQ
DQ
A
DQ
A
DQ
A
DQ
A
V
SSQ
V
DDQ
DQ
A
DQ
A
NC
一个字节
BYTE B
CY7C1334H
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
A
NC/288M
NC/144M
模式
NC/72M
NC/36M
V
DD
V
SS
A
1
A
0
A
A
A
A
A
文件编号: 38-05678牧师* B
NC/4M
A
A
A
A
50
分页: 13 2
[+ ]反馈
CY7C1334H
引脚德网络nitions
名字
A0, A1, A
BW
[A :D ]
WE
ADV / LD
I / O
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
同步
描述
用于选择的64K地址位置中的一个地址输入。
采样上升沿
的CLK 。一
[1:0]
被馈送到两比特串计数器。
字节写输入,低电平有效。
合格与我们进行写入SRAM 。采样
在CLK的上升沿。
写使能输入,低电平有效。
采样CLK的上升沿,如果CEN为低电平有效。
此信号必须置为低电平启动写序列。
前进/负载输入。
用于推进的芯片上地址计数器或装入一个新的地址。
当高(和CEN为低电平)内部突发计数器前进。 LOW时,一
新的地址可以被装载到该装置用于接入。被取消后, ADV / LD
应该被驱动为低,以装入新的地址。
时钟输入。
用于捕获所有的同步输入到设备中。 CLK为合格与CEN 。
如果CEN为低电平有效CLK时,才能识别。
芯片使能1输入,低电平有效。
采样在CLK的上升沿。配合使用
与CE
2
和CE
3
选择/取消选择该设备。
芯片使能2输入,高电平有效。
采样在CLK的上升沿。配合使用
与CE
1
和CE
3
选择/取消选择该设备。
芯片使能3输入,低电平有效。
采样在CLK的上升沿。配合使用
与CE
1
和CE
2
选择/取消选择该设备。
输出使能,异步输入,低电平有效。
结合同步逻辑
阻挡装置内,以控制的I / O引脚的方向。当低时,I / O引脚
可以表现为输出。当拉高高, I / O引脚为三态,并作为输入
数据引脚。写序列的数据部分期间OE被屏蔽,在第一个时钟时,
刚刚脱离取消选中状态,当设备被取消。
时钟使能输入,低电平有效。
当置位低电平的时钟信号被识别
SRAM 。当无效高电平的时钟信号被屏蔽。由于取消断言CEN不
取消选择该设备,岑可用于在需要时扩展的前一周期。
ZZ “休眠”输入。
此高电平输入将器件置于一个非时间关键“休眠”
条件与数据的完整性保护。在正常操作期间,该引脚可以连接到
V
SS
或悬空。
双向数据I / O线。
作为输入,它们馈入,则触发芯片上的数据寄存器
由CLK的上升沿。作为输出,它们提供包含在存储位置中的数据
由指定的
[16:0]
在读周期的时钟的上升。引脚方向控制
通过OE和内部控制逻辑。当OE为低电平时,引脚可以表现为输出。
当HIGH , DQ
s
被放置在一个三态条件。输出被自动三态
写过程的数据部分中,在第一时钟从一个新出现的时
取消选择状态,当设备被取消,不管OE的状态。
模式输入。选择设备的脉冲串顺序。
当连接到GND选择线性突发序列。当连接到V
DD
或悬空间选择
阔叶爆序列。
电源输入到该装置的核心。
电源为I / O电路。
地面的装置。
地面的I / O电路。
应连接到该系统的地面
未连接。
内部没有连接到芯片。 4M , 9M , 18M , 72M , 144M , 288M , 576M和
1G的地址扩展的引脚和内部不连接到芯片。
CLK
CE
1
CE
2
CE
3
OE
输入时钟
输入 -
同步
输入 -
同步
输入 -
同步
输入 -
异步
CEN
输入 -
同步
输入 -
异步
I / O-
同步
ZZ
的DQ
模式
输入
表带针
电源
I / O电源
供应
I / O接地
V
DD
V
DDQ
V
SS
V
SSQ
NC
文件编号: 38-05678牧师* B
第13 3
[+ ]反馈
CY7C1334H
功能概述
该CY7C1334H是一个同步流水线猝发SRAM的
专门设计的过程中,消除等待状态
读/写转换。所有同步输入通过
输入寄存器的时钟的上升沿来控制。该
时钟信号是合格的时钟使能输入信号
( CEN ) 。如果CEN为高电平时,时钟信号不被识别和
所有的内部状态被保持。所有的同步操作
有资格与CEN 。所有数据输出通过输出
寄存器由时钟的上升沿来控制。最大
从时钟上升接入延迟(叔
CO
)为3.5纳秒( 166 - MHz的
装置) 。
访问可通过发出三个芯片使启动
( CE
1
,CE
2
,CE
3
)活性在时钟的上升沿。如果时钟
启用( CEN )为低电平有效和ADV / LD为低电平时,
提供给该装置的地址将被锁存。该
访问既可以一个读或写操作,这取决于
写的状态使能( WE) 。 BW
[A :D ]
可用于
进行字节写操作。
写操作是通过写使能( WE)资格。所有
写操作被简化片上同步自定时写
电路。
三个同步芯片启用( CE
1
,CE
2
,CE
3
)和一个
异步输出使能( OE )简化了深度扩展。
所有操作(读,写,并取消)是流水线。
ADV / LD应驱动至低电平,一旦设备已被
取消选择以加载新的地址的下一个
操作。
单一的读访问
当满足下列条件的读取访问启动
满意在时钟的上升: ( 1 ) CEN为低电平, ( 2 ) CE
1
,CE
2
,
和CE
3
所有的断言活跃, ( 3 )写使能输入
WE信号被拉高高, ( 4 ) ADV / LD是断言
低。呈现给地址输入端的地址被锁存
入地址寄存器,并提交给存储芯
和控制逻辑。所述控制逻辑确定读
访问过程中,允许所请求的数据,以
传播到输出寄存器的输入端。在上升沿
在下一个时钟的所请求的数据被允许传播
通过输出寄存器和到数据总线上,提供了操作环境
为低电平有效。读出的第一时钟之后获得的输出
缓冲器由OE和内部控制逻辑来控制。 OE
该设备驱除必须驱动为低电平,从而在
请求的数据。在第二时钟期间,随后的
操作(读/写/取消)可以启动。取消选择
该装置还流水线。因此,当对SRAM是
取消在时钟上升沿被芯片中的一个使能信号,其
输出三态,在下一个时钟的上升。
突发读访问
该CY7C1334H有一个片上的突发计数器,其允许
用户提供一个单一的地址,并进行到能力
4读取无重新确立的地址输入。 ADV / LD
必须被驱动为低,以装入新的地址进
SRAM中,如上面所述的单读访问部分中描述。
该数据串计数器的顺序由模式决定的
输入信号。在MODE低输入选择线爆裂
模式中,一个高电平选择一个交错突发序列。两
突发计数器使用A0和A1的突发序列,并将
充分递增,当环绕。在高输入
ADV /劳工处会增加内部突发计数器不管
文件编号: 38-05678牧师* B
芯片的状态,使输入或WE 。 WE被锁在
开始一阵周期。因此,访问类型(读
或写)保持在整个突发序列。
单写访问
当满足下列条件都写入访问被启动
满意在时钟的上升: ( 1 ) CEN为低电平, ( 2 ) CE
1
,CE
2
,
和CE
3
是全部置为有效,和(3)的写信号WE
为低电平。呈现给地址输入端的地址
被加载到地址寄存器。写信号是
锁存到控制逻辑块。
在随后的时钟上升的数据线是自动
三态无关的OE输入信号的状态。这
允许外部逻辑呈现上的DQ的数据和
DQP
[A :D ]
。此外,该地址用于后续访问
(读/写/取消)被锁存到地址寄存器
(提供相应的控制信号被置位) 。
在下一个时钟上升(提交的DQ的数据或其子集
对于字节写操作,请参阅写周期说明表
详情)输入锁存到设备和写入是
完整的。
在写操作期间写入的数据由控制
BW
[A :D ]
信号。该CY7C1334H提供字节写
这是在写周期说明表中描述的能力。
断言写使能输入( WE)与选定的字节
写选择( BW
[A :D ]
)输入将有选择地写只
所需的字节数。在一个字节写入字节未选择
操作将保持不变。一个同步自定时
写入机制被提供以简化的写
操作。字节写入功能已被列入为
极大地简化了读/修改/写的序列,它可以是
减少到简单的字节写操作。
由于CY7C1334H是一种常见的I / O设备,数据
不应该被驱入装置,同时输出
活跃的。输出使能( OE )可以拉高高
之前提交数据到DQS的。这样做将三态
输出驱动器。为安全起见, DQS就会自动
在写入周期中的数据部分期间,三态的,而不管
OE的状态。
突发写入访问
该CY7C1334H有一个片上的突发计数器,其允许
用户提供一个单一的地址,并进行到能力
四个写入操作,而不会重新确立的地址输入。
ADV / LD必须驱动为低电平以加载初始
地址,如单写访问部分描述
以上。当ADV / LD驱动为高电平在随后的时钟
上升,芯片使能( CE
1
,CE
2
和CE
3
)和WE输入是
忽略,并且该数据串计数器递增。正确的
BW
[A :D ]
输入必须在突发写入的每个循环中被驱动
为了写入数据的正确字节。
睡眠模式
ZZ的输入引脚是一个异步输入。断言ZZ
放置的SRAM中一个节电“睡眠”模式。两
时钟周期都需要从这个“休眠”进入或退出
模式。在此模式下,数据的完整性是有保证。
访问时进入“睡眠”模式挂起并不是
认为是有效的,也不是完成操作
保证。该设备必须在进入之前,取消
在“睡眠”模式。 CE
1
,CE
2
和CE
3
,必须保持非活动状态
在t的持续时间
ZZREC
之后, ZZ输入返回低电平。
第13 4
[+ ]反馈
CY7C1334H
交错突发地址表
( MODE =浮动或V
DD
)
第一次
地址
A1, A0
00
01
10
11
第二
地址
A1, A0
01
00
11
10
第三
地址
A1, A0
10
11
00
01
第四
地址
A1, A0
11
10
01
00
线性突发地址表( MODE = GND)
第一次
地址
A1, A0
00
01
10
11
第二
地址
A1, A0
01
10
11
00
第三
地址
A1, A0
10
11
00
01
第四
地址
A1, A0
11
00
01
10
周期说明真值表
[2, 3, 4, 5, 6, 7, 8]
手术
取消选择周期
CONTINUE DESELECT周期
读周期(开始爆发)
读周期(继续爆发)
NOP /虚读(开始爆发)
虚读(继续爆发)
写周期(开始爆发)
写周期(继续爆发)
写入中止(继续爆发)
忽略时钟边沿(失速)
睡眠模式
地址
二手
NEXT
NEXT
NEXT
NEXT
当前
CE
H
X
L
X
L
X
L
X
L
X
X
X
ZZ
L
L
L
L
L
L
L
L
L
L
L
H
ADV / LD
L
H
L
H
L
H
L
H
L
H
X
X
WE
X
X
H
X
H
X
L
X
L
X
X
X
BW
x
X
X
X
X
X
X
L
L
H
H
X
X
OE
X
X
L
L
H
H
X
X
X
X
X
X
CEN
L
L
L
L
L
L
L
L
L
L
H
X
CLK
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
L-H
X
DQ
三州
三州
数据输出( Q)
数据输出( Q)
三州
三州
数据输入(D )
数据输入(D )
三州
三州
-
三州
NOP /写入中止(开始爆发)无
注意事项:
2. X = “不在乎。 ”H =高电平,L =低。 CE代表所有的芯片使能有效。 BWX = 0表示的至少一个字节写选有效, BWX =有效表示
所期望的字节写选择都有效,请参见写周期说明表的详细信息。
3.写由BW定义
[A :D ]
和WE 。见写周期说明表。
4.当检测到一个写周期中,所有的I / O的三态,即使在字节写入。
5. DQ管脚由当前周期和所述参考信号的控制。 OE是异步的,并且不采样的时钟。
6. CEN = H ,插入等待状态。
7.设备将开机了取消和I / O的一个三态条件下,无论OE 。
8. OE是异步的,并且不采样与时钟的上升。它是在写周期内屏蔽。在读周期的DQ和DQP
[A :D ]
=三态时,
OE是不活动的,或当装置被取消,并且的DQ =数据当OE激活。
文件编号: 38-05678牧师* B
第13个5
[+ ]反馈
查看更多CY7C1334H-133AXIPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY7C1334H-133AXI
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY7C1334H-133AXI
√ 欧美㊣品
▲10/11+
9920
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CY7C1334H-133AXI供应信息

深圳市碧威特网络技术有限公司
 复制成功!