1CY 7B9 92 0
传真号: 3516
CY7B9910
CY7B9920
低偏移
时钟缓冲器
特点
所有输出歪斜<100 ps的典型( 250最大)
15至80 MHz的输出操作
零输入到输出的延迟
50 %占空比的输出
输出驱动50Ω端接线路
低工作电流
24引脚SOIC封装
抖动: <200 ps的峰 - 峰值, <25的ps RMS
兼容奔腾的处理器
框图描述
相位频率检测器和过滤器
这两个块接受来自基准频率输入
( REF)输入和反馈( FB)的输入,并生成校正
和灰信息来控制电压CON-的频率
受控振荡器( VCO) 。这些块,随着VCO,
形成一个锁相环(PLL),用于跟踪输入
REF信号。
VCO
该VCO接受来自PLL滤波器的模拟控制输入
块,并产生一个频率。的工作范围
压控振荡器由FS的控制销来确定。
功能说明
该CY7B9910和CY7B9920低偏移时钟缓冲器报价
低偏移系统时钟分配。这些多输出
时钟驱动器优化的高性能的定时comput-
呃系统。八个单独的驱动程序可以在每个驱动器终止
传输线阻抗低至50Ω ,而deliv-
化工e圈很小,指定输出时滞和全摆幅逻辑
水平( CY7B9910 TTL或CMOS CY7B9920 ) 。
完全集成的PLL允许“零延迟”的能力。
外部隔膜的能力,再加上内部PLL ,允许
低频时钟的分布,可以通过虚拟轴被乘
加盟钟目的地的任何因素。这家工厂减少时钟
配送的难度,同时使系统的最大时钟速度
性和灵活性。
测试模式
TEST输入是一个三电平输入。在正常的系统能操作
ATION ,该引脚接地,使
CY7B9910 / CY7B9920进行操作,如上所述。 (对于
测试的目的,任何一种三电平输入端可以有一个再
移动跳线接地,或者通过一个100Ω的低绑
电阻器。这将允许一个外部测试器来改变的状态
这些引脚)。
如果测试输入被迫的中频和高频状态下,设备
将其内部锁相环断开操作,
并提供给REF输入电平直接控制所有输出。
相对输出到输出函数是相同的正常
模式。
逻辑框图
TEST
相
频率
DET
FS
电压
滤波器
控制
振荡器
Q0
Q1
Q2
Q3
Q4
Q5
Q6
7B9910–1
引脚配置
FB
REF
SOIC
顶视图
REF
V
CCQ
FS
NC
V
CCQ
V
CCN
Q0
Q1
GND
Q2
Q3
V
CCN
1
2
3
4
5
6
7
8
9
10
11
12
7B9910
7B9920
24
23
22
21
20
19
18
17
16
15
14
13
GND
TEST
NC
GND
V
CCN
Q7
Q6
GND
Q5
Q4
V
CCN
FB
Q7
7B9910–2
Pentium是Intel Corporation的注册商标。
赛普拉斯半导体公司
3901北一街
圣荷西
CA 95134
408-943-2600
1994年11月 - 修订1997年7月7日
CY7B9910
CY7B9920
引脚德网络nitions
信号
名字
REF
FB
FS
[9,10,11]
TEST
Q[0..7]
V
CCN
V
CCQ
GND
I / O
I
I
I
I
O
PWR
PWR
PWR
描述
参考频率输入。这个输入供给的频率和定时对抗所有功能
变化被测量。
PLL反馈输入(通常连接到八个输出中的一个) 。
三电平频率范围选择。
三电平选择。请参阅测试模式部分。
时钟输出。
电源的输出驱动器。
电源为内部电路。
地面上。
静电放电电压........................................... >2001V
(每MIL -STD -883方法3015 )
闩锁电流.............................................. ....... >200毫安
最大额定值
(以上其中有用寿命可能受到损害。对于用户指南 -
线,没有测试。 )
储存温度.................................- 65
°
C至+150
°
C
环境温度与
电源应用.............................................- 55
°
C至+ 125
°
C
电源电压对地电位............... -0.5V至+ 7.0V
直流输入电压-0.5V ............................................至+ 7.0V
输出电流为输出( LOW ) ............................. 64毫安
工作范围
范围
广告
产业
环境
温度
0
°
C至+70
°
C
–40
°
C至+ 85
°
C
V
CC
5V
±
10%
5V
±
10%
电气特性
在整个工作范围
CY7B9910
参数
V
OH
V
OL
V
IH
V
IL
V
IHH
V
IMM
V
生病
I
IH
I
IL
I
IHH
I
IMM
I
生病
描述
输出高电压
输出低电压
输入高电压
( REF和FB输入专用)
输入低电压
( REF和FB输入专用)
三电平输入HIGH
电压(试验, FS)的
[1]
三电平输入MID
电压(试验, FS)的
[1]
三电平输入低电平
电压(试验, FS)的
[1]
输入高漏电流
( REF和FB输入专用)
输入低漏电流
( REF和FB输入专用)
输入高电流
(试验, FS)的
输入电流MID
(试验, FS)的
输入低电平电流
(试验, FS)的
分钟。
≤
V
CC
≤
马克斯。
分钟。
≤
V
CC
≤
马克斯。
分钟。
≤
V
CC
≤
马克斯。
V
CC
=最大,V
IN
=最大。
V
CC
=最大,V
IN
= 0.4V
V
IN
= V
CC
V
IN
= V
CC
/2
V
IN
= GND
–50
–500
200
50
–200
–50
测试条件
V
CC
=最小值,我
OH
= -16毫安
V
CC
=最小值,我
OH
= -40毫安
V
CC
=最小值,我
OL
= 46毫安
V
CC
=最小值,我
OL
= 46毫安
2.0
–0.5
V
CC
– 1V
V
CC
/2 –
500毫伏
0.0
V
CC
0.8
V
CC
V
CC
/2 +
500毫伏
1.0
10
–500
200
50
–200
V
CC
–
1.35
–0.5
V
CC
– 1V
V
CC
/2 –
500毫伏
0.0
0.45
0.45
V
CC
1.35
V
CC
V
CC
/2 +
500毫伏
1.0
10
V
V
V
V
V
A
A
A
A
A
分钟。
2.4
V
CC
–0.75
V
马克斯。
CY7B9920
分钟。
马克斯。
单位
V
2
CY7B9910
CY7B9920
电气特性
在工作范围(续)
CY7B9910
参数
I
OS
I
CCQ
描述
输出短路
当前
[2]
工作电流使用
内部电路
输出缓冲电流元
输出对
[3]
每个功率耗散
输出对
[4]
测试条件
V
CC
=最大,V
OUT
= GND ( 25
°
仅C )
V
CCN
= V
CCQ
=最大值, Com'l
所有输入
军用/工业
选择开放
V
CCN
= V
CCQ
=最大,
I
OUT
= 0毫安
输入选择开放式中,f
最大
V
CCN
= V
CCQ
=最大,
I
OUT
= 0毫安
输入选择开放式中,f
最大
分钟。
马克斯。
–250
85
90
14
CY7B9920
分钟。
马克斯。
不适用
85
90
19
mA
单位
mA
mA
I
CCN
PD
78
104
[5]
mW
电容
[6]
参数
C
IN
描述
输入电容
测试条件
T
A
= 25
°
C,F = 1兆赫,V
CC
= 5.0V
马克斯。
10
单位
pF
注意事项:
1.这些输入通常连接到V
CC
, GND或悬空(实际阈值电压变化为V的百分比
CC
) 。内部终端电阻悬空抱
输入在V
CC
/ 2 。如果这些输入被切换时,输出的功能和定时可以毛刺和PLL可能需要额外吨
LOCK
前一次所有的数据表限制是
实现的。
2.测试1输出的时间,输出短路少于1秒,小于10 %的占空比。常温下只。 CY7B9920输出不淡
电路保护。
每对输出3.总输出电流可近似由下式,其包括设备的电流加负载电流:
CY7B9910 :
I
CCN
= [ (4 + 0.11F )+ ( ( 835 - 3F) / Z )+( .0022FC ) [ N] ×1.1
CY7B9920 :
I
CCN
= [ ( 3.5 + .17F ) + [ ( ( 1160 - 2.8F ) / Z) + ( .0025FC ) N] ×1.1
哪里
F =频率以MHz为单位
单位为pF C =容性负载
在欧Z =线路阻抗
N =的负载输出数量; 0,1,或2
FC = F
& LT ;
C
每输出一对4.总功耗可以通过下面的表达式,其包括设备的功耗以及功耗由于近似
负载电路:
CY7B9910 :
PD = [( 22 + 0.61F ) + [ ( ( 1550 - 2.7F ) / Z) + ( .0125FC ) N] ×1.1
CY7B9920 :
PD = [ ( 19.25+ 0.94F )+ ( ( 700 + 6F ) / Z) + ( .017FC ) N] ×1.1
见注3:对于变量定义。
在50 MHz的参考频率指定5. CMOS输出缓冲电流和功耗。
6.适用于REF ,只有FB输入。最初和之后的任何设计或工艺变化,可能影响这些参数进行测试。
交流测试负载和波形
5V
R1
C
L
R1=130
R2=91
C
L
= 50 pF的(C
L
= 30pF的为-5和 - 2个设备)
(包括夹具和探头电容)
7B9910–3
3.0V
2.0V
V
th
=1.5V
0.8V
0.0V
≤1ns
2.0V
V
th
=1.5V
0.8V
≤1ns
7B9910–4
R2
TTL交流测试负载( CY7B9910 )
V
CC
R1
C
L
R1=100
R2=100
C
L
= 50 pF的(C
L
= 30 pF适用于-5和 - 2devices )
(包括夹具和探头电容)
TTL输入测试波形( Cy7B9910 )
V
CC
80%
V
th
= V
CC
/2
20%
0.0V
≤
3ns
80%
V
th
= V
CC
/2
20%
≤
3ns
7B9910–6
R2
7B9910–5
CMOS交流测试负载( CY7B9920 )
CMOS输入测试波形( CY7B9920 )
3
CY7B9910
CY7B9920
开关特性
在整个工作范围
[7]
CY7B9910–2
[8]
参数
f
喃
描述
工作时钟
在兆赫频率
FS = LOW
[9, 10]
FS =
MID
[9, 10]
[9, 10, 11]
CY7B9920–2
[8]
分钟。
15
25
40
5.0
5.0
典型值。
马克斯。
30
50
80
[12]
ns
ns
0.1
–0.25
–0.65
0.5
0.5
0.0
0.0
2.0
2.0
0.25
0.75
+0.25
+0.65
2.5
2.5
0.5
200
25
CY7B9920–5
分钟。
15
25
40
5.0
5.0
典型值。
马克斯。
30
50
80
[12]
ns
ns
0.25
–0.5
–1.0
0.5
0.5
0.0
0.0
2.0
2.0
0.5
1.0
+0.5
+1.0
3.0
3.0
0.5
200
25
ns
ns
ns
ns
ns
ns
ms
ps
ps
单位
兆赫
30
50
80
ns
ns
ns
ns
ns
ns
ms
ps
ps
单位
兆赫
30
50
80
分钟。
15
25
40
5.0
5.0
典型值。
马克斯。
FS = HIGH
t
RPWH
t
RPWL
t
SKEW
t
开发
t
PD
t
ODCV
t
ORISE
t
OFALL
t
LOCK
t
JR
REF脉冲宽度高
REF脉冲宽度低
零输出偏移(所有输出)
[13, 14]
设备到设备斜
[14, 15]
0.1
–0.25
–0.65
0.15
0.15
0.0
0.0
1.0
1.0
0.25
0.75
+0.25
+0.65
1.2
1.2
0.5
200
25
传播延迟,楼盘上升到FB崛起
输出占空比变化
[16]
输出上升时间
[17, 18]
输出下降时间
[17, 18]
PLL锁定
时间
[19]
RMS
周期到周期的输出抖动峰峰值
CY7B9910–5
参数
f
喃
描述
工作时钟
在兆赫频率
FS = LOW
[9, 10]
FS = MID
[9, 10]
FS = HIGH
[9, 10, 11]
t
RPWH
t
RPWL
t
SKEW
t
开发
t
PD
t
ODCV
t
ORISE
t
OFALL
t
LOCK
t
JR
REF脉冲宽度高
REF脉冲宽度低
零输出偏移(所有输出)
[13, 14]
设备到设备
SKEW
[8, 15]
–0.5
–1.0
0.15
0.15
0.0
0.0
1.0
1.0
变异
[16]
传播延迟,楼盘上升到FB崛起
输出占空比
输出上升时间
[17, 18]
输出下降时间
[17, 18]
PLL锁定时间
[19]
周期到周期的输出抖动峰峰值
[8]
RMS
[8]
分钟。
15
25
40
5.0
5.0
0.25
0.5
1.0
+0.5
+1.0
1.5
1.5
0.5
200
25
典型值。
马克斯。
注意事项:
7.测试测量水平的CY7B9910是TTL电平( 1.5V至1.5V ) 。测试测量水平的CY7B9920是CMOS电平(V
CC
/ 2到V
CC
/ 2)。试验
条件假设为2ns或更少和输出负载的信号的转变时间。除非另有说明,如图中的交流测试负载和波形。
8.保证的统计相关性。最初和之后的任何设计或工艺变化,可能影响这些参数进行测试。
9.对于所有三态输入,高电平表示为V连接
CC
, LOW指示GND的连接,和MID表示打开的连接。内部端接电路
持有未连接的输入到V
CC
/2.
10.电平要在FS的设定是由“正常”的操作频率来确定(六
喃
VCO的) (见逻辑框图) 。出现在REF的频率和
FB输入为f
喃
当连接到FB输出守不住。的REF和FB输入频率为f
喃
/ X时,该设备被配置为一个频率
乘用外部分工的值X的反馈路径
11.当FS引脚选择HIGH ,REF输入不能上电,直到V过渡
CC
已达到4.3V 。
12.除非另有说明,所有CY7B9920-2和-5定时参数被指定到80兆赫与30 pF负载。
13. t
SKEW
被定义为更长远的历史,当所有人都装有50 pF和终止50Ω到所有输出中最新的输出转换时间
2.06V ( CY7B9910 )或V
CC
/ 2( CY7B9920 ) 。
14. t
SKEW
被定义为输出之间的偏移。
15. t
开发
是在相同条件下运行的单独的设备中的任何两个输出端之间的输出到输出歪斜(Ⅴ
CC
,环境温度,空气流量等) 。
16. t
ODCV
是从一个占空比为50%的输出的偏差。
17.指定了装载30 pF为单位CY7B99X0-2和-5器件和50 pF的为CY7B99X0-7设备输出。设备通过50Ω端接
到2.06V ( CY7B9910 )或V
CC
/ 2( CY7B9920 ) 。
18. t
ORISE
和T
OFALL
0.8V和2.0V的CY7B9910或0.8V之间测量
CC
和0.2V
CC
为CY7B9920 。
19. t
LOCK
是需要达到同步之前的时间。只有经过V本规范是有效的
CC
是稳定的,并在正常操作极限。这个参数是
从一个新的信号或频率的应用,在REF或FB ,直到吨测
PD
是在规定范围内。
4