添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符C型号页 > 首字符C的型号第449页 > CY4617
CY7C68310
ISD - 300LP 低功耗USB 2.0转ATA / ATAPI桥接器IC
1.0
特点
固定功能的大容量存储设备,无需固件
CODE
USB
海量存储类仅成批
符合规范
(版本1.0 )
USB 2.0认证( TID # 40001426 )
集成的USB收发器
高速( 480兆)和全速( 12兆位)的支持
USB挂起/恢复,远程唤醒支持
操作 - 自供电和USB巴士─两种供电模式
供电
低功耗允许总线供电操作
VBUS供电CF支持
真正的USB移动硬盘支持
紧凑的80引脚TQFP封装,无铅选择
ATA/ATAPI-6
符合规范,提供支持
大容量存储设备大于137GB
宽容5V输入, 3.3V输出驱动器
灵活的USB描述符和配置资源的检索
2
I C兼容串行ROM接口
使用特定厂商的ATA命令ATA接口( FBH )
在ATAPI或ATA设备实现
默认情况下,芯片制造/人员开发ROM的内容
opment
对于ATA / ATAPI数据传输 2 KB的SRAM数据缓冲区
ATA接口,支持ATA PIO模式0-4 , UDMA模式
0-4 (多字DMA不支持) 。 ATA接口
操作模式的设备时自动选择
初始化或与我手动编程
2
C兼容
CON组fi guration数据
自动检测主或从ATA / ATAPI的
器件
模式第5页支持,增加了对格式的支持
可移动介质设备
ATA的ATAPI设备,提供更强大的支持中断
跨操作系统平台的支持ATA
通过特定于供应商ATA系统事件通知
命令
输入引脚介质盒检测或弹出请求
USB总线状态指示(复位,能操作的FS / HS模式
ATION ,暂停/恢复,总线/自供电)
3个通用I / O( GPIO )引脚
一个ATAPI设备中支持多个LUN
ATA翻译提供无缝ATA支持,
标准MSC驱动程序
通过独立于供应商提供的额外的ATA命令支持
具体ATACBs ( ATA命令块利用MSC
命令块包)
规定分享与其他主机的ATA总线(如:
USB / 1394双通道器件)
制造互连测试支持提供
供应商特定的USB命令:
读/写访问到相关的ASIC的引脚
制造互连测试工具
利用廉价的30 - MHz晶振的时钟源。
1.1
功能框图
VBUS
D+
D-
OSC
NEJECT
SYSIRQ
DRVPWRVLD
DISKRDY
GPIO引脚( 3 )
n重设
控制
LOWPWR
CY7C68310
控制逻辑
nPWR500
VBUSPWRVLD
VBUSPWRD
只读存储器
256字节
EEPROM
SCL
SDA
EEPROM
接口
控制
64字节
内存
2K字节FIFO
体积
ATA接口逻辑
ATAEN
ATA控制
图1-1 。框图
赛普拉斯半导体公司
文件38-08030牧师* H
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年6月28日
16位数据
30MHz
XTAL
USB
USB HS / FS
控制逻辑
USB
2.0
XCVR
CY7C68310
2.0
应用
3.0
介绍
在CY7C68310实现了一个USB 2.0桥接所有
ATA / ATAPI -6标准的大容量存储设备,如:
硬盘驱动器,包括小尺寸硬盘( 2.5“ , 1.8 ” ,
和1.0 “),设计用于便携式消费电子应用程序
阳离子
CD -ROM , CD -R / W
DVD-ROM, DVD-RAM ,DVD-R / W的
MP3播放器
闪存
微型硬盘
磁带驱动器
个人视频录像机。
在CY7C68310实现了一个USB端口之间的桥梁
和一个ATA / ATAPI的基于大容量存储设备的端口。这
桥附着在
海量存储类仅成批
运输
特定网络阳离子, 1.0版。
在CY7C68310的USB端口连接到主机
计算机直接或通过USB集线器的下游端口。
主机软件问题命令和数据的CY7C68310
并利用从CY7C68310接收状态和数据
标准的USB协议。
在CY7C68310的ATA / ATAPI接口连接到大容量
存储设备。一个2字节的缓冲区最大限度地ATA / ATAPI数据
通过因设备损失最小化传输速率寻道时间。
ATA接口支持ATA PIO模式0-4,超
模式DMA模式0-4 。
设备初始化过程是可配置的,从而使
CY7C68310初始化最ATA / ATAPI设备,而不
软件干预。在CY7C68310也可以配置
以允许一个设备,如果初始化的软件初始化
不受CY7C68310算法支持的要求。
2.1
其他资源
CY4617 - CY7C68310海量存储参考设计套件
USB规范
2.0版
附件ATA -6数据包接口版本3B
USB
海量存储类仅成批传输
规范
1.0版
4.0
4.1
引脚分配
引脚图
DMARQ
VDD33
DD3
VSS
VDD25
DD15
DD0
DD2
DD12
DD14
DD13
DD11
DD4
DD10
VSS
60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41
VDD33
NDIOW
NDIOR
IORDY
ATAPUEN
NDMACK
ATAIRQ
DA1
VDD33
DA0
DA2
nCS0
nCS1
nPWR500
SCL
SDA_nIMODE
DISKRDY
VBUSPWRD
VBUSPWRVLD
VDD25
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
1 2 3 4 5 6
7 8 9 10 11 12 13 14 15 16 17 18 19 20
40
39
38
37
36
35
34
33
32
31
VDD25
DD7
TMC2
TMC1
nATARST
n重设
LOWPWR
SCANEN
GPIO2_nHS
GPIO1
GPIO0
ATAEN
DRVPWRVLD
SYSIRQ
NEJECT
TEST3
VDD33
XO
XI
VSS
CY7C68310-80AC
DD6
DD8
30
29
28
27
26
25
24
23
22
21
TEST1
TEST2
DD5
VDD25
DD1
VDD33
DM
RSDM
VSS
VSS
RSDP
PVDD25
AVSS
AVDD25
AVSS
VSS
RPU
DP
VDD25
RREF
图4-1 。 80引脚TQFP
文件38-08030牧师* H
TEST0
AVSS
DD9
第34 2
CY7C68310
4.2
针概述
引脚名称
RPU
RSDP
DP
DM
RSDM
TEST [ 0 : 3 ]
XI
XO
NEJECT
SYSIRQ
DRVPWRVLD
ATAEN
方向
O
O
I / O
I / O
O
I
I
O
I
I
I
I
PIN TYPE
USB输出
USB I / O
USB I / O
USB I / O
USB I / O
引脚说明
D +上拉源。
电源1.5k的上拉电阻连接
到D +全速运转时。
USB全速输出缓冲器(D + ) 。
RSDP也可以用作
高速运转时电流吸收器为终止。
USB高速I / O缓冲(D + ) 。
USB高速I / O缓冲( D-) 。
USB全速输出缓冲器( D-) 。
RSDM也可以用作
高速运转时电流吸收器为终止。
2
5
6
8
9
18–20, 25
22
23
26
27
28
29
5V容限输入
高电平有效。
ASIC制造和生产测试模式选择。
卜FF器
正常运行期间必须将这些引脚连接到GND 。
OSC输入
(2.5V-tolerant)
OSC输出
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
,
施密特输入
5V容限
输入缓冲器
高-Z驱动器,
5V-tolerant,
6 mA的我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
3.3V输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
,
施密特输入
30 MHz的晶振输入。
30 MHz的晶振输出。
低电平有效。
媒体退出或远程唤醒请求。领带+ 3.3V
如果未使用的功能。
高电平有效。
USB中断请求。绑到GND ,如果功能不
使用。
可配置的极性。
设备存在检测。该引脚必须不
被允许,如果功能不利用浮动。
高电平有效。
ATA接口使能。
'1'= ATA正常运行
“0”=高阻ATA接口引脚和ATA接口逻辑叫停
通用I / O引脚。
GPIO引脚必须连接到GND ,如果
功能没有被利用。如果hs_indicator配置位被置位,则
GPIO2_nHS销将反映设备的操作速度。
'1'=全速运转
'0' =高速运转
高电平有效。
ASIC测试引脚。该引脚必须在连接到GND
正常操作。
高电平有效。
USB挂起指标。
“0”=芯片活跃。 VBUS功率高达100 mA的批准。
“高Z' =片中止。 VBUS系统目前仅限于USB
暂停模式的价值。
低电平有效。
异步复位。
低电平有效。
ATA的复位信号。
30–32
GPIO [ 0:1] ,
GPIO2_nHS
I / O
33
34
SCANEN
LOWPWR
I
O
35
36
n重设
nATARST
I
O
37, 38
56, 54, 52,
49,46, 44,
42, 39, 41,
43, 45, 48,
51, 53, 55,
57
58
62
TMC [1: 2]
DD[0:15]
I
I / O
高电平有效。
ASIC测试针。在这些引脚必须连接到GND
正常操作。
ATA的数据信号。
DMARQ
NDIOW
I
O
5V容限
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
ATA的控制信号。
ATA的控制信号。
文件38-08030牧师* H
第34 3
CY7C68310
4.2
针概述
(续)
引脚名称
NDIOR
方向
O
PIN TYPE
3.3V驱动器,
5V-tolerant,
6毫安我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6毫安我
OL
3.3V驱动器,
5V-tolerant,
6毫安我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6毫安我
OL
3.3V驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
,
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
动力
动力
动力
动力
动力
动力
动力
ATA的控制信号。
引脚说明
63
64
65
IORDY
ATAPUEN
I
O
ATA的控制信号。
ATA IORDY拉连接。
对于VBUS供电系统。
66
NDMACK
O
ATA的控制信号。
67
70, 68, 71
ATAIRQ
DA [0: 2]
I
O
ATA的中断请求。
ATA的地址信号。
72, 73
NCS [ 0 : 1 ]
O
ATA的片选信号。
74
nPWR500
O
低电平有效。
VBUS电批指标。
“0”= VBUS功率可达bMaxPower值
不批“高Z' = bMaxPower值(如果超过100 mA时)
I
2
C兼容的时钟。
该引脚可被保留为无连接引脚,如果
在我
2
C兼容接口不使用。
I
2
C兼容的地址/数据或nIMODE选择。
75
SCL
O
76
SDA_nlMODE
I / O
77
78
DISKRDY
VBUSPWRD
I
I
可配置的极性。
设备准备就绪。
高电平有效。
总线供电操作选择引脚。
' 1 ' =总线供电
“0”=自供电
高电平有效。
表示VBUS电源存在。
数字地。
2.5V数字电源。
3.3V数字电源。
模拟2.5V电源( PLL ) 。
模拟地。
PLL电压基准。
电流源,用于2.4K (1%)电阻
连接到AVSS 。
模拟2.5V电源。
79
1, 4, 10,
21, 47, 60
3, 17, 40,
59, 80
7, 24, 50,
61, 69
11
12,14,16
13
15
VBUSPWRVLD
VSS
VDD25
VDD33
PVDD25
AVSS
RREF
AVDD25
I
文件38-08030牧师* H
第34 4
CY7C68310
4.3
4.3.1
详细的引脚说明
DP , DM
4.3.2
RSDP , RSDM
DP和DM是高速USB信号的引脚,以及它们
应该连接到USB接口的D +和D-引脚。
因为它们在高频下,将USB信号进行操作
设计的布局时需要特殊考虑
PCB 。参见PCB布局准则第15.0 。
RSDP和RSDM是全速USB信号引脚,
他们应该连接到通过39Ω的DP和DM引脚
电阻器。 RSDP和RSDM也可以作为电流吸收器的
终止高速运转时。
4.3.3
TEST [ 0 : 3 ]
测试引脚控制的各种测试模式
CY7C68310 。大多数测试模式被保留用于专用集成电路fabri-
阳离子,但下表列出了测试模式下可用
对于设备制造环境。测试引脚必须
连接到GND正常运行。
表4-1 。 CY7C68310测试模式
测试模式
0000
0001
0010
版权所有。
凌波模式。
所有输出管脚除XO引脚设置为高阻中间状态模式操作期间。在XO
引脚输出单元不具有高阻控制(始终启用) ,并且必须由其他被禁用或断开连接
表示。进入凌波模式,则复位后必须测试引脚设置为“ 0010 ”进行切换。
输入xnorTree模式。
此模式测试的所有专用输入和输出的连接。而在输入
操作xnorTree模式下,所有的双向引脚的接线链输出。连通性的结果
程序,将看到的所有双向管脚。链输入(按顺序) : VBUSPWRVLD , VBUSPWRD , DISKRDY ,
ATAIRQ , IORDY , DMARQ ,则复位, ATAEN , DRVPWRVLD , SYSIRQ , nEJECT链产出(按顺序) :
GPIO [ 2:0] , DD [15: 0], SDA_nIMODE 。
碧二xnorTree模式。
这种模式下测试所有的双向输入的连接。而在碧二异或非树模式
操作时,所有的双向销可连接为输入,并成为XNOR树链的一部分。的结果
连通性程序,将看到的所有输出只引脚。链输入: GPIO [0], GPIO [1], GPIO [2], DD [7], DD [8]
DD[6], DD[0], DD[5], DD[10], DD[4], DD[11], DD[3], DD[12], DD[2], DD[13], DD[1], DD[14], DD[0], DD[15],
SDA_nIMODE 。链输出: nPWR500 , nATARST , nDIOW , nDIOR , nDMACK , ATAPUEN ,NCS [1: 0], DA [2: 0],
LOWPWR , SCL
描述
正常模式。
这是操作的默认模式。
0011
0100
0101–1111
版权所有。
4.3.4
十一, XO
由USB主机启用,该引脚上的状态变化将
立即使CY7C68310执行的USB远程
唤醒事件。
4.3.6
SYSIRQ
在CY7C68310要求30 MHz信号导出的内部
时序。通常,一个30 MHz的( 2.5V宽容,并联谐振
基本模式)晶体被使用,但一个30兆赫(2.5V ,50%
占空比)从另一个源的方波,也可
使用。如果使用的是晶体,连接引脚XI和XO ,和
还通过20pF的电容到地,如图8-1所示。
如果备用时钟源时,将其应用到XI和XO离开
开。
4.3.5
NEJECT
该nEJECT输入引脚提供通信的一种手段
通过事件notifi-弹出按钮推到ATA / ATAPI设备
阳离子以及一种方法以致使USB远程唤醒。
在正常操作期间,声称nEJECT为10毫秒
表示媒体弹出已请求。如果
CY7C68310处于暂停状态,而如果远程唤醒是
该SYSIRQ引脚提供了一种方法,系统,请求服务
从使用的USB中断管道的主机软件。如果
CY7C68310没有中断挂起数据恢复, USB
中断管道的数据请求是赤身裸体。如果待处理数据
可用, CY7C68310返回数据指示的16比特
在DISKRDY引脚时, HS_MODE信号的状态(即
指示是否CY7C68310是在高速运行或
全速) ,该VBUSPWRD引脚时,用户定义的值
从位[ 7:3]的地址的0xE的配置空间,并且
GPIO引脚。
表4-2
示出的位图数据
在中断管道返回,这个数字下方描绘
通过CY7C68310纳入锁定的算法。
文件38-08030牧师* H
第34 5
这部分是不推荐用于新设计
使用CY7C68300B EZ -USB AT2LP USB2.0到ATA / ATAPI
桥新设计
CY7C68310
ISD - 300LP 低功耗USB 2.0转ATA / ATAPI桥接器IC
1.0
特点
固定功能的大容量存储设备,无需固件
CODE
USB
海量存储类仅成批
符合规范
(版本1.0 )
USB 2.0认证( TID # 40001426 )
- 集成的USB收发器
- 高速( 480兆)和全速( 12兆位)的支持
- USB挂起/恢复,远程唤醒支持
操作 - 自供电和USB两种供电模式
总线供电
- 低功耗允许总线供电操作
- VBUS供电CF支持
- 真正的USB移动硬盘支持
紧凑的80引脚TQFP封装,无铅选择
ATA/ATAPI-6
符合规范,提供支持
大容量存储设备大于137GB
宽容5V输入, 3.3V输出驱动器
灵活的USB描述符和配置资源的检索
— I
2
C兼容的串行ROM接口
- ATA使用特定厂商的ATA命令接口( FBH )
在ATAPI或ATA设备实现
- 默认芯片制造/人员开发ROM的内容
opment
对于ATA / ATAPI数据传输 2 KB的SRAM数据缓冲区
ATA接口,支持ATA PIO模式0-4 , UDMA模式
0-4 (多字DMA不支持) 。 ATA接口操作
化模式的设备时自动选择完成初始化
化或与我手动编程
2
C兼容组态
定量数据
自动检测主或从ATA / ATAPI的
器件
模式第5页支持,增加了对格式的支持
可移动介质设备
ATA的ATAPI设备,提供了更多的RO-中断支持
跨操作系统平台胸围ATA支持
通过特定于供应商ATA的COM系统事件通知
MAND
- 输入引脚介质盒检测或弹出请求
- USB总线状态指示(复位, FS / HS能操作的模式
ATION ,暂停/恢复,总线/自供电)
3个通用I / O( GPIO )引脚
一个ATAPI设备中支持多个LUN
ATA翻译提供无缝支持ATA与标
准MSC驱动程序
由供应商spe-提供额外的ATA命令支持
利用MSC的COM cific ATACBs ( ATA命令块
命令块包)
规定分享与其他主机的ATA总线(例如,
USB / 1394双通道器件)
提供文氏制造互连测试支持
DOR特定的USB命令:
- 读/写访问相关ASIC的引脚
- 制造互连测试工具
利用廉价的30 - MHz晶振的时钟源。
1.1
功能框图
VBUS
D+
D-
OSC
NEJECT
SYSIRQ
DRVPWRVLD
DISKRDY
GPIO引脚( 3 )
LOWPWR
CY7C68310
控制逻辑
nPWR500
VBUSPWRVLD
VBUSPWRD
n重设
控制
只读存储器
256字节
EEPROM
SCL
SDA
EEPROM
接口
控制
64字节
内存
2K字节FIFO
体积
ATA接口逻辑
ATAEN
ATA控制
图1-1 。框图
赛普拉斯半导体公司
文件38-08030牧师*
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2005年9月15日
16位数据
30MHz
XTAL
USB
USB HS / FS
控制逻辑
USB
2.0
XCVR
这部分是不推荐用于新设计
使用CY7C68300B EZ -USB AT2LP USB2.0到ATA / ATAPI
桥新设计
CY7C68310
2.0
应用
3.0
介绍
在CY7C68310实现了一个USB 2.0桥接所有
ATA / ATAPI -6标准的大容量存储设备,如:
硬盘驱动器,包括小尺寸硬盘( 2.5“ , 1.8 ” ,
和1.0 “),设计用于便携式消费电子应用程序
阳离子
CD -ROM , CD -R / W
DVD-ROM, DVD-RAM ,DVD-R / W的
MP3播放器
闪存
微型硬盘
磁带驱动器
个人视频录像机。
在CY7C68310实现了一个USB端口之间的桥梁
和一个ATA / ATAPI的基于大容量存储设备的端口。这
桥附着在
海量存储类仅成批
运输
特定网络阳离子, 1.0版。
在CY7C68310的USB端口连接到主机
计算机直接或通过USB集线器的下游端口。
主机软件问题命令和数据的CY7C68310
并利用从CY7C68310接收状态和数据
标准的USB协议。
在CY7C68310的ATA / ATAPI接口连接到大容量
存储设备。一个2字节的缓冲区最大限度地ATA / ATAPI数据
通过因设备损失最小化传输速率寻道时间。
ATA接口支持ATA PIO模式0-4,超
模式DMA模式0-4 。
设备初始化过程是可配置的,从而使
CY7C68310初始化最ATA / ATAPI设备,而不
软件干预。在CY7C68310也可以配置
以允许一个设备,如果初始化的软件初始化
不受CY7C68310算法支持的要求。
2.1
其他资源
CY4617 - CY7C68310海量存储参考设计套件
USB规范
2.0版
附件ATA -6数据包接口版本3B
USB
海量存储类仅成批传输
规范
1.0版
4.0
4.1
引脚分配
引脚图
DD4
DD10
VSS
DD6
DD8
DMARQ
DD13
VDD33
DD3
VSS
VDD25
DD15
DD0
DD14
DD2
DD12
DD11
DD5
60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41
VDD33
NDIOW
NDIOR
IORDY
ATAPUEN
NDMACK
ATAIRQ
DA1
VDD33
DA0
DA2
nCS0
nCS1
nPWR500
SCL
SDA_nIMODE
DISKRDY
VBUSPWRD
VBUSPWRVLD
VDD25
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
1 2 3 4 5 6
7 8 9 10 11 12 13 14 15 16 17 18 19 20
40
39
38
37
36
35
34
33
32
31
VDD25
DD7
TMC2
TMC1
nATARST
n重设
LOWPWR
SCANEN
GPIO2_nHS
GPIO1
GPIO0
ATAEN
DRVPWRVLD
SYSIRQ
NEJECT
TEST3
VDD33
XO
XI
VSS
DD1
CY7C68310-80AC
DD9
30
29
28
27
26
25
24
23
22
21
VDD33
DM
PVDD25
AVSS
AVDD25
AVSS
VDD25
图4-1 。 80引脚TQFP
文件38-08030牧师*
第34 2
VDD25
TEST1
TEST2
RSDM
VSS
VSS
RSDP
DP
RREF
VSS
RPU
TEST0
AVSS
这部分是不推荐用于新设计
使用CY7C68300B EZ -USB AT2LP USB2.0到ATA / ATAPI
桥新设计
CY7C68310
4.2
针概述
引脚名称
RPU
RSDP
DP
DM
RSDM
TEST [ 0 : 3 ]
XI
XO
NEJECT
SYSIRQ
DRVPWRVLD
ATAEN
方向
O
O
I / O
I / O
O
I
I
O
I
I
I
I
PIN TYPE
USB输出
USB I / O
USB I / O
USB I / O
USB I / O
引脚说明
D +上拉源。
电源1.5k的上拉电阻连接
到D +全速运转时。
USB全速输出缓冲器(D + ) 。
RSDP也可以用作
高速运转时电流吸收器为终止。
USB高速I / O缓冲(D + ) 。
USB高速I / O缓冲( D-) 。
USB全速输出缓冲器( D-) 。
RSDM也可以用作
高速运转时电流吸收器为终止。
2
5
6
8
9
18–20, 25
22
23
26
27
28
29
5V容限输入
高电平有效。
ASIC制造和生产测试模式选择。
卜FF器
正常运行期间必须将这些引脚连接到GND 。
OSC输入
(2.5V-tolerant)
OSC输出
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
,
施密特输入
5V容限
输入缓冲器
高-Z驱动器,
5V-tolerant,
6 mA的我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
3.3V输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
,
施密特输入
30 MHz的晶振输入。
30 MHz的晶振输出。
低电平有效。
媒体退出或远程唤醒请求。领带+ 3.3V
如果未使用的功能。
高电平有效。
USB中断请求。绑到GND ,如果功能不
使用。
可配置的极性。
设备存在检测。该引脚必须不
被允许,如果功能不利用浮动。
高电平有效。
ATA接口使能。
'1'= ATA正常运行
“0”=高阻ATA接口引脚和ATA接口逻辑叫停
通用I / O引脚。
GPIO引脚必须连接到GND ,如果
功能没有被利用。如果hs_indicator配置位被置位,则
GPIO2_nHS销将反映设备的操作速度。
'1'=全速运转
'0' =高速运转
高电平有效。
ASIC测试引脚。该引脚必须在连接到GND
正常操作。
高电平有效。
USB挂起指标。
“0”=芯片活跃。 VBUS功率高达100 mA的批准。
“高Z' =片中止。 VBUS系统目前仅限于USB
暂停模式的价值。
低电平有效。
异步复位。
低电平有效。
ATA的复位信号。
30–32
GPIO [ 0:1] ,
GPIO2_nHS
I / O
33
34
SCANEN
LOWPWR
I
O
35
36
n重设
nATARST
I
O
37, 38
56, 54, 52,
49,46, 44,
42, 39, 41,
43, 45, 48,
51, 53, 55,
57
58
62
TMC [1: 2]
DD[0:15]
I
I / O
高电平有效。
ASIC测试针。在这些引脚必须连接到GND
正常操作。
ATA的数据信号。
DMARQ
NDIOW
I
O
5V容限
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
ATA的控制信号。
ATA的控制信号。
文件38-08030牧师*
第34 3
这部分是不推荐用于新设计
使用CY7C68300B EZ -USB AT2LP USB2.0到ATA / ATAPI
桥新设计
CY7C68310
4.2
针概述
(续)
引脚名称
NDIOR
方向
O
PIN TYPE
3.3V驱动器,
5V-tolerant,
6毫安我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6毫安我
OL
3.3V驱动器,
5V-tolerant,
6毫安我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6毫安我
OL
3.3V驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
,
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
动力
动力
动力
动力
动力
动力
动力
ATA的控制信号。
引脚说明
63
64
65
IORDY
ATAPUEN
I
O
ATA的控制信号。
ATA IORDY拉连接。
对于VBUS供电系统。
66
NDMACK
O
ATA的控制信号。
67
70, 68, 71
ATAIRQ
DA [0: 2]
I
O
ATA的中断请求。
ATA的地址信号。
72, 73
NCS [ 0 : 1 ]
O
ATA的片选信号。
74
nPWR500
O
低电平有效。
VBUS电批指标。
“0”= VBUS功率可达bMaxPower值
不批“高Z' = bMaxPower值(如果超过100 mA时)
I
2
C兼容的时钟。
该引脚可被保留为无连接引脚,如果
在我
2
C兼容接口不使用。
I
2
C兼容的地址/数据或nIMODE选择。
75
SCL
O
76
SDA_nlMODE
I / O
77
78
DISKRDY
VBUSPWRD
I
I
可配置的极性。
设备准备就绪。
高电平有效。
总线供电操作选择引脚。
' 1 ' =总线供电
“0”=自供电
高电平有效。
表示VBUS电源存在。
数字地。
2.5V数字电源。
3.3V数字电源。
模拟2.5V电源( PLL ) 。
模拟地。
PLL电压基准。
电流源,用于2.4K (1%)电阻
连接到AVSS 。
模拟2.5V电源。
79
1, 4, 10,
21, 47, 60
3, 17, 40,
59, 80
7, 24, 50,
61, 69
11
12,14,16
13
15
VBUSPWRVLD
VSS
VDD25
VDD33
PVDD25
AVSS
RREF
AVDD25
I
文件38-08030牧师*
第34 4
这部分是不推荐用于新设计
使用CY7C68300B EZ -USB AT2LP USB2.0到ATA / ATAPI
桥新设计
CY7C68310
4.3
4.3.1
详细的引脚说明
DP , DM
还可以通过20 - pF电容到GND ,如图
图8-1 。
如果备用时钟源时,将其应用到XI和XO离开
开。
4.3.5
NEJECT
DP和DM是高速USB信号的引脚,以及它们
应该连接到USB接口的D +和D-引脚。
因为它们在高频下,将USB信号进行操作
设计的布局时需要特殊考虑
PCB 。参见PCB布局准则第15.0 。
4.3.2
RSDP , RSDM
RSDP和RSDM是全速USB信号引脚,
他们应该连接到通过39Ω的DP和DM引脚
电阻器。 RSDP和RSDM也可以作为电流吸收器的
终止高速运转时。
4.3.3
TEST [ 0 : 3 ]
该nEJECT输入引脚提供通信的一种手段
通过事件notifi-弹出按钮推到ATA / ATAPI设备
阳离子以及一种方法以致使USB远程唤醒。
在正常操作期间,断言nEJECT为10毫秒
表示媒体弹出已请求。如果
CY7C68310处于暂停状态,而如果远程唤醒是
由USB主机启用,该引脚上的状态变化将
立即使CY7C68310执行的USB远程
唤醒事件。
4.3.6
SYSIRQ
测试引脚控制的各种测试模式
CY7C68310 。大多数测试模式被保留用于专用集成电路fabri-
阳离子,但
表4-1
概述了可用于测试模式
设备的制造环境。测试引脚必须
连接到GND正常运行。
4.3.4
十一, XO
在CY7C68310要求30 MHz信号导出的内部
时序。通常,一个30 MHz的( 2.5V宽容,并联谐振
基本模式)晶体被使用,但一个30兆赫(2.5V ,50%
占空比)从另一个源的方波,也可
使用。如果使用的是晶体,连接引脚XI和XO ,和
表4-1 。 CY7C68310测试模式
测试模式
0000
0001
0010
版权所有。
该SYSIRQ引脚提供了一种方法,系统,请求服务
从使用的USB中断管道的主机软件。如果
CY7C68310没有中断挂起数据恢复, USB
中断管道的数据请求是赤身裸体。如果待处理数据
可用, CY7C68310返回数据指示的16比特
在DISKRDY引脚时, HS_MODE信号的状态(即
指示是否CY7C68310是在高速运行或
全速) ,该VBUSPWRD引脚时,用户定义的值
从位[ 7:3]的地址的0xE的配置空间,并且
GPIO引脚。
表4-2
示出的位图数据
在中断管道返回,这个数字下方描绘
通过CY7C68310纳入锁定的算法。
描述
正常模式。
这是操作的默认模式。
凌波模式。
所有输出管脚除XO引脚设置为高阻中间状态模式操作期间。在XO
引脚输出单元不具有高阻控制(始终启用) ,并且必须由其他被禁用或断开连接
表示。进入凌波模式,则复位后必须测试引脚设置为“ 0010 ”进行切换。
输入xnorTree模式。
此模式测试的所有专用输入和输出的连接。而在输入
操作xnorTree模式,所有的双向引脚的接线链输出。连通性的结果
程序,将看到的所有双向管脚。链输入(按顺序) : VBUSPWRVLD , VBUSPWRD , DISKRDY ,
ATAIRQ , IORDY , DMARQ ,则复位, ATAEN , DRVPWRVLD , SYSIRQ , nEJECT 。链输出(按顺序) :
GPIO [ 2:0] , DD [15: 0], SDA_nIMODE 。
碧二xnorTree模式。
这种模式下测试所有的双向输入的连接。而在碧二异或非树模式
操作,所有双向管脚布线作为输入,并成为XNOR树链的一部分。的结果
连通性程序,将看到的所有输出只引脚。链输入: GPIO [0], GPIO [1], GPIO [2], DD [7], DD [8]
DD[6], DD[0], DD[5], DD[10], DD[4], DD[11], DD[3], DD[12], DD[2], DD[13], DD[1], DD[14], DD[0], DD[15],
SDA_nIMODE 。链输出: nPWR500 , nATARST , nDIOW , nDIOR , nDMACK , ATAPUEN ,NCS [1: 0], DA [2: 0],
LOWPWR , SCL
0011
0100
0101–1111
版权所有。
文件38-08030牧师*
第34 5
CY7C68310
ISD - 300LP 低功耗USB 2.0转ATA / ATAPI桥接器IC
1.0
特点
固定功能的大容量存储设备,无需固件
CODE
USB
海量存储类仅成批
符合规范
(版本1.0 )
USB 2.0认证( TID # 40001426 )
集成的USB收发器
高速( 480兆)和全速( 12兆位)的支持
USB挂起/恢复,远程唤醒支持
操作 - 自供电和USB巴士─两种供电模式
供电
低功耗允许总线供电操作
VBUS供电CF支持
真正的USB移动硬盘支持
紧凑的80引脚TQFP封装,无铅选择
ATA/ATAPI-6
符合规范,提供支持
大容量存储设备大于137GB
宽容5V输入, 3.3V输出驱动器
灵活的USB描述符和配置资源的检索
2
I C兼容串行ROM接口
使用特定厂商的ATA命令ATA接口( FBH )
在ATAPI或ATA设备实现
默认情况下,芯片制造/人员开发ROM的内容
opment
对于ATA / ATAPI数据传输 2 KB的SRAM数据缓冲区
ATA接口,支持ATA PIO模式0-4 , UDMA模式
0-4 (多字DMA不支持) 。 ATA接口
操作模式的设备时自动选择
初始化或与我手动编程
2
C兼容
CON组fi guration数据
自动检测主或从ATA / ATAPI的
器件
模式第5页支持,增加了对格式的支持
可移动介质设备
ATA的ATAPI设备,提供更强大的支持中断
跨操作系统平台的支持ATA
通过特定于供应商ATA系统事件通知
命令
输入引脚介质盒检测或弹出请求
USB总线状态指示(复位,能操作的FS / HS模式
ATION ,暂停/恢复,总线/自供电)
3个通用I / O( GPIO )引脚
一个ATAPI设备中支持多个LUN
ATA翻译提供无缝ATA支持,
标准MSC驱动程序
通过独立于供应商提供的额外的ATA命令支持
具体ATACBs ( ATA命令块利用MSC
命令块包)
规定分享与其他主机的ATA总线(如:
USB / 1394双通道器件)
制造互连测试支持提供
供应商特定的USB命令:
读/写访问到相关的ASIC的引脚
制造互连测试工具
利用廉价的30 - MHz晶振的时钟源。
1.1
功能框图
VBUS
D+
D-
OSC
NEJECT
SYSIRQ
DRVPWRVLD
DISKRDY
GPIO引脚( 3 )
n重设
控制
LOWPWR
CY7C68310
控制逻辑
nPWR500
VBUSPWRVLD
VBUSPWRD
只读存储器
256字节
EEPROM
SCL
SDA
EEPROM
接口
控制
64字节
内存
2K字节FIFO
体积
ATA接口逻辑
ATAEN
ATA控制
图1-1 。框图
赛普拉斯半导体公司
文件38-08030牧师* H
3901北一街
圣荷西
,
CA 95134
408-943-2600
修订后的2004年6月28日
16位数据
30MHz
XTAL
USB
USB HS / FS
控制逻辑
USB
2.0
XCVR
CY7C68310
2.0
应用
3.0
介绍
在CY7C68310实现了一个USB 2.0桥接所有
ATA / ATAPI -6标准的大容量存储设备,如:
硬盘驱动器,包括小尺寸硬盘( 2.5“ , 1.8 ” ,
和1.0 “),设计用于便携式消费电子应用程序
阳离子
CD -ROM , CD -R / W
DVD-ROM, DVD-RAM ,DVD-R / W的
MP3播放器
闪存
微型硬盘
磁带驱动器
个人视频录像机。
在CY7C68310实现了一个USB端口之间的桥梁
和一个ATA / ATAPI的基于大容量存储设备的端口。这
桥附着在
海量存储类仅成批
运输
特定网络阳离子, 1.0版。
在CY7C68310的USB端口连接到主机
计算机直接或通过USB集线器的下游端口。
主机软件问题命令和数据的CY7C68310
并利用从CY7C68310接收状态和数据
标准的USB协议。
在CY7C68310的ATA / ATAPI接口连接到大容量
存储设备。一个2字节的缓冲区最大限度地ATA / ATAPI数据
通过因设备损失最小化传输速率寻道时间。
ATA接口支持ATA PIO模式0-4,超
模式DMA模式0-4 。
设备初始化过程是可配置的,从而使
CY7C68310初始化最ATA / ATAPI设备,而不
软件干预。在CY7C68310也可以配置
以允许一个设备,如果初始化的软件初始化
不受CY7C68310算法支持的要求。
2.1
其他资源
CY4617 - CY7C68310海量存储参考设计套件
USB规范
2.0版
附件ATA -6数据包接口版本3B
USB
海量存储类仅成批传输
规范
1.0版
4.0
4.1
引脚分配
引脚图
DMARQ
VDD33
DD3
VSS
VDD25
DD15
DD0
DD2
DD12
DD14
DD13
DD11
DD4
DD10
VSS
60 59 58 57 56 55 54 53 52 51 50 49 48 47 46 45 44 43 42 41
VDD33
NDIOW
NDIOR
IORDY
ATAPUEN
NDMACK
ATAIRQ
DA1
VDD33
DA0
DA2
nCS0
nCS1
nPWR500
SCL
SDA_nIMODE
DISKRDY
VBUSPWRD
VBUSPWRVLD
VDD25
61
62
63
64
65
66
67
68
69
70
71
72
73
74
75
76
77
78
79
80
1 2 3 4 5 6
7 8 9 10 11 12 13 14 15 16 17 18 19 20
40
39
38
37
36
35
34
33
32
31
VDD25
DD7
TMC2
TMC1
nATARST
n重设
LOWPWR
SCANEN
GPIO2_nHS
GPIO1
GPIO0
ATAEN
DRVPWRVLD
SYSIRQ
NEJECT
TEST3
VDD33
XO
XI
VSS
CY7C68310-80AC
DD6
DD8
30
29
28
27
26
25
24
23
22
21
TEST1
TEST2
DD5
VDD25
DD1
VDD33
DM
RSDM
VSS
VSS
RSDP
PVDD25
AVSS
AVDD25
AVSS
VSS
RPU
DP
VDD25
RREF
图4-1 。 80引脚TQFP
文件38-08030牧师* H
TEST0
AVSS
DD9
第34 2
CY7C68310
4.2
针概述
引脚名称
RPU
RSDP
DP
DM
RSDM
TEST [ 0 : 3 ]
XI
XO
NEJECT
SYSIRQ
DRVPWRVLD
ATAEN
方向
O
O
I / O
I / O
O
I
I
O
I
I
I
I
PIN TYPE
USB输出
USB I / O
USB I / O
USB I / O
USB I / O
引脚说明
D +上拉源。
电源1.5k的上拉电阻连接
到D +全速运转时。
USB全速输出缓冲器(D + ) 。
RSDP也可以用作
高速运转时电流吸收器为终止。
USB高速I / O缓冲(D + ) 。
USB高速I / O缓冲( D-) 。
USB全速输出缓冲器( D-) 。
RSDM也可以用作
高速运转时电流吸收器为终止。
2
5
6
8
9
18–20, 25
22
23
26
27
28
29
5V容限输入
高电平有效。
ASIC制造和生产测试模式选择。
卜FF器
正常运行期间必须将这些引脚连接到GND 。
OSC输入
(2.5V-tolerant)
OSC输出
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
,
施密特输入
5V容限
输入缓冲器
高-Z驱动器,
5V-tolerant,
6 mA的我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
3.3V输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
,
施密特输入
30 MHz的晶振输入。
30 MHz的晶振输出。
低电平有效。
媒体退出或远程唤醒请求。领带+ 3.3V
如果未使用的功能。
高电平有效。
USB中断请求。绑到GND ,如果功能不
使用。
可配置的极性。
设备存在检测。该引脚必须不
被允许,如果功能不利用浮动。
高电平有效。
ATA接口使能。
'1'= ATA正常运行
“0”=高阻ATA接口引脚和ATA接口逻辑叫停
通用I / O引脚。
GPIO引脚必须连接到GND ,如果
功能没有被利用。如果hs_indicator配置位被置位,则
GPIO2_nHS销将反映设备的操作速度。
'1'=全速运转
'0' =高速运转
高电平有效。
ASIC测试引脚。该引脚必须在连接到GND
正常操作。
高电平有效。
USB挂起指标。
“0”=芯片活跃。 VBUS功率高达100 mA的批准。
“高Z' =片中止。 VBUS系统目前仅限于USB
暂停模式的价值。
低电平有效。
异步复位。
低电平有效。
ATA的复位信号。
30–32
GPIO [ 0:1] ,
GPIO2_nHS
I / O
33
34
SCANEN
LOWPWR
I
O
35
36
n重设
nATARST
I
O
37, 38
56, 54, 52,
49,46, 44,
42, 39, 41,
43, 45, 48,
51, 53, 55,
57
58
62
TMC [1: 2]
DD[0:15]
I
I / O
高电平有效。
ASIC测试针。在这些引脚必须连接到GND
正常操作。
ATA的数据信号。
DMARQ
NDIOW
I
O
5V容限
施密特输入
3.3V驱动器,
5V-tolerant,
6 mA的我
OL
ATA的控制信号。
ATA的控制信号。
文件38-08030牧师* H
第34 3
CY7C68310
4.2
针概述
(续)
引脚名称
NDIOR
方向
O
PIN TYPE
3.3V驱动器,
5V-tolerant,
6毫安我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6毫安我
OL
3.3V驱动器,
5V-tolerant,
6毫安我
OL
5V-tolerant
施密特输入
3.3V驱动器,
5V-tolerant,
6毫安我
OL
3.3V驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
高-Z驱动器,
5V-tolerant,
6毫安我
OL
,
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
5V-tolerant
施密特输入
动力
动力
动力
动力
动力
动力
动力
ATA的控制信号。
引脚说明
63
64
65
IORDY
ATAPUEN
I
O
ATA的控制信号。
ATA IORDY拉连接。
对于VBUS供电系统。
66
NDMACK
O
ATA的控制信号。
67
70, 68, 71
ATAIRQ
DA [0: 2]
I
O
ATA的中断请求。
ATA的地址信号。
72, 73
NCS [ 0 : 1 ]
O
ATA的片选信号。
74
nPWR500
O
低电平有效。
VBUS电批指标。
“0”= VBUS功率可达bMaxPower值
不批“高Z' = bMaxPower值(如果超过100 mA时)
I
2
C兼容的时钟。
该引脚可被保留为无连接引脚,如果
在我
2
C兼容接口不使用。
I
2
C兼容的地址/数据或nIMODE选择。
75
SCL
O
76
SDA_nlMODE
I / O
77
78
DISKRDY
VBUSPWRD
I
I
可配置的极性。
设备准备就绪。
高电平有效。
总线供电操作选择引脚。
' 1 ' =总线供电
“0”=自供电
高电平有效。
表示VBUS电源存在。
数字地。
2.5V数字电源。
3.3V数字电源。
模拟2.5V电源( PLL ) 。
模拟地。
PLL电压基准。
电流源,用于2.4K (1%)电阻
连接到AVSS 。
模拟2.5V电源。
79
1, 4, 10,
21, 47, 60
3, 17, 40,
59, 80
7, 24, 50,
61, 69
11
12,14,16
13
15
VBUSPWRVLD
VSS
VDD25
VDD33
PVDD25
AVSS
RREF
AVDD25
I
文件38-08030牧师* H
第34 4
CY7C68310
4.3
4.3.1
详细的引脚说明
DP , DM
4.3.2
RSDP , RSDM
DP和DM是高速USB信号的引脚,以及它们
应该连接到USB接口的D +和D-引脚。
因为它们在高频下,将USB信号进行操作
设计的布局时需要特殊考虑
PCB 。参见PCB布局准则第15.0 。
RSDP和RSDM是全速USB信号引脚,
他们应该连接到通过39Ω的DP和DM引脚
电阻器。 RSDP和RSDM也可以作为电流吸收器的
终止高速运转时。
4.3.3
TEST [ 0 : 3 ]
测试引脚控制的各种测试模式
CY7C68310 。大多数测试模式被保留用于专用集成电路fabri-
阳离子,但下表列出了测试模式下可用
对于设备制造环境。测试引脚必须
连接到GND正常运行。
表4-1 。 CY7C68310测试模式
测试模式
0000
0001
0010
版权所有。
凌波模式。
所有输出管脚除XO引脚设置为高阻中间状态模式操作期间。在XO
引脚输出单元不具有高阻控制(始终启用) ,并且必须由其他被禁用或断开连接
表示。进入凌波模式,则复位后必须测试引脚设置为“ 0010 ”进行切换。
输入xnorTree模式。
此模式测试的所有专用输入和输出的连接。而在输入
操作xnorTree模式下,所有的双向引脚的接线链输出。连通性的结果
程序,将看到的所有双向管脚。链输入(按顺序) : VBUSPWRVLD , VBUSPWRD , DISKRDY ,
ATAIRQ , IORDY , DMARQ ,则复位, ATAEN , DRVPWRVLD , SYSIRQ , nEJECT链产出(按顺序) :
GPIO [ 2:0] , DD [15: 0], SDA_nIMODE 。
碧二xnorTree模式。
这种模式下测试所有的双向输入的连接。而在碧二异或非树模式
操作时,所有的双向销可连接为输入,并成为XNOR树链的一部分。的结果
连通性程序,将看到的所有输出只引脚。链输入: GPIO [0], GPIO [1], GPIO [2], DD [7], DD [8]
DD[6], DD[0], DD[5], DD[10], DD[4], DD[11], DD[3], DD[12], DD[2], DD[13], DD[1], DD[14], DD[0], DD[15],
SDA_nIMODE 。链输出: nPWR500 , nATARST , nDIOW , nDIOR , nDMACK , ATAPUEN ,NCS [1: 0], DA [2: 0],
LOWPWR , SCL
描述
正常模式。
这是操作的默认模式。
0011
0100
0101–1111
版权所有。
4.3.4
十一, XO
由USB主机启用,该引脚上的状态变化将
立即使CY7C68310执行的USB远程
唤醒事件。
4.3.6
SYSIRQ
在CY7C68310要求30 MHz信号导出的内部
时序。通常,一个30 MHz的( 2.5V宽容,并联谐振
基本模式)晶体被使用,但一个30兆赫(2.5V ,50%
占空比)从另一个源的方波,也可
使用。如果使用的是晶体,连接引脚XI和XO ,和
还通过20pF的电容到地,如图8-1所示。
如果备用时钟源时,将其应用到XI和XO离开
开。
4.3.5
NEJECT
该nEJECT输入引脚提供通信的一种手段
通过事件notifi-弹出按钮推到ATA / ATAPI设备
阳离子以及一种方法以致使USB远程唤醒。
在正常操作期间,声称nEJECT为10毫秒
表示媒体弹出已请求。如果
CY7C68310处于暂停状态,而如果远程唤醒是
该SYSIRQ引脚提供了一种方法,系统,请求服务
从使用的USB中断管道的主机软件。如果
CY7C68310没有中断挂起数据恢复, USB
中断管道的数据请求是赤身裸体。如果待处理数据
可用, CY7C68310返回数据指示的16比特
在DISKRDY引脚时, HS_MODE信号的状态(即
指示是否CY7C68310是在高速运行或
全速) ,该VBUSPWRD引脚时,用户定义的值
从位[ 7:3]的地址的0xE的配置空间,并且
GPIO引脚。
表4-2
示出的位图数据
在中断管道返回,这个数字下方描绘
通过CY7C68310纳入锁定的算法。
文件38-08030牧师* H
第34 5
查看更多CY4617PDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    CY4617
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:3350142453 复制 点击这里给我发消息 QQ:2885393564 复制

电话:0755-83247290
联系人:吴先生/吴小姐/李小姐
地址:深圳市福田区航都大厦17F1
CY4617
CYPRESS
23+
4650
原厂原封装
绝对进口原装,公司现货
QQ: 点击这里给我发消息 QQ:1584878981 复制 点击这里给我发消息 QQ:2881290686 复制

电话:010-62962871、62104931、 62106431、62104891、62104791
联系人:刘经理
地址:北京市海淀区中关村大街32号和盛嘉业大厦10层1008
CY4617
CYPRESS
14+
850
专业分销
全新原装正品/质量有保证
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
CY4617
√ 欧美㊣品
▲10/11+
10176
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
CY4617
√ 欧美㊣品
▲10/11+
7944
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院
CY4617
Cypress Semiconductor
㊣10/11+
9317
贴◆插
【dz37.com】实时报价有图&PDF
查询更多CY4617供应信息

深圳市碧威特网络技术有限公司
 复制成功!