这部分是不推荐用于新设计
使用CY7C68300B EZ -USB AT2LP USB2.0到ATA / ATAPI
桥新设计
CY7C68310
4.3
4.3.1
详细的引脚说明
DP , DM
还可以通过20 - pF电容到GND ,如图
图8-1 。
如果备用时钟源时,将其应用到XI和XO离开
开。
4.3.5
NEJECT
DP和DM是高速USB信号的引脚,以及它们
应该连接到USB接口的D +和D-引脚。
因为它们在高频下,将USB信号进行操作
设计的布局时需要特殊考虑
PCB 。参见PCB布局准则第15.0 。
4.3.2
RSDP , RSDM
RSDP和RSDM是全速USB信号引脚,
他们应该连接到通过39Ω的DP和DM引脚
电阻器。 RSDP和RSDM也可以作为电流吸收器的
终止高速运转时。
4.3.3
TEST [ 0 : 3 ]
该nEJECT输入引脚提供通信的一种手段
通过事件notifi-弹出按钮推到ATA / ATAPI设备
阳离子以及一种方法以致使USB远程唤醒。
在正常操作期间,断言nEJECT为10毫秒
表示媒体弹出已请求。如果
CY7C68310处于暂停状态,而如果远程唤醒是
由USB主机启用,该引脚上的状态变化将
立即使CY7C68310执行的USB远程
唤醒事件。
4.3.6
SYSIRQ
测试引脚控制的各种测试模式
CY7C68310 。大多数测试模式被保留用于专用集成电路fabri-
阳离子,但
表4-1
概述了可用于测试模式
设备的制造环境。测试引脚必须
连接到GND正常运行。
4.3.4
十一, XO
在CY7C68310要求30 MHz信号导出的内部
时序。通常,一个30 MHz的( 2.5V宽容,并联谐振
基本模式)晶体被使用,但一个30兆赫(2.5V ,50%
占空比)从另一个源的方波,也可
使用。如果使用的是晶体,连接引脚XI和XO ,和
表4-1 。 CY7C68310测试模式
测试模式
0000
0001
0010
版权所有。
该SYSIRQ引脚提供了一种方法,系统,请求服务
从使用的USB中断管道的主机软件。如果
CY7C68310没有中断挂起数据恢复, USB
中断管道的数据请求是赤身裸体。如果待处理数据
可用, CY7C68310返回数据指示的16比特
在DISKRDY引脚时, HS_MODE信号的状态(即
指示是否CY7C68310是在高速运行或
全速) ,该VBUSPWRD引脚时,用户定义的值
从位[ 7:3]的地址的0xE的配置空间,并且
GPIO引脚。
表4-2
示出的位图数据
在中断管道返回,这个数字下方描绘
通过CY7C68310纳入锁定的算法。
描述
正常模式。
这是操作的默认模式。
凌波模式。
所有输出管脚除XO引脚设置为高阻中间状态模式操作期间。在XO
引脚输出单元不具有高阻控制(始终启用) ,并且必须由其他被禁用或断开连接
表示。进入凌波模式,则复位后必须测试引脚设置为“ 0010 ”进行切换。
输入xnorTree模式。
此模式测试的所有专用输入和输出的连接。而在输入
操作xnorTree模式,所有的双向引脚的接线链输出。连通性的结果
程序,将看到的所有双向管脚。链输入(按顺序) : VBUSPWRVLD , VBUSPWRD , DISKRDY ,
ATAIRQ , IORDY , DMARQ ,则复位, ATAEN , DRVPWRVLD , SYSIRQ , nEJECT 。链输出(按顺序) :
GPIO [ 2:0] , DD [15: 0], SDA_nIMODE 。
碧二xnorTree模式。
这种模式下测试所有的双向输入的连接。而在碧二异或非树模式
操作,所有双向管脚布线作为输入,并成为XNOR树链的一部分。的结果
连通性程序,将看到的所有输出只引脚。链输入: GPIO [0], GPIO [1], GPIO [2], DD [7], DD [8]
DD[6], DD[0], DD[5], DD[10], DD[4], DD[11], DD[3], DD[12], DD[2], DD[13], DD[1], DD[14], DD[0], DD[15],
SDA_nIMODE 。链输出: nPWR500 , nATARST , nDIOW , nDIOR , nDMACK , ATAPUEN ,NCS [1: 0], DA [2: 0],
LOWPWR , SCL
0011
0100
0101–1111
版权所有。
文件38-08030牧师*
第34 5