版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
CMA8864-04
( 3 DIMM )
特点
l
l
I
2
C,混合电压时钟合成器与缓冲器
奔腾
TM
& II CPU / PCI系统( CK3D )
l
l
l
l
l
支持Pentium和Pentium II处理器。
CPUCLK时钟的两( 2 )份与供电
VDDL2 , CPUCLK的动力的两(2)份
与VDD3 ..
十二( 12 )SDRAM时钟搭载VDD3 。
PCI时钟(1/2 CPU时钟或七(7 )份
异步2/5 CPU时钟) 。
IOAPIC时钟@ 14.318MHz由VDDL1驱动。
24/48 MHz的输出( 3.3V TTL )
两个参考。时钟@ 14.318MHz ( 3.3V TTL) 。
l
l
60毫安缓冲开关电流@ 3.3V 。
任选的常规的或混合的电源模式
VDD1 ,2,3 = VDDL2 ,1 = 3.3V
VDD1 ,2,3 = 3.3V ; VDDL2 ,1 = 2.5V
l
< 250PS CPU / SDRAM缓冲区间偏差。
l
<500ps歪斜PCI缓冲区之间。
l
电源管理由CPU_STOP #控制,
PCI_STOP # 。
l
I
2
串行配置界面。
l
48引脚SSOP封装。
销刀豆网络gurations
VDD1
* REF0 / CPU3.3 # _2.5
GND
XTAL_IN
XTAL_OUT
VDD2
* PCICLK_F / FS1
* PCICLK1 / FS2
GND
PCICLK2
PCICLK3
PCICLK4
PCICLK5
VDD2
PCICLK6 / PCI_STOP #
GND
SDRAM12
SDRAM11
VDD3
SDRAM10
SDRAM9
GND
SDATA
I
2
C
SDCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VDDL1
IOAPIC
REF1 / CPU_STOP #
GND
CPUCLK1
CPUCLK2
VDDL2
CPUCLK3
CPUCLK4
GND
SDRAM1
SDRAM2
VDD3
SDRAM3
SDRAM4
GND
SDRAM5
SDRAM6
VDD3
SDRAM7
SDRAM8
GND
为48MHz / FS0 *
的24MHz / MODE *
2.5V / 3.3V
I / O引脚
*内部上拉
电阻器240
[
至3.3V
上指示引脚。
电源组
VDD1 = REF , XTAL_IN , XTAL_OUT , PLL内核
VDD3 = SDRAM , 24 / 48MHz的, CPUCLK3- 4
VDDL2=CPUCLK1-2
VDD2=PCICLK
VDDL1=IOAPIC
CMEI
1
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
引脚说明
名字
VDD1
REF0
/ CPU3.3 # _2.5
GND
XTAL_IN
XTAL_OUT
VDD2
PCICLK_F
/ FS1
PCICLK1
/ FS2
PCICLK2-5
PCICLK6
/ PCI_STOP #
SDRAM12-1
TYPE
P
I / O
G
I
O
P
I / O
I / O
O
I / O
O
号
1
2
3, 9, 16, 22,
27, 33, 39, 45
4
5
6, 14
7
8
10, 11, 12,
13
15
17, 18, 20,
21, 28, 29,
31, 32, 34,
35, 37, 38
19, 30, 36
20, 21, 28,
29, 31, 32,
34, 35,37, 38
23
24
25
描述
模拟3.3V电源的PLL内核,楼盘, XTAL_IN / _OUT 。
14.318MHz时钟输出。
/表示VDDL2电源, 0 = 3.3V的CPU , 1 = 2.5V CPU 。
地面上。
晶振输入。
晶振输出。
3.3V的I / PCICLK O电源。
PCI时钟输出自由运行, TTL兼容3.3V 。
/频率选择引脚,锁存输入,内部上拉。
PCI时钟输出TTL兼容3.3V 。
/频率选择引脚,锁存输入,内部上拉。
PCI时钟输出TTL兼容3.3V 。
PCI时钟输出TTL兼容3.3V 。
/为逻辑0电平PCICLK停止输入时低, MODE = 0 (美孚模式)
SDRAM时钟输出。
VDD3
SDRAM10 : 1
P
O
3.3V的I / O电源为SDRAM , 24 / 48MHz的。
SDRAM的时钟输出,搭载VDD3 。
数据输入引脚用于I
2
C总线。
时钟输入引脚用于I
2
C总线。
24MHz的时钟输出3.3V 。
MODE=1
引脚15 = PCICLK6
引脚46 = REF1
MODE=0
引脚15 = CPI_STOP #
引脚46 = CPU_STOP #
48MHz的时钟输出3.3V 。
/频率选择引脚,锁存输入,内部上拉。
CPU和主机时钟输出3.3V输出,搭载VDD3 。
CPU和主机时钟输出3.3V输出,搭载VDD3 。
2.5V / 3.3V的I / O电源。
CPU和主机时钟输出2.5V / 3.3V输出,搭载VDDL2 。
CPU和主机时钟输出2.5V / 3.3V输出,搭载VDDL2 。
14.318MHz时钟输出。
/为逻辑0电平CPUCLK暂停时输入低电平, MODE = 0 (美孚模式)
14.318MHz时钟输出2.5V / 3.3V ,搭载VDDL1 。
2.5V / 3.3V的I / O电源。
SDATA
SDCLK
24MHz
/ MODE
48MHz
/ FS0
CPUCLK4
CPUCLK3
VDDL2
CPUCLK2
CPUCLK1
REF1
/ CPU_STOP #
IOAPIC
VDDL1
I
I
I / O
I / O
O
O
P
O
O
I / O
I / O
P
26
40
41
42
43
44
46
47
48
CMEI
2
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
CPU时钟频率表(以MHz为单位)
SEL2 SEL1 SEL0
1
1
1
1
0
0
0
0
1
1
0
0
1
1
0
0
1
0
1
0
1
0
1
0
CPU , SDRAM
66.8
60
75
83.3
68.5
83.3
75
50
PCI
33.4 ( 1/2 CPU )
30 ( 1/2 CPU )
37.5 ( 1/2 CPU )
33.3 ( 2/5 CPU )
34.25 ( 1/2 CPU )
41.65 ( 1/2 CPU )
30 ( 2/5 CPU )
25 ( 1/2 CPU )
I
2
串行控制
I
2
C规范
地址分配
传输类型
传输速率
数据字节格式
地址格式
广播呼叫
7位
口水/接收器
100kbits /秒(标准模式)
8位
A6 A5 A4 A3 A2 A1
1
1
0
1
0
0
无回应
A0 R / Ws中8位笨蛋
8位笨蛋
1
0命令代码命令代码
串口控制寄存器
A)串行位将被读取的顺序如下:
BYTE 0
-
,比特7,6, 5 4,3, 2 ,1,0
1个字节
-
,比特7,6, 5 4,3, 2 ,1,0
字节n
-
,比特7,6, 5 4,3, 2 ,1,0
B)
PIN码#列中列出了受影响的引脚数,其中的应用程序。在@Pup列给出的值
在国家真正的力量了。寄存器被设置为只对真正的开机显示的值。
CMEI
3
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
字节0 :功能和频率选择寄存器( 1 =启用, 0 =禁用)
位
7
针#
--
@Pup
0
描述
必须为0时正常工作。
0 --
频率调制。
1.5%
1 --
频率调制。
0
.5%
位6位5位4
CPU , SDRAM
PCI
33.4 ( 1/2 CPU )
66.8
1
1
1
30 ( 1/2 CPU )
60
0
1
1
37.5 ( 1/2 CPU )
75
1
0
1
33.3 ( 2/5 CPU )
83.3
0
0
1
34.5 ( 1/2 CPU )
68.5
1
1
0
41.65 ( 1/2 CPU )
83.3
0
1
0
30 ( 2/5 CPU )
75
1
0
0
25 ( 1/2 CPU )
50
0
0
0
0 - 频率选择由硬件选择,锁存输入。
1 - 频率选择位6 : 4 。
必须为0时正常工作。
0 - 调频中心扩散型。
1 - 调频向下扩散型。
0 - 正常。
1 - 调频启用类型。
0 - 正常。
1 - 三态所有输出。
6
5
4
--
--
--
0
0
0
3
2
--
--
0
0
1
0
--
--
0
0
字节1 : CPU有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
26
25
--
--
40
41
43
44
@Pup
1
1
X
X
1
1
1
1
描述
为48MHz (有效/无效)
24MHz的(有效/无效)
版权所有
版权所有
CPUCLK4 (有效/无效)
CPUCLK3 (有效/无效)
CPUCLK2 (有效/无效)
CPUCLK1 (有效/无效)
字节2 : PCI有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
--
7
15
13
12
11
10
8
@Pup
X
1
1
1
1
1
1
1
描述
版权所有
PCICLK_F (有效/无效)
PCICLK6 (有效/无效)
PCICLK5 (有效/无效)
PCICLK4 (有效/无效)
PCICLK3 (有效/无效)
PCICLK2 (有效/无效)
PCICLK1 (有效/无效)
CMEI
4
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
字节3 : SDRAM的有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
28
29
31
32
34
35
37
38
@Pup
1
1
1
1
1
1
1
1
描述
SDRAM8 (有效/无效)
SDRAM7 (有效/无效)
SDRAM6 (有效/无效)
SDRAM5 (有效/无效)
SDRAM4 (有效/无效)
SDRAM3 (有效/无效)
SDRAM2 (有效/无效)
SDRAM1 (有效/无效)
字节4 :其他SDRAM有效/无效寄存器( 1 =启用
0=disable)
位
7
6
5
4
3
2
1
0
针#
--
--
--
--
17
18
20
21
@Pup
X
X
X
X
1
1
1
1
描述
版权所有
版权所有
版权所有
版权所有
SDRAM12 (有效/无效)
SDRAM11 (有效/无效)
SDRAM10 (有效/无效)
SDRAM9 (有效/无效)
字节5 :外围有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
--
--
--
47
--
--
46
2
@Pup
X
X
X
1
X
X
1
1
描述
版权所有
版权所有
版权所有
IOAPIC (有效/无效)
版权所有
版权所有
REF1 (有效/无效)
REF0(Active/Inactive)
字节6 :保留可选注册为未来的需求
位
7
6
5
4
3
2
1
0
针#
--
--
--
--
--
--
--
--
@Pup
X
X
X
X
X
X
X
X
描述
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
CMEI
5
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
CMA8864-04
( 3 DIMM )
特点
l
l
I
2
C,混合电压时钟合成器与缓冲器
奔腾
TM
& II CPU / PCI系统( CK3D )
l
l
l
l
l
支持Pentium和Pentium II处理器。
CPUCLK时钟的两( 2 )份与供电
VDDL2 , CPUCLK的动力的两(2)份
与VDD3 ..
十二( 12 )SDRAM时钟搭载VDD3 。
PCI时钟(1/2 CPU时钟或七(7 )份
异步2/5 CPU时钟) 。
IOAPIC时钟@ 14.318MHz由VDDL1驱动。
24/48 MHz的输出( 3.3V TTL )
两个参考。时钟@ 14.318MHz ( 3.3V TTL) 。
l
l
60毫安缓冲开关电流@ 3.3V 。
任选的常规的或混合的电源模式
VDD1 ,2,3 = VDDL2 ,1 = 3.3V
VDD1 ,2,3 = 3.3V ; VDDL2 ,1 = 2.5V
l
< 250PS CPU / SDRAM缓冲区间偏差。
l
<500ps歪斜PCI缓冲区之间。
l
电源管理由CPU_STOP #控制,
PCI_STOP # 。
l
I
2
串行配置界面。
l
48引脚SSOP封装。
销刀豆网络gurations
VDD1
* REF0 / CPU3.3 # _2.5
GND
XTAL_IN
XTAL_OUT
VDD2
* PCICLK_F / FS1
* PCICLK1 / FS2
GND
PCICLK2
PCICLK3
PCICLK4
PCICLK5
VDD2
PCICLK6 / PCI_STOP #
GND
SDRAM12
SDRAM11
VDD3
SDRAM10
SDRAM9
GND
SDATA
I
2
C
SDCLK
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
VDDL1
IOAPIC
REF1 / CPU_STOP #
GND
CPUCLK1
CPUCLK2
VDDL2
CPUCLK3
CPUCLK4
GND
SDRAM1
SDRAM2
VDD3
SDRAM3
SDRAM4
GND
SDRAM5
SDRAM6
VDD3
SDRAM7
SDRAM8
GND
为48MHz / FS0 *
的24MHz / MODE *
2.5V / 3.3V
I / O引脚
*内部上拉
电阻器240
[
至3.3V
上指示引脚。
电源组
VDD1 = REF , XTAL_IN , XTAL_OUT , PLL内核
VDD3 = SDRAM , 24 / 48MHz的, CPUCLK3- 4
VDDL2=CPUCLK1-2
VDD2=PCICLK
VDDL1=IOAPIC
CMEI
1
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
引脚说明
名字
VDD1
REF0
/ CPU3.3 # _2.5
GND
XTAL_IN
XTAL_OUT
VDD2
PCICLK_F
/ FS1
PCICLK1
/ FS2
PCICLK2-5
PCICLK6
/ PCI_STOP #
SDRAM12-1
TYPE
P
I / O
G
I
O
P
I / O
I / O
O
I / O
O
号
1
2
3, 9, 16, 22,
27, 33, 39, 45
4
5
6, 14
7
8
10, 11, 12,
13
15
17, 18, 20,
21, 28, 29,
31, 32, 34,
35, 37, 38
19, 30, 36
20, 21, 28,
29, 31, 32,
34, 35,37, 38
23
24
25
描述
模拟3.3V电源的PLL内核,楼盘, XTAL_IN / _OUT 。
14.318MHz时钟输出。
/表示VDDL2电源, 0 = 3.3V的CPU , 1 = 2.5V CPU 。
地面上。
晶振输入。
晶振输出。
3.3V的I / PCICLK O电源。
PCI时钟输出自由运行, TTL兼容3.3V 。
/频率选择引脚,锁存输入,内部上拉。
PCI时钟输出TTL兼容3.3V 。
/频率选择引脚,锁存输入,内部上拉。
PCI时钟输出TTL兼容3.3V 。
PCI时钟输出TTL兼容3.3V 。
/为逻辑0电平PCICLK停止输入时低, MODE = 0 (美孚模式)
SDRAM时钟输出。
VDD3
SDRAM10 : 1
P
O
3.3V的I / O电源为SDRAM , 24 / 48MHz的。
SDRAM的时钟输出,搭载VDD3 。
数据输入引脚用于I
2
C总线。
时钟输入引脚用于I
2
C总线。
24MHz的时钟输出3.3V 。
MODE=1
引脚15 = PCICLK6
引脚46 = REF1
MODE=0
引脚15 = CPI_STOP #
引脚46 = CPU_STOP #
48MHz的时钟输出3.3V 。
/频率选择引脚,锁存输入,内部上拉。
CPU和主机时钟输出3.3V输出,搭载VDD3 。
CPU和主机时钟输出3.3V输出,搭载VDD3 。
2.5V / 3.3V的I / O电源。
CPU和主机时钟输出2.5V / 3.3V输出,搭载VDDL2 。
CPU和主机时钟输出2.5V / 3.3V输出,搭载VDDL2 。
14.318MHz时钟输出。
/为逻辑0电平CPUCLK暂停时输入低电平, MODE = 0 (美孚模式)
14.318MHz时钟输出2.5V / 3.3V ,搭载VDDL1 。
2.5V / 3.3V的I / O电源。
SDATA
SDCLK
24MHz
/ MODE
48MHz
/ FS0
CPUCLK4
CPUCLK3
VDDL2
CPUCLK2
CPUCLK1
REF1
/ CPU_STOP #
IOAPIC
VDDL1
I
I
I / O
I / O
O
O
P
O
O
I / O
I / O
P
26
40
41
42
43
44
46
47
48
CMEI
2
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
CPU时钟频率表(以MHz为单位)
SEL2 SEL1 SEL0
1
1
1
1
0
0
0
0
1
1
0
0
1
1
0
0
1
0
1
0
1
0
1
0
CPU , SDRAM
66.8
60
75
83.3
68.5
83.3
75
50
PCI
33.4 ( 1/2 CPU )
30 ( 1/2 CPU )
37.5 ( 1/2 CPU )
33.3 ( 2/5 CPU )
34.25 ( 1/2 CPU )
41.65 ( 1/2 CPU )
30 ( 2/5 CPU )
25 ( 1/2 CPU )
I
2
串行控制
I
2
C规范
地址分配
传输类型
传输速率
数据字节格式
地址格式
广播呼叫
7位
口水/接收器
100kbits /秒(标准模式)
8位
A6 A5 A4 A3 A2 A1
1
1
0
1
0
0
无回应
A0 R / Ws中8位笨蛋
8位笨蛋
1
0命令代码命令代码
串口控制寄存器
A)串行位将被读取的顺序如下:
BYTE 0
-
,比特7,6, 5 4,3, 2 ,1,0
1个字节
-
,比特7,6, 5 4,3, 2 ,1,0
字节n
-
,比特7,6, 5 4,3, 2 ,1,0
B)
PIN码#列中列出了受影响的引脚数,其中的应用程序。在@Pup列给出的值
在国家真正的力量了。寄存器被设置为只对真正的开机显示的值。
CMEI
3
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
字节0 :功能和频率选择寄存器( 1 =启用, 0 =禁用)
位
7
针#
--
@Pup
0
描述
必须为0时正常工作。
0 --
频率调制。
1.5%
1 --
频率调制。
0
.5%
位6位5位4
CPU , SDRAM
PCI
33.4 ( 1/2 CPU )
66.8
1
1
1
30 ( 1/2 CPU )
60
0
1
1
37.5 ( 1/2 CPU )
75
1
0
1
33.3 ( 2/5 CPU )
83.3
0
0
1
34.5 ( 1/2 CPU )
68.5
1
1
0
41.65 ( 1/2 CPU )
83.3
0
1
0
30 ( 2/5 CPU )
75
1
0
0
25 ( 1/2 CPU )
50
0
0
0
0 - 频率选择由硬件选择,锁存输入。
1 - 频率选择位6 : 4 。
必须为0时正常工作。
0 - 调频中心扩散型。
1 - 调频向下扩散型。
0 - 正常。
1 - 调频启用类型。
0 - 正常。
1 - 三态所有输出。
6
5
4
--
--
--
0
0
0
3
2
--
--
0
0
1
0
--
--
0
0
字节1 : CPU有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
26
25
--
--
40
41
43
44
@Pup
1
1
X
X
1
1
1
1
描述
为48MHz (有效/无效)
24MHz的(有效/无效)
版权所有
版权所有
CPUCLK4 (有效/无效)
CPUCLK3 (有效/无效)
CPUCLK2 (有效/无效)
CPUCLK1 (有效/无效)
字节2 : PCI有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
--
7
15
13
12
11
10
8
@Pup
X
1
1
1
1
1
1
1
描述
版权所有
PCICLK_F (有效/无效)
PCICLK6 (有效/无效)
PCICLK5 (有效/无效)
PCICLK4 (有效/无效)
PCICLK3 (有效/无效)
PCICLK2 (有效/无效)
PCICLK1 (有效/无效)
CMEI
4
CMA8864-04
版本。 1.2
6楼, 100号,二段。 4 ,市民大道,台北,台湾
TEL : ( 02 ) 8773-1100传真: 886-2-8773-2211
WWW : http://www.cmedia.com.tw
字节3 : SDRAM的有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
28
29
31
32
34
35
37
38
@Pup
1
1
1
1
1
1
1
1
描述
SDRAM8 (有效/无效)
SDRAM7 (有效/无效)
SDRAM6 (有效/无效)
SDRAM5 (有效/无效)
SDRAM4 (有效/无效)
SDRAM3 (有效/无效)
SDRAM2 (有效/无效)
SDRAM1 (有效/无效)
字节4 :其他SDRAM有效/无效寄存器( 1 =启用
0=disable)
位
7
6
5
4
3
2
1
0
针#
--
--
--
--
17
18
20
21
@Pup
X
X
X
X
1
1
1
1
描述
版权所有
版权所有
版权所有
版权所有
SDRAM12 (有效/无效)
SDRAM11 (有效/无效)
SDRAM10 (有效/无效)
SDRAM9 (有效/无效)
字节5 :外围有效/无效寄存器( 1 =启用, 0 =禁用)
位
7
6
5
4
3
2
1
0
针#
--
--
--
47
--
--
46
2
@Pup
X
X
X
1
X
X
1
1
描述
版权所有
版权所有
版权所有
IOAPIC (有效/无效)
版权所有
版权所有
REF1 (有效/无效)
REF0(Active/Inactive)
字节6 :保留可选注册为未来的需求
位
7
6
5
4
3
2
1
0
针#
--
--
--
--
--
--
--
--
@Pup
X
X
X
X
X
X
X
X
描述
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
版权所有
CMEI
5
CMA8864-04