CH7012A
CHRONTEL
Chrontel公司CH7012电视输出设备
特点
TV输出,支持高达1024×768显卡
决议
可编程数字接口支持RGB和
的YCrCb
的TrueScale
TM
渲染引擎,支持欠的
所有的电视输出分辨率
增强的文本锐利度和适应性闪烁
除去多达7行滤波
支持所有NTSC和PAL制式
提供CVBS , S-Video和SCART ( RGB )输出
电视机连接检测
可编程电源管理
10位视频DAC输出
完全通过串口编程
完整的Windows和DOS驱动程序支持
以图形设备低压接口支持
提供64引脚LQFP封装
概述
的CH7012是一个显示控制器装置,该装置
接收一个数字图形输入信号,并编码和
将数据发射到电视输出(模拟复合,仲
视频或RGB ) 。该器件接受通过一个12位的数据
它支持五种宽可变电压数据端口
不同的数据格式,包括RGB和YCrCb的。
电视输出处理器将执行非隔行
具有缩放和闪烁过滤器隔行转换,
进行编码的数据转换成任何的NTSC或PAL视频的
标准。缩放和闪烁过滤器和适应性
可编程的,使卓越的文本显示。八
图形分辨率最高支持1024×768
在充分垂直和水平欠能力
所有的模式。锁定的高精度低抖动锁相环
集成创造出色的视频质量。
支持设置用于RGB旁路模式,该模式
能够找到一个VGA的CRT用的输入数据。
LINE
内存
YUV - RGB转换器
RGB- YUV
变流器
数字
D [11:0]
像素数据
输入
接口
CVBS
真正规模
标度&
去闪烁
发动机
NTSC / PAL
编码器
&放大器;过滤器
FOUR
10-bit
DAC的
/ R
C / G
CVBS / B
系统时钟
ISET
GPIO [ 1:0]
串行端口寄存器&
控制块
PLL
时序& SYNC
发电机
SC
SD
复位*
XCLK / XCLK *
H
V
XI / FIN
XO CSYNC P- OUT BCO
图1 :功能框图
201-0000-042版本1.1 , 2000年9月29日
1
CHRONTEL
引脚说明
包图
CH7012A
XCLK *
DGND
DVDD
NC
VREF
H
V
DGND
GPIO[1]
GPIO[0]
NC
AS
DGND
DVDD
复位*
SD
SC
AGND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DVDD
XCLK
D[9]
D[10]
D[11]
D[0]
D[1]
D[2]
D[3]
D[4]
D[5]
D[6]
D[7]
D[8]
C / H SYNC
BCO
P- OUT
DVDDV
AVDD
XO
XI / FIN
AGND
GND
CVBS / B
商业/住宅
/ G
CVBS
ISET
GND
VDD
CHRONTEL
CH7012
AGND
AVDD
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
图2 : 64引脚LQFP
2
201-0000-042版本1.1 , 2000年9月29日
NC
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
CHRONTEL
表1 :引脚说明
64-Pin
LQFP
3
CH7012A
TYPE
In
#引脚
1
符号
VREF
描述
参考电压输入
在VREF引脚输入DVDDV / 2的基准电压
信号通过一个电阻分压器外部获得和
去耦电容,并且将被用作一个基准电平
数据同步和时钟输入。
4
1
IN / OUT
H
水平同步输入/输出
当SYO位低时,该引脚接受一个水平同步
输入为与输入数据的使用。的振幅为0至
DVDDV ,并在VREF信号作为阈值电平。
当SYO位为高电平时,器件将输出一个水平
同步脉冲, 64个像素宽。的输出从从动
DVDD 。该输出仅适用于与TV-OUT功能的使用。
5
1
IN / OUT
V
垂直同步输入/输出
当SYO位低时,该引脚接受一个垂直同步输入
为与输入数据的使用。的振幅为0至DVDDV ,
并在VREF信号作为阈值电平。
当SYO位为高时,该装置将输出一个垂直同步
脉冲一行宽。输出从DVDD的从动
供应量。该输出仅适用于与TV-OUT功能的使用。
7
2
IN / OUT
GPIO[1]
通用输入 - 输出[ 1 ]
(内部上拉)
该引脚提供通过串行I / O控制的一种通用
总线端口。在内部上拉会到DVDD电源。
8
2
IN / OUT
GPIO[0]
通用输入 - 输出[ 0 ]
(内部上拉)
该引脚提供通过串行I / O控制的一种通用
总线端口。这将允许使用一个外部开关来选择
NTSC或PAL在上电时。在内部上拉会到
DVDD电源。
10
1
In
AS
地址选择
(内部上拉)
这个引脚决定的设备的串行端口地址
(1,1,1,0,1,AS*,AS).
13
1
In
复位*
复位输入*
(内部上拉)
当该引脚为低电平时,该设备在上电复位时保持
条件。当该引脚为高电平时,复位是通过控制
串行端口寄存器。
14
1
IN / OUT
SD
串行数据输入/输出
此引脚用作串行端口的串行数据引脚
接口,并使用该DVDD电源。
15
1
In
SC
串行时钟输入
该引脚功能为一体的时钟引脚
串行端口
接口
并使用DVDD电源。
当前设置电阻输入
该引脚设置DAC电流。一个140欧姆的电阻应为
连接在此引脚与GND ( DAC地面)之间使用
短而宽的痕迹。
35
1
In
ISET
201-0000-042版本1.1 , 2000年9月29日
3
CHRONTEL
表1 :引脚说明
64-Pin
LQFP
36
CH7012A
TYPE
OUT
#引脚
1
符号
CVBS
描述
复合视频
该引脚输出能够驱动的复合视频信号
75欧姆双端接负载。
37
1
OUT
/ G
亮度/绿色输出
该引脚输出一个可选的视频信号。的输出是
设计用于驱动75欧姆的双端接负载。输出
可被选择为s视频亮度或绿色
.
38
1
OUT
商业/住宅
色度/输出红
该引脚输出一个可选的视频信号。的输出是
设计用于驱动75欧姆的双端接负载。输出
可被选择为s视频色度或红色。
39
1
OUT
CVBS / B
复合视频/蓝输出
该引脚输出一个可选的视频信号。的输出是
设计用于驱动75欧姆的双端接负载。输出
可被选择为复合视频或蓝色。
42
1
In
XI / FIN
晶振输入/外部基准输入
并联谐振14.31818MHz晶体( + 20 PPM )应
连接该引脚和XO之间。然而,外部
时钟驱动XI / FIN输入。
43
1
In
XO
晶振输出
并联谐振14.31818MHz晶体( + 20 PPM )应
连接该引脚和XI / FIN之间。但是,如果一个
外部CMOS时钟连接到XI / FIN , XO应留
开。
46
1
OUT
P- OUT
像素时钟输出
当CH7012操作为VGA到TV编码器中
主时钟模式下,该引脚提供一个像素时钟信号
这是用来作为参考频率的VGA控制器。该
输出为1X的像素时钟的或2X之间选择
频率。输出驱动器从DVDDV驱动
供应量。此输出具有可编程的三态。该
容性负载上此管脚应保持在最低限度。
47
1
OUT
BCO
缓冲时钟输出
此输出引脚提供一个缓冲时钟输出,通过驱动
DVDD电源。所述输出时钟可以使用BCO选择
注册。
48
1
OUT
C / H SYNC
复合/水平同步输出
该管脚可被选择为输出一个电视复合同步,电视
水平同步,或者VGA水平的缓冲版本
同步。输出被从DVDD电源驱动。
50 – 55,
58 – 63
12
In
D[11] - D[0]
数据[ 11 ]通过Data [ 0 ]输入
这些引脚接收从数字视频端口12的数据输入
的图形控制器。这些级别是0 DVDDV ,并且
VREF信号作为阈值电平。
4
201-0000-042版本1.1 , 2000年9月29日
CHRONTEL
表1 :引脚说明
64-Pin
LQFP
57, 56
CH7012A
TYPE
In
#引脚
2
符号
XCLK ,
XCLK *
描述
外部时钟输入
这些输入端形成输入到差分时钟信号
CH7012用于与H,V ,DE和D使用[11:0 ]数据。如果
差分时钟不可用,则XCLK输入*
应连接到VREF。
从这个片单元的输出时钟都能够有自己的
在MCP位的控制下颠倒极性。
2, 9, 19, 21,
23, 24, 25,
27, 28, 30,
31
1, 12, 49
6, 11, 64
45
23, 29
20, 26, 32
18, 44
16, 17, 41
33
34, 40
11
NC
无连接
3
3
1
2
3
2
3
1
2
动力
动力
动力
动力
动力
动力
动力
动力
动力
DVDD
DGND
DVDDV
NC
NC
AVDD
AGND
VDD
GND
数字电源电压
数字地
I / O电源电压
无连接
无连接
(3.3V)
( 3.3V至1.1V )
PLL供电电压
PLL地面
DAC的电源电压
DAC地面
(3.3V)
(3.3V)
201-0000-042版本1.1 , 2000年9月29日
5
CH7012A
CHRONTEL
Chrontel公司CH7012电视输出设备
特点
TV输出,支持高达1024×768显卡
决议
可编程数字接口支持RGB和
的YCrCb
的TrueScale
TM
渲染引擎,支持欠的
所有的电视输出分辨率
增强的文本锐利度和适应性闪烁
除去多达7行滤波
支持所有NTSC和PAL制式
提供CVBS , S-Video和SCART ( RGB )输出
电视机连接检测
可编程电源管理
10位视频DAC输出
完全通过串口编程
完整的Windows和DOS驱动程序支持
以图形设备低压接口支持
提供64引脚LQFP封装
概述
的CH7012是一个显示控制器装置,该装置
接收一个数字图形输入信号,并编码和
将数据发射到电视输出(模拟复合,仲
视频或RGB ) 。该器件接受通过一个12位的数据
它支持五种宽可变电压数据端口
不同的数据格式,包括RGB和YCrCb的。
电视输出处理器将执行非隔行
具有缩放和闪烁过滤器隔行转换,
进行编码的数据转换成任何的NTSC或PAL视频的
标准。缩放和闪烁过滤器和适应性
可编程的,使卓越的文本显示。八
图形分辨率最高支持1024×768
在充分垂直和水平欠能力
所有的模式。锁定的高精度低抖动锁相环
集成创造出色的视频质量。
支持设置用于RGB旁路模式,该模式
能够找到一个VGA的CRT用的输入数据。
LINE
内存
YUV - RGB转换器
RGB- YUV
变流器
数字
D [11:0]
像素数据
输入
接口
CVBS
真正规模
标度&
去闪烁
发动机
NTSC / PAL
编码器
&放大器;过滤器
FOUR
10-bit
DAC的
/ R
C / G
CVBS / B
系统时钟
ISET
GPIO [ 1:0]
串行端口寄存器&
控制块
PLL
时序& SYNC
发电机
SC
SD
复位*
XCLK / XCLK *
H
V
XI / FIN
XO CSYNC P- OUT BCO
图1 :功能框图
201-0000-042版本1.1 , 2000年9月29日
1
CHRONTEL
引脚说明
包图
CH7012A
XCLK *
DGND
DVDD
NC
VREF
H
V
DGND
GPIO[1]
GPIO[0]
NC
AS
DGND
DVDD
复位*
SD
SC
AGND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
64
63
62
61
60
59
58
57
56
55
54
53
52
51
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
DVDD
XCLK
D[9]
D[10]
D[11]
D[0]
D[1]
D[2]
D[3]
D[4]
D[5]
D[6]
D[7]
D[8]
C / H SYNC
BCO
P- OUT
DVDDV
AVDD
XO
XI / FIN
AGND
GND
CVBS / B
商业/住宅
/ G
CVBS
ISET
GND
VDD
CHRONTEL
CH7012
AGND
AVDD
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
NC
图2 : 64引脚LQFP
2
201-0000-042版本1.1 , 2000年9月29日
NC
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
CHRONTEL
表1 :引脚说明
64-Pin
LQFP
3
CH7012A
TYPE
In
#引脚
1
符号
VREF
描述
参考电压输入
在VREF引脚输入DVDDV / 2的基准电压
信号通过一个电阻分压器外部获得和
去耦电容,并且将被用作一个基准电平
数据同步和时钟输入。
4
1
IN / OUT
H
水平同步输入/输出
当SYO位低时,该引脚接受一个水平同步
输入为与输入数据的使用。的振幅为0至
DVDDV ,并在VREF信号作为阈值电平。
当SYO位为高电平时,器件将输出一个水平
同步脉冲, 64个像素宽。的输出从从动
DVDD 。该输出仅适用于与TV-OUT功能的使用。
5
1
IN / OUT
V
垂直同步输入/输出
当SYO位低时,该引脚接受一个垂直同步输入
为与输入数据的使用。的振幅为0至DVDDV ,
并在VREF信号作为阈值电平。
当SYO位为高时,该装置将输出一个垂直同步
脉冲一行宽。输出从DVDD的从动
供应量。该输出仅适用于与TV-OUT功能的使用。
7
2
IN / OUT
GPIO[1]
通用输入 - 输出[ 1 ]
(内部上拉)
该引脚提供通过串行I / O控制的一种通用
总线端口。在内部上拉会到DVDD电源。
8
2
IN / OUT
GPIO[0]
通用输入 - 输出[ 0 ]
(内部上拉)
该引脚提供通过串行I / O控制的一种通用
总线端口。这将允许使用一个外部开关来选择
NTSC或PAL在上电时。在内部上拉会到
DVDD电源。
10
1
In
AS
地址选择
(内部上拉)
这个引脚决定的设备的串行端口地址
(1,1,1,0,1,AS*,AS).
13
1
In
复位*
复位输入*
(内部上拉)
当该引脚为低电平时,该设备在上电复位时保持
条件。当该引脚为高电平时,复位是通过控制
串行端口寄存器。
14
1
IN / OUT
SD
串行数据输入/输出
此引脚用作串行端口的串行数据引脚
接口,并使用该DVDD电源。
15
1
In
SC
串行时钟输入
该引脚功能为一体的时钟引脚
串行端口
接口
并使用DVDD电源。
当前设置电阻输入
该引脚设置DAC电流。一个140欧姆的电阻应为
连接在此引脚与GND ( DAC地面)之间使用
短而宽的痕迹。
35
1
In
ISET
201-0000-042版本1.1 , 2000年9月29日
3
CHRONTEL
表1 :引脚说明
64-Pin
LQFP
36
CH7012A
TYPE
OUT
#引脚
1
符号
CVBS
描述
复合视频
该引脚输出能够驱动的复合视频信号
75欧姆双端接负载。
37
1
OUT
/ G
亮度/绿色输出
该引脚输出一个可选的视频信号。的输出是
设计用于驱动75欧姆的双端接负载。输出
可被选择为s视频亮度或绿色
.
38
1
OUT
商业/住宅
色度/输出红
该引脚输出一个可选的视频信号。的输出是
设计用于驱动75欧姆的双端接负载。输出
可被选择为s视频色度或红色。
39
1
OUT
CVBS / B
复合视频/蓝输出
该引脚输出一个可选的视频信号。的输出是
设计用于驱动75欧姆的双端接负载。输出
可被选择为复合视频或蓝色。
42
1
In
XI / FIN
晶振输入/外部基准输入
并联谐振14.31818MHz晶体( + 20 PPM )应
连接该引脚和XO之间。然而,外部
时钟驱动XI / FIN输入。
43
1
In
XO
晶振输出
并联谐振14.31818MHz晶体( + 20 PPM )应
连接该引脚和XI / FIN之间。但是,如果一个
外部CMOS时钟连接到XI / FIN , XO应留
开。
46
1
OUT
P- OUT
像素时钟输出
当CH7012操作为VGA到TV编码器中
主时钟模式下,该引脚提供一个像素时钟信号
这是用来作为参考频率的VGA控制器。该
输出为1X的像素时钟的或2X之间选择
频率。输出驱动器从DVDDV驱动
供应量。此输出具有可编程的三态。该
容性负载上此管脚应保持在最低限度。
47
1
OUT
BCO
缓冲时钟输出
此输出引脚提供一个缓冲时钟输出,通过驱动
DVDD电源。所述输出时钟可以使用BCO选择
注册。
48
1
OUT
C / H SYNC
复合/水平同步输出
该管脚可被选择为输出一个电视复合同步,电视
水平同步,或者VGA水平的缓冲版本
同步。输出被从DVDD电源驱动。
50 – 55,
58 – 63
12
In
D[11] - D[0]
数据[ 11 ]通过Data [ 0 ]输入
这些引脚接收从数字视频端口12的数据输入
的图形控制器。这些级别是0 DVDDV ,并且
VREF信号作为阈值电平。
4
201-0000-042版本1.1 , 2000年9月29日
CHRONTEL
表1 :引脚说明
64-Pin
LQFP
57, 56
CH7012A
TYPE
In
#引脚
2
符号
XCLK ,
XCLK *
描述
外部时钟输入
这些输入端形成输入到差分时钟信号
CH7012用于与H,V ,DE和D使用[11:0 ]数据。如果
差分时钟不可用,则XCLK输入*
应连接到VREF。
从这个片单元的输出时钟都能够有自己的
在MCP位的控制下颠倒极性。
2, 9, 19, 21,
23, 24, 25,
27, 28, 30,
31
1, 12, 49
6, 11, 64
45
23, 29
20, 26, 32
18, 44
16, 17, 41
33
34, 40
11
NC
无连接
3
3
1
2
3
2
3
1
2
动力
动力
动力
动力
动力
动力
动力
动力
动力
DVDD
DGND
DVDDV
NC
NC
AVDD
AGND
VDD
GND
数字电源电压
数字地
I / O电源电压
无连接
无连接
(3.3V)
( 3.3V至1.1V )
PLL供电电压
PLL地面
DAC的电源电压
DAC地面
(3.3V)
(3.3V)
201-0000-042版本1.1 , 2000年9月29日
5