CD4023BC缓冲三路3输入与非门
1987年10月
修订后的2000年8月
CD4023BC
缓冲的三重3输入与非门
概述
这三重门是单片互补MOS
用N-和P-构造(CMOS)集成电路
沟道增强型晶体管。他们有平等的
源和吸收电流的能力,并符合标
准B系列的输出驱动器。该器件还拥有缓冲
这通过提供改进传递特性输出
非常高的增益。所有的输入保护,防止静电解散
充电用二极管V
DD
和V
SS
.
特点
s
宽电源电压范围:
s
低功耗TTL兼容:
扇出2驾驶74L或1驾驶74LS
s
5V - 10V - 15V额定参数
s
对称的输出特性
s
最大输入漏电流1
一个在15V以上全
温度范围
3.0V至15V
s
高抗干扰性: 0.45 V
DD
(典型值)
订购代码:
订单号
CD4023BCM
CD4023BCS
CD4023BCN
包装数
M14A
M14D
N14A
包装说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 120 , 0.150窄
14引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
14引脚塑料双列直插式封装( PDIP ) , JEDEC MS- 001 ,宽0.300
在磁带和卷轴可用的设备也。通过附加的后缀字母“X” TOT他订货代码中指定。
接线图
框图
1
/
3
图中所示的设备
顶视图
*通过标准CMOS输入保护电路保护所有输入。
2000仙童半导体公司
DS005956
www.fairchildsemi.com
CD4023BC
AC电气特性
符号
t
PHL
参数
传输延时,高至低的水平
(注5 )
条件
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
民
典型值
130
60
40
110
50
35
90
50
40
5
17
最大
250
100
70
250
100
70
200
100
80
7.5
pF
pF
ns
ns
ns
单位
T
A
=
25
°
C, C
L
=
为50 pF ,R
L
=
200k的,除非另有说明
t
PLH
传输延迟低到高水准
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
t
THL
,
t
TLH
C
IN
C
PD
转换时间
V
DD
=
5V
V
DD
=
10V
V
DD
=
15V
平均输入电容
功率耗散能力(注6 )
任何输入
任意门
注5 :
AC参数都保证了DC相关测试。
注6 :
C
PD
决定任何CMOS器件的空载交流电耗。
有关完整说明,请参阅家族特征应用笔记AN- 90 。
3
www.fairchildsemi.com
CD4023BC
物理尺寸
英寸(毫米),除非另有说明
14引脚小外形集成电路( SOIC ) , JEDEC MS- 120 , 0.150窄
包装数M14A
www.fairchildsemi.com
4
CD4023BC
物理尺寸
英寸(毫米),除非另有说明(续)
14引脚小外形封装( SOP ) , EIAJ TYPE II , 5.3毫米宽
包装数量M14D
5
www.fairchildsemi.com