CBTL04083A ; CBTL04083B
3.3伏, 4个差分通道, 2: 1多路转换器/多路分解器
交换机支持PCI Express第3代
第4版 - 2012年6月25日
产品数据表
1.概述
CBTL04083A / B为4个差分通道, 2对1多路复用器/多路分解器开关,用于
PCI Express第3 (第3代)的应用程序。该CBTL04083A / B可切换4
差分信号对的两个位置之一。采用了独特的设计技术,恩智浦
最小化开关的阻抗,使得通过所述衰减观察
开关是可以忽略不计,并且也最小化了通道至通道偏移以及
通道与通道之间的串扰,所要求的高速串行接口。
CBTL04083A / B可以扩展现有的高速端口,极低的功耗。
该器件的引脚输出经过优化,以满足不同的应用布局。 CBTL04083A
在封装的相对输入和输出管脚,并且是适合于边缘
连接器(多个)与主板上不同的信号源。 CBTL04083B有输出
两侧的包,并且该装置可被放置在两个连接器之间,以
从控制器多路复用差分信号。请参阅
第8
对于布局
例子。
2.特点和好处科幻TS
4个差分通道, 2: 1多路转换器/多路分解器
8.0 Gbit / s的的PCIe 3代的速度高速信号切换
低对内偏移: 5 ps的典型
低对间偏斜: 35 ps的最大
高带宽:
3
分贝在8.3千兆赫的CBTL04083A
3
分贝在8.0千兆赫的CBTL04083B
低串扰:
29
分贝在4GHz
低插入损耗
0.5
分贝在100MHz
1.3
分贝在4GHz
低关断状态的隔离:
20
分贝在4GHz
低回波损耗:
14
分贝在4GHz
V
DD
经营范围: 3.3 V
±
10 %
双关断引脚用于通道0/1和2/3分别以降低功耗
消费
ESD容差:
2000 V HBM
1000 V CDM
HVQFN42包
恩智浦半导体
CBTL04083A ; CBTL04083B
3.3 V , 4个差分通道, 2 : 1复用器/解复用器开关为PCIe 3代
3.应用
高速差分信号与低信号衰减路由
的PCIe 3代
的DisplayPort 1.2
USB 3.0
SATA 6 Gbit / s的
4.订购信息
表1中。
订购信息
包
名字
CBTL04083ABS
[1]
CBTL04083BBS
[2]
HVQFN42
HVQFN42
描述
塑料的热增强型非常薄四方扁平的封装;没有线索;
42终端;机身3.5
×
9
×
0.85 mm
[3]
塑料的热增强型非常薄四方扁平的封装;没有线索;
42终端;机身3.5
×
9
×
0.85 mm
[3]
VERSION
SOT1144-1
SOT1144-1
类型编号
[1]
CBTL04083ABS在磁带和卷轴形式与不同的磁带宽度可供选择 - 15毫米和24毫米:
对于16毫米磁带宽度,责令CBTL04083ABS 9352 941 24518 ( “ 518 ”表示16毫米宽的载带) 。
24毫米磁带宽度,责令CBTL04083ABS 9352 941 24558 ( “ 558 ”表示24mm宽载带) 。
[2]
CBTL04083BBS在磁带和卷轴形式与不同的磁带宽度可供选择 - 15毫米和24毫米:
对于16毫米磁带宽度,责令CBTL04083BBS 9352 941 25518 ( “ 518 ”表示16毫米宽的载带) 。
24毫米磁带宽度,责令CBTL04083BBS 9352 941 25558 ( “ 558 ”表示24mm宽载带) 。
[3]
印刷电路板安装= 1.0毫米最大后总高度。
CBTL04083A_CBTL04083B
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
产品数据表
第4版 - 2012年6月25日
2 19
恩智浦半导体
CBTL04083A ; CBTL04083B
3.3 V , 4个差分通道, 2 : 1复用器/解复用器开关为PCIe 3代
5.功能图
A0_P
A0_N
A1_P
A1_N
B0_P
B0_N
B1_P
B1_N
C0_P
C0_N
XSD01
C1_P
C1_N
A2_P
A2_N
A3_P
A3_N
B2_P
B2_N
B3_P
B3_N
C2_P
C2_N
XSD23
C3_P
C3_N
SEL
002aaf752
图1 。
CBTL04083A / B的功能框图
CBTL04083A_CBTL04083B
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
产品数据表
第4版 - 2012年6月25日
3 19
恩智浦半导体
CBTL04083A ; CBTL04083B
3.3 V , 4个差分通道, 2 : 1复用器/解复用器开关为PCIe 3代
6.管脚信息
6.1钢钉
CBTL04083ABS
41 XSD01
39 GND
42 V
DD
40 V
DD
CBTL04083BBS
40 XSD01
42 GND
41 V
DD
39 V
DD
38 GND
37 B0_P
36 B0_N
35 GND
34 V
DD
33 B1_P
32 B1_N
31 V
DD
30 SEL
29 GND
28 B2_P
27 B2_N
26 V
DD
25 GND
GND
(暴露
导热垫)
GND 18
V
DD
19
XSD23 20
V
DD
21
24 B3_P
23 B3_N
22 GND
002aaf751
NXP B.V. 2012保留所有权利。
GND
A0_P
A0_N
GND
V
DD
A1_P
A1_N
V
DD
SEL
1
2
3
4
5
6
7
8
9
38 B0_P
37 B0_N
36 B1_P
35 B1_N
34 C0_P
33 C0_N
32 C1_P
31 C1_N
30 V
DD
29 B2_P
28 B2_N
27 B3_P
26 B3_N
25 C2_P
GND
(暴露
导热垫)
V
DD
18
XSD23 19
V
DD
20
GND 21
24 C2_N
23 C3_P
22 C3_N
A0_P
A0_N
C0_P
C0_N
A1_P
A1_N
C1_P
C1_N
V
DD
1
2
3
4
5
6
7
8
9
GND 10
A2_P 11
A2_N 12
V
DD
13
GND 14
A3_P 15
A3_N 16
GND 17
A2_P 10
A2_N 11
C2_P 12
C2_N 13
A3_P 14
A3_N 15
C3_P 16
C3_N 17
002aaf744
透明的顶视图
透明的顶视图
一。 CBTL04083A
图2 。
对于HVQFN42引脚配置
B 。 CBTL04083B
6.2引脚说明
表2中。
符号
A0_P
A0_N
A1_P
A1_N
A2_P
A2_N
A3_P
A3_N
引脚说明
针
CBTL04083A
2
3
6
7
11
12
15
16
CBTL04083B
1
2
5
6
10
11
14
15
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
信道3,端口A的差分信号输入/输出
通道2中,端口A的差分信号输入/输出
通道1 ,端口差分信号输入/输出
通道0 ,端口差分信号输入/输出
TYPE
描述
CBTL04083A_CBTL04083B
本文档中提供的所有信息受法律免责声明。
产品数据表
第4版 - 2012年6月25日
4 19
恩智浦半导体
CBTL04083A ; CBTL04083B
3.3 V , 4个差分通道, 2 : 1复用器/解复用器开关为PCIe 3代
表2中。
符号
B0_P
B0_N
B1_P
B1_N
B2_P
B2_N
B3_P
B3_N
C0_P
C0_N
C1_P
C1_N
C2_P
C2_N
C3_P
C3_N
SEL
引脚说明
- 续
针
CBTL04083A
38
37
36
35
29
28
27
26
34
33
32
31
25
24
23
22
9
CBTL04083B
37
36
33
32
28
27
24
23
3
4
7
8
12
13
16
17
30
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
I / O
CMOS
单端输入
操作模式选择
SEL =低:
→
B
SEL = HIGH :一
→
C
关断引脚;应被驱动为低电平或连接到
GND正常运行。高电平时,通道0和
通道1被关断(非导通
高阻抗状态) ,和电源电流消耗
被最小化。
关断引脚;应被驱动为低电平或连接到
GND正常运行。高电平时,通道2和
信道3被关断(非导通
高阻抗状态) ,和电源电流消耗
被最小化。
正电源电压, 3.3伏
±
10 %
供应地
信道3,C端口差分信号输入/输出
信道2,C端口差分信号输入/输出
信道1,C端口差分信号输入/输出
信道0,C端口差分信号输入/输出
通道3 , B端口的差分信号输入/输出
通道2 , B端口的差分信号输入/输出
信道1 , B端口的差分信号输入/输出
信道0 ,端口B的差分信号输入/输出
TYPE
描述
XSD01
41
40
CMOS
单端输入
XSD23
19
20
CMOS
单端输入
V
DD
GND
[1]
5, 8, 13, 18,
20, 30, 40, 42
1, 4, 10, 14,
17, 21, 39,
中心垫
9, 19, 21, 26,
31, 34, 39, 41
动力
18, 22, 25,
地
29, 35, 38, 42,
中心垫
[1]
HVQFN32包芯电源接地连接到两个GND引脚和裸露中心垫。 GND引脚和露出中心垫
必须连接到电源地进行适当的设备操作。为了改善散热,电气和板级的性能,
裸露焊盘必须焊接到电路板上使用相应的散热垫在黑板上,并通过适当的热传导
板,热通孔需要在该印刷电路板被结合在热焊盘区域。
CBTL04083A_CBTL04083B
本文档中提供的所有信息受法律免责声明。
NXP B.V. 2012保留所有权利。
产品数据表
第4版 - 2012年6月25日
5 19