特点
电源电压高达40V
R
DSON
0.5Ω典型的25° C, 150° C最大1.1Ω
高达1.5A的输出电流
三个高侧及三个低侧驱动器可以用作单输出或半桥
能够为交换机负载,如直流马达,灯泡,电阻,电容的所有种类
和电感器
PWM功能每路输出由外部PWM信号控制
没有直通电流
非常低的静态电流I
S
< 5 μA待机模式下超过总
温度范围
输出短路保护
选择性的过温保护每一个开关和
过热预警
欠压保护
各种诊断功能,如输出短路,负载开路,过温
和电源失效检测
串行数据接口,菊花链能力的,高达2 MHz的时钟频率
SO16封装功率
三双
DMOS输出
驱动程序
串行输入
控制
T6819/ATA6829
1.描述
在T6819 / ATA6829得到充分的保护设计, 0.8微米BCD-驱动程序接口
MOS技术。它们由一个控制多达六个不同的负载
单片机在汽车和工业应用。
每三个高边和三个低侧驱动器都能够以驱动电流达
为1.5A 。每个驱动器是可自由配置的,并且可以从一个单独的控制
标准串行数据接口。因此,各种负载,如灯泡,电阻器,
电容器和电感器可以组合。 IC设计特别支持
H桥的应用程序来驱动直流电动机。的能力,以控制每个输出
与外部PWM信号打开其他应用程序。
保护是保证对短路条件下,过热和und-
ervoltage 。各种诊断功能和非常低的静态电流在待机
模式打开了广泛的应用。汽车质量(防止
传导干扰, EMC保护和2 - kV ESD保护)给出的附加值
并加强对质量严格的汽车应用要求。
牧师4531F - BCD- 9月5日
T6819/ATA6829
2.引脚配置
图2-1 。
钢钉SO16 / PSO16
GND
OUT1L
OUT3L
OUT3H
CS
DI
CLK
PWM
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
OUT2L
OUT2H
OUT1H
VS
VCC
DO
GND
表2-1 。
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
引脚说明
符号
GND
OUT1L
OUT3L
OUT3H
CS
DI
CLK
PWM
GND
DO
VCC
VS
OUT1H
OUT2H
OUT2L
GND
功能
T6819 :地面;参考电位;到引脚9和引脚16内部连接;散热片
ATA6829 :到散热片附加的连接
低侧驱动器输出1 ;功率MOS漏极开路输出,内置反向二极管;短路保护;
超温保护;诊断短路和开路负载; PWM能力
低端驱动器输出3 ;见第2脚
高侧驱动器输出3 ;功率MOS内部反向二极管开源的;短路保护;
超温保护;诊断短路和开路负载; PWM能力
片选输入;带内部上拉5 V CMOS逻辑电平输入;
低=串行通信已启用,高=禁用
串行数据输入; 5 - V CMOS带内部上拉下来的逻辑电平输入;从控制接收串行数据
装置; DI期待与LSB被首先传送一个16位控制字
串行时钟输入; 5 - V CMOS带内部上拉下来的逻辑电平输入;控制串行数据输入接口
与内部移位寄存器(F
最大
= 2兆赫)
PWM输入; 5 - V CMOS带内部上拉下来的逻辑电平输入;接收的PWM信号来控制输出
它通过串行数据接口选择为PWM模式,高=上,低产出=输出关闭
地面;看针脚1
串行数据输出; 5 V的CMOS逻辑电平的三态输出为输出(状态)寄存器的数据;将16位
状态信息发送到微控制器( LSB被首先转移) ;输出将保持三态的,除非
设备选择CS为低电平,因此,一些芯片只能在一个数据输出线运行。
逻辑电源电压( 5V )
电源高侧输出级OUT1H , OUT2H , OUT3H ,内部供应
高侧驱动器输出1;看到4脚
高侧驱动器输出2;看到4脚
低端驱动器输出2 ;见第2脚
地面;看针脚1
3
4531F–BCD–09/05
3.功能描述
3.1
串行接口
数据传输开始时CS信号的下降沿。数据必须出现在DI同步
到CLK和接受在CLK信号的下降沿。 LSB (位0 , SRR )必须反
第一ferred 。新的输入数据执行在CS信号的上升沿被启用。当CS
高,引脚DO处于三态状态。这个输出在CS的下降沿使能。产量
数据将改变它们的状态与CLK的上升沿保持稳定直到下一个上升沿
CLK的出现。 LSB (位0 , TP )是首先转移。
图3-1 。
CS
数据传输
DI
SRR
0
LS1
1
HS1
2
LS2
3
HS2
4
LS3
5
HS3
6
PL1
7
PH1
8
PL2
9
PH2
10
PL3
11
PH3
12
老
13
OCS
14
15
SI
CLK
DO
TP
S1L
S1H
S2L
S2H
S3L
S3H
。 ü 。
。 ü 。
。 ü 。
。 ü 。
。 ü 。
。 ü 。
OVL
INH
PSF
表3-1 。
位
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
输入数据协议
功能
状态寄存器复位(高=复位;位PSF和OVL输出
数据寄存器被设置为低)
控制输出LS1 (高=开关量输出LS1 )
控制输出HS1 (高=开关量输出HS1上)
见LS1
见HS1
见LS1
见HS1
输出LS1另外通过PWM输入来控制
输出HS1另外通过PWM输入来控制
见PL1
见PH1
见PL1
见PH1
负载开路检测(低=上)
过流关断(高=过流关断有效)
软件禁止;低=待机,高=正常运行
(数据传输不受待功能,因为数字部分
还通电)
输入寄存器
SRR
LS1
HS1
LS2
HS2
LS3
HS3
PL1
PH1
PL2
PH2
PL3
PH3
老
OCS
SI
4
T6819/ATA6829
4531F–BCD–09/05
T6819/ATA6829
表3-2 。
位
0
输出数据协议
输出(状态)
注册
TP
功能
高温预警:高=警告
正常运行:高=输出上,低=输出关闭
负载开路检测:高=开路负载,低=无负载开路
(如果相应的输出被切换被检测到正确的负载条件
关闭) ;不受SRR
正常运行:高=输出上,低=输出关闭
负载开路检测:高=开路负载,低=无负载开路
(如果相应的输出被切换被检测到正确的负载条件
关闭) ;不受SRR
说明见LS1
说明见HS1
说明见LS1
说明见HS1
未使用
未使用
未使用
未使用
未使用
未使用
过载检测:设置为高,当至少一个输出被切断
短路条件或过热事件。位1至6个可
用于检测受影响的开关。
(负载开路检测位OLD =高)
抑制:该位由软件控制( SI位在输入寄存器)
高=待机,低=正常运行
电源故障:欠压引脚VS检测
1
状态LS1
2
状态HS1
3
4
5
6
7
8
9
10
11
12
状态LS2
状态HS2
状态LS3
状态HS3
。 ü 。
。 ü 。
。 ü 。
。 ü 。
。 ü 。
。 ü 。
13
OVL
14
15
INH
PSF
上电复位后,输入寄存器的状态如下:
15位
SI
H
14位
OCS
H
13位
老
H
12位
PH3
L
11位
PL3
L
10位
PH2
L
9位
PL2
L
8位
PH1
L
第7位
PL1
L
第6位
HS3
L
第5位
LS3
L
4位
HS2
L
第3位
LS2
L
第2位
HS1
L
第1位
LS1
L
位0
SRR
L
下面的图案被用来使IC的内部测试模式。所以不推荐过程中要使用这些模式
正常操作。
15位
H
H
H
14位
H
H
H
13位
( OCS )
H
H
H
H
L
L
H
L
L
L
H
L
L
H
L
L
L
H
L
L
H
12位
11位
10位
9位
8位
第7位
第6位
(HS3)
L
L
L
第5位
(LS3)
L
L
L
4位
(HS2)
L
L
L
第3位
(LS2)
L
L
L
第2位
(HS1)
L
L
L
第1位
(LS1)
L
L
L
位0
( SRR )
L
L
L
5
4531F–BCD–09/05
特点
电源电压高达40V
R
DSON
0.5Ω典型的25° C, 150° C最大1.1Ω
高达1.5A的输出电流
三个高侧及三个低侧驱动器可以用作单输出或半桥
能够为交换机负载,如直流马达,灯泡,电阻,电容的所有种类
和电感器
PWM功能每路输出由外部PWM信号控制
没有直通电流
非常低的静态电流I
S
< 5 μA待机模式在整个温度范围内
输出短路保护
选择性的过温保护每个开关和过热
预警
欠压保护
各种诊断功能,如输出短路,负载开路,过温
和电源失效检测
串行数据接口,菊花链能力的,高达2 MHz的时钟频率
SO16封装功率
三双
DMOS输出
驱动程序
串行输入
控制
ATA6829
1.描述
该ATA6829是一个完全受保护的驱动器接口设计在0.8微米BCDMOS技
术。它是利用在汽车微控制器控制多达六个不同的负载
和工业应用。
每三个高边和三个低侧驱动器都能够以驱动电流达
为1.5A 。每个驱动器是可自由配置的,并且可以从一个单独的控制
标准串行数据接口。因此,各种负载,如灯泡,电阻器,
电容器和电感器可以组合。 IC设计特别支持
H桥的应用程序来驱动直流电动机。的能力,以控制每个输出
与外部PWM信号打开其他应用程序。
保护是保证对短路条件下,过热和
欠压。各种诊断功能,并在非常低的静态电流
待机模式下打开一个宽范围的应用。汽车鉴定(保护
化对传导干扰, EMC保护和2 - kV ESD保护)给出
附加值和增强质量的严格要求汽车
应用程序。
4531G–BCD–07/09
ATA6829
2.引脚配置
图2-1 。
钢钉PSO16
GND
OUT1L
OUT3L
OUT3H
CS
DI
CLK
PWM
1
2
3
4
5
6
7
8
16
15
14
13
12
11
10
9
GND
OUT2L
OUT2H
OUT1H
VS
VCC
DO
GND
表2-1 。
针
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
引脚说明
符号
GND
OUT1L
OUT3L
OUT3H
CS
DI
CLK
PWM
GND
DO
VCC
VS
OUT1H
OUT2H
OUT2L
GND
功能
地面;参考电位;到引脚9和引脚16内部连接;连接到散热片
低侧驱动器输出1 ;功率MOS漏极开路输出,内置反向二极管;短路保护;
超温保护;诊断短路和开路负载; PWM能力
低端驱动器输出3 ;见第2脚
高侧驱动器输出3 ;功率MOS内部反向二极管开源的;短路保护;
超温保护;诊断短路和开路负载; PWM能力
片选输入;带内部上拉5 V CMOS逻辑电平输入;
低=串行通信已启用,高=禁用
串行数据输入; 5 - V CMOS带内部上拉下来的逻辑电平输入;从控制接收串行数据
装置; DI期待与LSB被首先传送一个16位控制字
串行时钟输入; 5 - V CMOS带内部上拉下来的逻辑电平输入;控制串行数据输入接口
与内部移位寄存器(F
最大
= 2兆赫)
PWM输入; 5 - V CMOS带内部上拉下来的逻辑电平输入;接收的PWM信号来控制输出
它通过串行数据接口选择为PWM模式,高=上,低产出=输出关闭
地面;看针脚1
串行数据输出; 5 V的CMOS逻辑电平的三态输出为输出(状态)寄存器的数据;将16位
状态信息发送到微控制器( LSB被首先转移) ;输出将保持三态的,除非
设备选择CS为低电平,因此,一些芯片只能在一个数据输出线运行。
逻辑电源电压( 5V )
电源高侧输出级OUT1H , OUT2H , OUT3H ,内部供应
高侧驱动器输出1;看到4脚
高侧驱动器输出2;看到4脚
低端驱动器输出2 ;见第2脚
地面;看针脚1
3
4531G–BCD–07/09
3.功能描述
3.1
串行接口
数据传输开始时CS信号的下降沿。数据必须出现在DI同步
到CLK和接受在CLK信号的下降沿。 LSB (位0 , SRR )必须反
第一ferred 。新的输入数据执行在CS信号的上升沿被启用。当CS
高,引脚DO处于三态状态。这个输出在CS的下降沿使能。产量
数据将改变它们的状态与CLK的上升沿保持稳定直到下一个上升沿
CLK的出现。 LSB (位0 , TP )是首先转移。
图3-1 。
CS
数据传输
DI
SRR
0
LS1
1
HS1
2
LS2
3
HS2
4
LS3
5
HS3
6
PL1
7
PH1
8
PL2
9
PH2
10
PL3
11
PH3
12
老
13
OCS
14
15
SI
CLK
DO
TP
S1L
S1H
S2L
S2H
S3L
S3H
n.
u.
n.
u.
n.
u.
n.
u.
n.
u.
n.
u.
OVL
INH
PSF
表3-1 。
位
0
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
输入数据协议
功能
状态寄存器复位(高=复位;位PSF和OVL输出
数据寄存器被设置为低)
控制输出LS1 (高=开关量输出LS1 )
控制输出HS1 (高=开关量输出HS1上)
见LS1
见HS1
见LS1
见HS1
输出LS1另外通过PWM输入来控制
输出HS1另外通过PWM输入来控制
见PL1
见PH1
见PL1
见PH1
负载开路检测(低=上)
过流关断(高=过流关断有效)
软件禁止;低=待机,高=正常运行
(数据传输不受待功能,因为数字部分
还通电)
输入寄存器
SRR
LS1
HS1
LS2
HS2
LS3
HS3
PL1
PH1
PL2
PH2
PL3
PH3
老
OCS
SI
4
ATA6829
4531G–BCD–07/09
ATA6829
表3-2 。
位
0
输出数据协议
输出(状态)
注册
TP
功能
高温预警:高=警告
正常运行:高=输出上,低=输出关闭
负载开路检测:高=开路负载,低=无负载开路
(如果相应的输出被切换被检测到正确的负载条件
关闭) ;不受SRR
正常运行:高=输出上,低=输出关闭
负载开路检测:高=开路负载,低=无负载开路
(如果相应的输出被切换被检测到正确的负载条件
关闭) ;不受SRR
说明见LS1
说明见HS1
说明见LS1
说明见HS1
未使用
未使用
未使用
未使用
未使用
未使用
过载检测:设置为高,当至少一个输出被切断
短路条件或过热事件。位1至6个可
用于检测受影响的开关。
(负载开路检测位OLD =高)
抑制:该位由软件控制( SI位在输入寄存器)
高=待机,低=正常运行
电源故障:欠压引脚VS检测
1
状态LS1
2
状态HS1
3
4
5
6
7
8
9
10
11
12
状态LS2
状态HS2
状态LS3
状态HS3
。 ü 。
。 ü 。
。 ü 。
。 ü 。
。 ü 。
。 ü 。
13
OVL
14
15
INH
PSF
上电复位后,输入寄存器的状态如下:
15位
SI
H
14位
OCS
H
13位
老
H
12位
PH3
L
11位
PL3
L
10位
PH2
L
9位
PL2
L
8位
PH1
L
第7位
PL1
L
第6位
HS3
L
第5位
LS3
L
4位
HS2
L
第3位
LS2
L
第2位
HS1
L
第1位
LS1
L
位0
SRR
L
下面的图案被用来使IC的内部测试模式。所以不推荐过程中要使用这些模式
正常操作。
15位
H
H
H
14位
H
H
H
13位
( OCS )
H
H
H
H
L
L
H
L
L
L
H
L
L
H
L
L
L
H
L
L
H
12位
11位
10位
9位
8位
第7位
第6位
(HS3)
L
L
L
第5位
(LS3)
L
L
L
4位
(HS2)
L
L
L
第3位
(LS2)
L
L
L
第2位
(HS1)
L
L
L
第1位
(LS1)
L
L
L
位0
( SRR )
L
L
L
5
4531G–BCD–07/09