特点
400 MHz的ARM926EJ -S ARM处理器的Thumb
- 32 KB的数据Cache , 32 KB的指令Cache , MMU
回忆
- DDR2控制器4银行DDR2 / LPDDR , SDRAM / LPSDR
- 外部总线接口,支持4个银行DDR2 / LPDDR , SDRAM / LPSDR ,静态
回忆, CF卡, SLC NAND闪存,带ECC
- 一个64 KB的内部SRAM ,在系统运行速度或处理器的单周期访问
通过高速接口中医
- 一个64字节的内部ROM ,嵌入自举程序
外设
- LCD控制器支持STN和TFT显示高达1280 * 860
- ITU -R BT 。 601/656图像传感器接口
- USB设备高速, USB主机高速和USB主机全速开 -
芯片收发器
- 10/100 Mbps以太网MAC控制器
- 两个高速存储卡主机( SDIO , SD卡, MMC )
- AC'97控制器
- 两个主/从串行外设接口
- 两个三通道16位定时器/计数器
- 两个同步串行控制器( I2S模式)
- 四通道16位PWM控制器
- 两两线接口
- 四个USART与ISO7816和IrDA ,曼彻斯特和SPI模式
- 8通道10位ADC,具有4线触摸屏支持
系统
- 133 MHz的12 32位多层AHB总线矩阵
- 37通道DMA
- 引导从NAND闪存, SD卡, DataFlash或串行数据闪存
- 复位控制器,带有片上上电复位
- 可选择的32768 Hz的低功耗和12 MHz的晶体振荡器
- 内部低功耗32 kHz RC振荡器
- 一个PLL为系统和一个480 MHz的PLL为USB高速优化
- 两个可编程的外部时钟信号
- 高级中断控制器和调试单元
- 周期性间隔定时器,看门狗定时器,实时定时器和实时时钟
I / O
- 五32位并行输入/输出控制器
- 160可编程I / O线复用最多两个外设I / O与
施密特触发器输入
包
- 324球TFBGA封装,间距0.8毫米
AT91SAM
基于ARM的
嵌入式MPU
SAM9G45
摘要
注意:
这是一个总结性文件。
完整的文档可
爱特梅尔网站www.atmel.com 。
6438GS–ATARM–13-Jul-11
1.描述
在ARM926EJ -S基于SAM9G45采用了频繁要求的用户组合
接口功能性和高数据速率连接,包括LCD控制器,电阻式触
屏幕,摄像头接口,音频,以太网10/100以及高速USB和SDIO 。与亲
处理器为400MHz和多个运行100+ Mbps的数据速率的外设,该SAM9G45具有
性能和带宽网络或本地存储媒体来提供足够的用户
的经验。
该SAM9G45支持程序和保存数据DDR2和NAND闪存接口
年龄。用37个DMA通道相关联的内部133 MHz的多层总线体系结构,一个双
外部总线接口和分布式存储器包括64 KB的SRAM这能配置
置的作为一个紧耦合存储器( TCM)的维持由处理器所需的高带宽
和高速外设。
在I / O的支持1.8V或3.3V工作电压,这对于内存独立配置
接口和外设I / O 。这一功能完全无需任何外部电平
转换器。此外,它还支持0.8球间距封装的低成本PCB制造。
该SAM9G45电源管理控制器具有高效的时钟门控和电池
备份部分最大限度地减少工作和待机模式功耗。
2
SAM9G45
6438GS–ATARM–13-Jul-11
SAM9G45
表3-1 。
信号名称
信号描述表(续)
功能
TYPE
活跃
水平
参考
电压
评论
关机,唤醒逻辑
驱动在0V而已。
0 :设备处于备用
模式
1 :设备正在运行(未在
备用模式)。
0V之间接受
VDDBU 。
SHDN
关机控制
产量
VDDBU
WKUP
唤醒输入
输入
ICE和JTAG
VDDBU
TCK
TDI
TDO
TMS
JTAGSEL
RTCK
测试时钟
测试数据
测试数据输出
测试模式选择
JTAG选择
返回测试时钟
输入
输入
产量
输入
输入
产量
复位/测试
VDDIOP0
VDDIOP0
VDDIOP0
VDDIOP0
VDDBU
VDDIOP0
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
下拉电阻( 15K,
Ω
).
NRST
单片机复位
(2)
I / O
低
VDDIOP0
漏极开路输出,
上拉电阻( 100千
Ω
),
施密特触发器
下拉电阻( 15K,
Ω
),
施密特触发器
上拉电阻( 100千
Ω
),
施密特触发器
必须连接到GND或
VDDIOP 。
TST
nTRST信号
血粉
测试模式选择
测试复位信号
引导模式选择
输入
输入
输入
调试单元 - DBGU
VDDBU
VDDIOP0
VDDIOP0
DRXD
DTXD
调试数据接收
调试数据发送
输入
产量
高级中断控制器 - AIC
(1)
(1)
IRQ
FIQ
外部中断输入
快速中断输入
输入
输入
(1)
(1)
PIO控制器 - PIOA- PIOB - PIOC - PIOD - PIOE
PA0 - PA31
PB0 - PB31
并行IO控制器A
并行IO控制器B
I / O
I / O
(1)
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
(1)
5
6438GS–ATARM–13-Jul-11
特点
400 MHz的ARM926EJ -S ARM
拇指
处理器
- 32 KB的数据Cache , 32 KB的指令Cache , MMU
回忆
- DDR2控制器4银行DDR2 / LPDDR , SDRAM / LPSDR
- 外部总线接口,支持4个银行DDR2 / LPDDR , SDRAM / LPSDR ,静态
回忆, CF卡, SLC NAND闪存,带ECC
- 一个64 KB的内部SRAM ,在系统运行速度或处理器的单周期访问
通过高速接口中医
- 一个64字节的内部ROM ,嵌入自举程序
外设
- LCD控制器支持STN和TFT显示高达1280 * 860
- ITU -R BT 。 601/656图像传感器接口
- USB设备高速, USB主机高速和USB主机全速开 -
芯片收发器
- 10/100 Mbps以太网MAC控制器
- 两个高速存储卡主机( SDIO , SD卡, MMC )
- AC'97控制器
- 两个主/从串行外设接口
- 两个三通道32位定时器/计数器
- 两个同步串行控制器( I2S模式)
- 四通道16位PWM控制器
- 两两线接口
- 四个USART与ISO7816和IrDA ,曼彻斯特和SPI模式
- 8通道10位ADC,具有4线触摸屏支持
系统
- 133 MHz的12 32位多层AHB总线矩阵
- 37通道DMA
- 引导从NAND闪存, SD卡, DataFlash或串行数据闪存
- 复位控制器,带有片上上电复位
- 可选择的32768 Hz的低功耗和12 MHz的晶体振荡器
- 内部低功耗32 kHz RC振荡器
- 一个PLL为系统和一个480 MHz的PLL为USB高速优化
- 两个可编程的外部时钟信号
- 高级中断控制器和调试单元
- 周期性间隔定时器,看门狗定时器,实时定时器和实时时钟
I / O
- 五32位并行输入/输出控制器
- 160可编程I / O线复用最多两个外设I / O与
施密特触发器输入
包
- 324球TFBGA封装,间距0.8毫米
AT91 ARM
拇指型
微控制器
AT91SAM9G45
初步
6438D–ATARM–13-Oct-09
1.描述
在ARM926EJ - S的AT91SAM9G45拥有经常要求用户组合
接口功能性和高数据速率连接,包括LCD控制器,电阻式触
屏幕,摄像头接口,音频,以太网10/100以及高速USB和SDIO 。与亲
处理器为400MHz和多个运行100+ Mbps的数据速率的外设, AT91SAM9G45的
具有性能和带宽网络或本地存储媒体,提供一种腺
保有足够的用户体验。
该AT91SAM9G45支持最新一代的DDR2和NAND闪存接口
面临的程序和数据存储。相关联的内部133 MHz的多层总线架构
与37个DMA通道,一个双外部总线接口和分布式内存包括64
K字节的SRAM可配置为紧耦合存储器( TCM)中维持高
所要求的处理器和高速外围设备的带宽。
在I / O的支持1.8V或3.3V工作电压,这对于内存独立配置
接口和外设I / O 。这一功能完全无需任何外部电平
转换器。此外,它还支持0.8球间距封装的低成本PCB制造。
该AT91SAM9G45功率管理控制器具有高效的时钟门控和电池
备份部分最大限度地减少工作和待机模式功耗。
2
AT91SAM9G45
6438D–ATARM–13-Oct-09
AT91SAM9G45
表3-1 。
信号名称
信号描述表(续)
功能
TYPE
活跃
水平
参考
电压
评论
关机,唤醒逻辑
驱动在0V而已。
0 :设备处于备用
模式
1 :设备正在运行(未在
备用模式)。
0V之间接受
VDDBU 。
SHDN
关机控制
产量
VDDBU
WKUP
唤醒输入
输入
ICE和JTAG
VDDBU
TCK
TDI
TDO
TMS
JTAGSEL
RTCK
测试时钟
测试数据
测试数据输出
测试模式选择
JTAG选择
返回测试时钟
输入
输入
产量
输入
输入
产量
复位/测试
VDDIOP0
VDDIOP0
VDDIOP0
VDDIOP0
VDDBU
VDDIOP0
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
下拉电阻( 15K,
Ω
).
NRST
TST
nTRST信号
血粉
单片机复位
(2)
测试模式选择
测试复位信号
引导模式选择
I / O
输入
输入
输入
低
VDDIOP0
VDDBU
VDDIOP0
VDDIOP0
上拉电阻( 100千
Ω
),
施密特触发器
下拉电阻( 15K,
Ω
),
施密特触发器
上拉电阻( 100千
Ω
),
施密特触发器
必须连接到GND或
VDDIOP0.
调试单元 - DBGU
DRXD
DTXD
调试数据接收
调试数据发送
输入
产量
高级中断控制器 - AIC
IRQ
FIQ
外部中断输入
快速中断输入
输入
输入
(1)
(1)
(1)
(1)
PIO控制器 - PIOA- PIOB - PIOC - PIOD - PIOE
PA0 - PA31
PB0 - PB31
PC0 - PC31
并行IO控制器A
并行IO控制器B
并行IO控制器C
I / O
I / O
I / O
(1)
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
(1)
(1)
5
6438D–ATARM–13-Oct-09
特点
400 MHz的ARM926EJ -S ARM处理器的Thumb
- 32 KB的数据Cache , 32 KB的指令Cache , MMU
回忆
- DDR2控制器4银行DDR2 / LPDDR , SDRAM / LPSDR
- 外部总线接口,支持4个银行DDR2 / LPDDR , SDRAM / LPSDR ,静态
回忆, CF卡, SLC NAND闪存,带ECC
- 一个64 KB的内部SRAM ,在系统运行速度或处理器的单周期访问
通过高速接口中医
- 一个64字节的内部ROM ,嵌入自举程序
外设
- LCD控制器支持STN和TFT显示高达1280 * 860
- ITU -R BT 。 601/656图像传感器接口
- USB设备高速, USB主机高速和USB主机全速开 -
芯片收发器
- 10/100 Mbps以太网MAC控制器
- 两个高速存储卡主机( SDIO , SD卡, MMC )
- AC'97控制器
- 两个主/从串行外设接口
- 两个三通道32位定时器/计数器
- 两个同步串行控制器( I2S模式)
- 四通道16位PWM控制器
- 两两线接口
- 四个USART与ISO7816和IrDA ,曼彻斯特和SPI模式
- 8通道10位ADC,具有4线触摸屏支持
系统
- 133 MHz的12 32位多层AHB总线矩阵
- 37通道DMA
- 引导从NAND闪存, SD卡, DataFlash或串行数据闪存
- 复位控制器,带有片上上电复位
- 可选择的32768 Hz的低功耗和12 MHz的晶体振荡器
- 内部低功耗32 kHz RC振荡器
- 一个PLL为系统和一个480 MHz的PLL为USB高速优化
- 两个可编程的外部时钟信号
- 高级中断控制器和调试单元
- 周期性间隔定时器,看门狗定时器,实时定时器和实时时钟
I / O
- 五32位并行输入/输出控制器
- 160可编程I / O线复用最多两个外设I / O与
施密特触发器输入
包
- 324球TFBGA封装,间距0.8毫米
AT91 ARM
拇指型
微控制器
AT91SAM9G45
初步
摘要
注意:
这是一个总结性文件。
完整的文档可
爱特梅尔网站www.atmel.com 。
6438CS–ATARM–13-Oct-09
1.描述
在ARM926EJ - S的AT91SAM9G45拥有经常要求用户组合
接口功能性和高数据速率连接,包括LCD控制器,电阻式触
屏幕,摄像头接口,音频,以太网10/100以及高速USB和SDIO 。与亲
处理器为400MHz和多个运行100+ Mbps的数据速率的外设, AT91SAM9G45的
具有性能和带宽网络或本地存储媒体,提供一种腺
保有足够的用户体验。
该AT91SAM9G45支持最新一代的DDR2和NAND闪存接口
面临的程序和数据存储。相关联的内部133 MHz的多层总线架构
与37个DMA通道,一个双外部总线接口和分布式内存包括64
K字节的SRAM可配置为紧耦合存储器( TCM)中维持高
所要求的处理器和高速外围设备的带宽。
在I / O的支持1.8V或3.3V工作电压,这对于内存独立配置
接口和外设I / O 。这一功能完全无需任何外部电平
转换器。此外,它还支持0.8球间距封装的低成本PCB制造。
该AT91SAM9G45功率管理控制器具有高效的时钟门控和电池
备份部分最大限度地减少工作和待机模式功耗。
2
AT91SAM9G45
6438CS–ATARM–13-Oct-09
AT91SAM9G45
表3-1 。
信号名称
信号描述表(续)
功能
TYPE
活跃
水平
参考
电压
评论
关机,唤醒逻辑
驱动在0V而已。
0 :设备处于备用
模式
1 :设备正在运行(未在
备用模式)。
0V之间接受
VDDBU 。
SHDN
关机控制
产量
VDDBU
WKUP
唤醒输入
输入
ICE和JTAG
VDDBU
TCK
TDI
TDO
TMS
JTAGSEL
RTCK
测试时钟
测试数据
测试数据输出
测试模式选择
JTAG选择
返回测试时钟
输入
输入
产量
输入
输入
产量
复位/测试
VDDIOP0
VDDIOP0
VDDIOP0
VDDIOP0
VDDBU
VDDIOP0
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
下拉电阻( 15K,
Ω
).
NRST
单片机复位
(2)
I / O
低
VDDIOP0
漏极开路输出,
上拉电阻( 100千
Ω
),
施密特触发器
下拉电阻( 15K,
Ω
),
施密特触发器
上拉电阻( 100千
Ω
),
施密特触发器
必须连接到GND或
VDDIOP 。
TST
nTRST信号
血粉
测试模式选择
测试复位信号
引导模式选择
输入
输入
输入
调试单元 - DBGU
VDDBU
VDDIOP0
VDDIOP0
DRXD
DTXD
调试数据接收
调试数据发送
输入
产量
高级中断控制器 - AIC
(1)
(1)
IRQ
FIQ
外部中断输入
快速中断输入
输入
输入
(1)
(1)
PIO控制器 - PIOA- PIOB - PIOC - PIOD - PIOE
PA0 - PA31
PB0 - PB31
并行IO控制器A
并行IO控制器B
I / O
I / O
(1)
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
(1)
5
6438CS–ATARM–13-Oct-09
特点
400 MHz的ARM926EJ -S ARM处理器的Thumb
- 32 KB的数据Cache , 32 KB的指令Cache , MMU
回忆
- DDR2控制器4银行DDR2 / LPDDR , SDRAM / LPSDR
- 外部总线接口,支持4个银行DDR2 / LPDDR , SDRAM / LPSDR ,静态
回忆, CF卡, SLC NAND闪存,带ECC
- 一个64 KB的内部SRAM ,在系统运行速度或处理器的单周期访问
通过高速接口中医
- 一个64字节的内部ROM ,嵌入自举程序
外设
- LCD控制器支持STN和TFT显示高达1280 * 860
- ITU -R BT 。 601/656图像传感器接口
- USB设备高速, USB主机高速和USB主机全速开 -
芯片收发器
- 10/100 Mbps以太网MAC控制器
- 两个高速存储卡主机( SDIO , SD卡, MMC )
- AC'97控制器
- 两个主/从串行外设接口
- 两个三通道16位定时器/计数器
- 两个同步串行控制器( I2S模式)
- 四通道16位PWM控制器
- 两两线接口
- 四个USART与ISO7816和IrDA ,曼彻斯特和SPI模式
- 8通道10位ADC,具有4线触摸屏支持
系统
- 133 MHz的12 32位多层AHB总线矩阵
- 37通道DMA
- 引导从NAND闪存, SD卡, DataFlash或串行数据闪存
- 复位控制器,带有片上上电复位
- 可选择的32768 Hz的低功耗和12 MHz的晶体振荡器
- 内部低功耗32 kHz RC振荡器
- 一个PLL为系统和一个480 MHz的PLL为USB高速优化
- 两个可编程的外部时钟信号
- 高级中断控制器和调试单元
- 周期性间隔定时器,看门狗定时器,实时定时器和实时时钟
I / O
- 五32位并行输入/输出控制器
- 160可编程I / O线复用最多两个外设I / O与
施密特触发器输入
包
- 324球TFBGA封装,间距0.8毫米
AT91 ARM
拇指型
微控制器
AT91SAM9G45
初步
摘要
注意:
这是一个总结性文件。
完整的文档可
根据NDA 。欲了解更多信息,
请联系您当地的销售Atmel公司
的网络连接CE 。
6438ES–ATARM–21-Jun-10
1.描述
在ARM926EJ - S的AT91SAM9G45拥有经常要求用户组合
接口功能性和高数据速率连接,包括LCD控制器,电阻式触
屏幕,摄像头接口,音频,以太网10/100以及高速USB和SDIO 。与亲
处理器为400MHz和多个运行100+ Mbps的数据速率的外设, AT91SAM9G45的
具有性能和带宽网络或本地存储媒体,提供一种腺
保有足够的用户体验。
该AT91SAM9G45支持最新一代的DDR2和NAND闪存接口
面临的程序和数据存储。相关联的内部133 MHz的多层总线架构
与37个DMA通道,一个双外部总线接口和分布式内存包括64
K字节的SRAM可配置为紧耦合存储器( TCM)中维持高
所要求的处理器和高速外围设备的带宽。
在I / O的支持1.8V或3.3V工作电压,这对于内存独立配置
接口和外设I / O 。这一功能完全无需任何外部电平
转换器。此外,它还支持0.8球间距封装的低成本PCB制造。
该AT91SAM9G45功率管理控制器具有高效的时钟门控和电池
备份部分最大限度地减少工作和待机模式功耗。
2
AT91SAM9G45
6438ES–ATARM–21-Jun-10
AT91SAM9G45
表3-1 。
信号名称
信号描述表(续)
功能
TYPE
活跃
水平
参考
电压
评论
关机,唤醒逻辑
驱动在0V而已。
0 :设备处于备用
模式
1 :设备正在运行(未在
备用模式)。
0V之间接受
VDDBU 。
SHDN
关机控制
产量
VDDBU
WKUP
唤醒输入
输入
ICE和JTAG
VDDBU
TCK
TDI
TDO
TMS
JTAGSEL
RTCK
测试时钟
测试数据
测试数据输出
测试模式选择
JTAG选择
返回测试时钟
输入
输入
产量
输入
输入
产量
复位/测试
VDDIOP0
VDDIOP0
VDDIOP0
VDDIOP0
VDDBU
VDDIOP0
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
没有上拉电阻,史密特
TRIGGER
下拉电阻( 15K,
Ω
).
NRST
单片机复位
(2)
I / O
低
VDDIOP0
漏极开路输出,
上拉电阻( 100千
Ω
),
施密特触发器
下拉电阻( 15K,
Ω
),
施密特触发器
上拉电阻( 100千
Ω
),
施密特触发器
必须连接到GND或
VDDIOP 。
TST
nTRST信号
血粉
测试模式选择
测试复位信号
引导模式选择
输入
输入
输入
调试单元 - DBGU
VDDBU
VDDIOP0
VDDIOP0
DRXD
DTXD
调试数据接收
调试数据发送
输入
产量
高级中断控制器 - AIC
(1)
(1)
IRQ
FIQ
外部中断输入
快速中断输入
输入
输入
(1)
(1)
PIO控制器 - PIOA- PIOB - PIOC - PIOD - PIOE
PA0 - PA31
PB0 - PB31
并行IO控制器A
并行IO控制器B
I / O
I / O
(1)
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
拉到输入复位
(100k
Ω)
(3)
,施密特触发器
(1)
5
6438ES–ATARM–21-Jun-10