添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1562页 > AT89S52-33PC
特点
兼容MCS- 51
制品
在系统可编程( ISP) Flash存储器的8K字节
- 耐力: 1000写/擦除周期
4.0V至5.5V工作电压范围
全静态操作: 0 Hz至33 MHz的
三级程序存储器锁定
256 ×8位内部RAM
32个可编程I / O线
3个16位定时器/计数器
八个中断源
全双工UART串行通道
低功耗空闲和掉电模式
恢复中断从掉电模式
看门狗定时器
双数据指针
断电标志
描述
以AT89S52是一种低功耗,高性能CMOS 8位微控制器具有8K
字节的系统内可编程闪存。该器件采用制造
Atmel的高密度非易失性存储器技术,并与行业兼容
尝试标准80C51指令集和引脚。片上Flash允许程序
内存在系统或通过传统的非易失性存储器进行重新编程亲
语法。通过结合一个多功能8位CPU和在系统可编程闪存
单片芯片, Atmel公司的AT89S52是一个功能强大的单片机,它提供一个
高度灵活和具有成本效益的解决方案,为许多嵌入式控制应用。
以AT89S52具有以下标准功能: 8K字节的闪存, 256字节
的RAM , 32个I / O口线,看门狗定时器, 2个数据指针,三个16位定时器/计数器,一个
6向量2级中断结构,一个全双工串行口,片上振荡器,
和时钟电路。此外, AT89S52设计和静态逻辑操作
下降到零频率,并支持两种软件选择的省电模式。
空闲模式下,CPU停止工作,允许RAM ,定时器/计数器,串行端口,
中断系统继续工作。在掉电模式保存RAM CON-
帐篷,但冻结振荡器,禁用所有其他芯片功能,直到下一个中断
或硬件复位。
8-bit
微控制器
8K字节
在系统
可编程
FL灰
AT89S52
修订版1919A - 7月1日
1
销刀豆网络gurations
PDIP
( T2), P1.0
( T2 EX ) P1.1
P1.2
P1.3
P1.4
( MOSI ), P1.5
( MISO ), P1.6
( SCK ) P1.7
RST
(RXD) P3.0
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
ALE / PROG
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
P2.4 ( A12 )
P2.3 (A11)
P2.2 (A10)
P2.1 (A9)
P2.0 (A8)
PLCC
P1.4
P1.3
P1.2
P1.1 ( T2 EX )
P1.0 (T2)的
NC
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
NC
ALE / PROG
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
NC
(A8) P2.0
(A9) P2.1
(A10) P2.2
(A11) P2.3
( A12 ) P2.4
18
19
20
21
22
23
24
25
26
27
28
( MOSI ), P1.5
( MISO ), P1.6
( SCK ) P1.7
RST
(RXD) P3.0
NC
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
7
8
9
10
11
12
13
14
15
16
17
6
5
4
3
2
1
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
NC
ALE / PROG
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
TQFP
P1.4
P1.3
P1.2
P1.1 ( T2 EX )
P1.0 (T2)的
NC
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
44
43
42
41
40
39
38
37
36
35
34
( MOSI ), P1.5
( MISO ), P1.6
( SCK ) P1.7
RST
(RXD) P3.0
NC
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
33
32
31
30
29
28
27
26
25
24
23
2
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
GND
(A8) P2.0
(A9) P2.1
(A10) P2.2
(A11) P2.3
( A12 ) P2.4
AT89S52
AT89S52
框图
P0.0 - P0.7
P2.0 - P2.7
V
CC
端口0 DRIVERS
GND
PORT 2名司机
RAM地址。
注册
内存
端口0
LATCH
端口2
LATCH
FL灰
B
注册
指针
节目
地址
注册
卜FF器
TMP2
TMP1
ALU
中断,串口,
和定时器功能块
PC
增量
PSW
节目
计数器
PSEN
ALE / PROG
EA / V
PP
RST
观看
端口3
LATCH
定时
控制
指令
注册
双DPTR
端口1
LATCH
ISP
PORT
节目
逻辑
OSC
端口3驱动程序
PORT 1 DRIVERS
P3.0 - P3.7
P1.0 - P1.7
3
引脚说明
VCC
电源电压。
GND
地面上。
端口0
P0口是一个8位漏极开路双向I / O口。作为一个
输出口,每个引脚可以驱动8个TTL逻辑电平。当1秒
写入端口0引脚,引脚可作为高
阻抗输入。
端口0也可以被配置为复用的低
顺序的地址/数据总线时访问外部
程序和数据存储器。在这种模式下, P0具有内部
上拉电阻。
P0口还可在闪存编程器接收到的字节码
明,在程序输出代码字节verifica-
化。在程序需要外部上拉电阻
VERI网络阳离子。
端口1
端口1是一个具有内部上拉电阻的8位双向I / O口。
端口1输出缓冲器可吸收/ 4个TTL输入。
当1秒写入端口1引脚,它们被拉高
的内部上拉和可被用作输入。作为输入,
P1口被外部拉低,将输出
电流(I
IL
因为内部上拉电阻的) 。
此外, P1.0和P1.1可以被配置为在
定时器/计数器2的外部计数输入( P1.0 / T2)和
定时器/计数器2的触发输入( P1.1 / T2EX ) ,分别作为
在下表中示出。
端口1期间也接收低位地址字节
闪存编程和验证。
端口引脚
P1.0
P1.1
P1.5
P1.6
P1.7
第二功能
T2 (外部计数输入到定时器/计数器2 )
CLOCK -OUT
T2EX (定时器/计数器2捕捉/重装触发
和方向控制)
MOSI (用于在系统编程)
MISO (用于在系统编程)
SCK (用于在系统编程)
使用16位地址的外部数据存储器( MOVX @
DPTR ) 。在这种应用中, P2口使用很强的内部PUL-
发送1 lups 。在对外部数据的访问
内存采用8位地址( MOVX @ RI ) ,端口2
发出的P2特殊功能寄存器的内容。
端口2还接收高位地址位和一些
在flash编程和校验的控制信号。
端口3
端口3是一个具有内部上拉电阻的8位双向I / O口。
端口3输出缓冲器可吸收/ 4个TTL输入。
当1秒写入端口3引脚,它们被拉高
的内部上拉和可被用作输入。作为输入,
P3口被外部拉低,将输出
电流(I
IL
)由于上拉的。
端口3也可以用做其他不同的特殊功能,该功能
该AT89S52的,如示于下表中。
3口还接收了闪存程序一些控制信号
编程和验证。
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
第二功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
T0 (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
RST
复位输入。高该引脚上出现两个机器周期,而
振荡器运行复位设备。该引脚驱动器
高看门狗超时后96个振荡周期。
在SFR AUXR (地址8EH )的DISRTO位可
要禁用此功能。中位DISRTO的默认状态,
复位高电平功能被启用。
ALE / PROG
地址锁存使能( ALE)是输出脉冲锁存
地址在外部访问的低字节
内存。该引脚也用作编程输入脉冲( PROG )
在FLASH编程。
在正常操作中, ALE是在一个恒定的速率发射
1/6振荡器的频率和可用于外部
定时或计时的目的。但是请注意,一个
在每次访问外部数据ALE脉冲被跳过
内存。
如果需要的话, ALE操作可以通过设置的第0位来禁止
SFR位置8EH 。同位设置, ALE是活跃,只有很好地协同
荷兰国际集团执行MOVX或MOVC指令。否则,销是
端口2
端口2是一个具有内部上拉电阻的8位双向I / O口。
端口2输出缓冲器可吸收/ 4个TTL输入。
当1秒写入端口2引脚,它们是拉高
的内部上拉和可被用作输入。作为输入,
P2口被外部拉低,将输出
电流(I
IL
因为内部上拉电阻的) 。
端口2发出时取高位地址字节
从外部程序存储器和期间访问
4
AT89S52
AT89S52
微弱拉高。设置ALE-禁止位没有
对微控制器处于外部执行模式。
PSEN
程序存储允许( PSEN )是读选通克斯特
最终程序存储器。
当AT89S52执行外部亲代码
程序存储器, PSEN在每个机器启动两次
周期,所不同的是2的PSEN激活则过程跳过
每次访问外部数据存储器。
EA / VPP
外部访问允许。 EA必须绑GND
为了使该装置来从外部亲代码
开始0000H到FFFFH克的内存位置。
表1中。
AT89S52 SFR映射和复位值
0F8H
0F0H
0E8H
0E0H
0D8H
0D0H
0C8H
0C0H
0B8H
0B0H
0A8H
0A0H
98H
90H
88H
80H
IP
XX000000
P3
11111111
IE
0X000000
P2
11111111
SCON
00000000
P1
11111111
TCON
00000000
P0
11111111
TMOD
00000000
SP
00000111
TL0
00000000
DP0L
00000000
TL1
00000000
DP0H
00000000
TH0
00000000
DP1L
00000000
TH1
00000000
DP1H
00000000
AUXR
XXX00XX0
PCON
0XXX0000
SBUF
XXXXXXXX
AUXR1
XXXXXXX0
WDTRST
XXXXXXXX
PSW
00000000
T2CON
00000000
T2MOD
XXXXXX00
RCAP2L
00000000
RCAP2H
00000000
TL2
00000000
TH2
00000000
00000000
B
00000000
0FFH
0F7H
0EFH
0E7H
0DFH
0D7H
0CFH
0C7H
0BFH
0B7H
0AFH
0A7H
9FH
97H
8FH
87H
但请注意,如果锁定位1被编程, EA会
内部锁存复位。
EA应绑V
CC
内部程序执行
系统蒸发散。
该引脚也接收12伏编程使能电压
年龄(V
PP
)在Flash编程。
XTAL1
输入到振荡器反相放大器和输入到
内部时钟工作电路。
XTAL2
输出振荡器反相放大器器。
5
特点
兼容MCS
产品-51
在系统可编程( ISP) Flash存储器的8K字节
- 耐力: 1000写/擦除周期
4.0V至5.5V工作电压范围
全静态操作: 0 Hz至33 MHz的
三级程序存储器锁定
256 ×8位内部RAM
32个可编程I / O线
3个16位定时器/计数器
八个中断源
全双工UART串行通道
低功耗空闲和掉电模式
恢复中断从掉电模式
看门狗定时器
双数据指针
断电标志
快速编程时间
灵活的ISP编程(字节和页模式)
绿色(无铅/无卤化物)的包装选项
8-bit
微控制器
8K字节
在系统
可编程
FL灰
AT89S52
1.描述
以AT89S52是一种低功耗,高性能CMOS 8位微控制器具有8K
字节的系统内可编程闪存。该器件采用制造
Atmel的高密度非易失性存储器技术,并与行业兼容
尝试标准80C51指令集和引脚。片上Flash允许程序
内存在系统或通过传统的非易失性存储器进行重新编程亲
语法。通过结合一个多功能8位CPU和在系统可编程闪存
单片芯片, Atmel公司的AT89S52是一个功能强大的单片机,它提供一个
高度灵活和具有成本效益的解决方案,为许多嵌入式控制应用。
以AT89S52具有以下标准功能: 8K字节的闪存, 256字节
的RAM , 32个I / O口线,看门狗定时器, 2个数据指针,三个16位定时器/计数器,一个
6向量2级中断结构,一个全双工串行口,片上振荡器,
和时钟电路。此外, AT89S52设计和静态逻辑操作
下降到零频率,并支持两种软件选择的省电模式。
空闲模式下,CPU停止工作,允许RAM ,定时器/计数器,串行端口,
中断系统继续工作。在掉电模式保存RAM CON-
帐篷,但冻结振荡器,禁用所有其他芯片功能,直到下一个中断
或硬件复位。
1919C–MICRO–3/05
2.引脚配置
2.1
40引脚PDIP
( T2), P1.0
( T2 EX ) P1.1
P1.2
P1.3
P1.4
( MOSI ), P1.5
( MISO ), P1.6
( SCK ) P1.7
RST
(RXD) P3.0
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
21
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
ALE / PROG
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
P2.4 ( A12 )
P2.3 (A11)
P2.2 (A10)
P2.1 (A9)
P2.0 (A8)
2.3
44引脚PLCC
P1.4
P1.3
P1.2
P1.1 ( T2 EX )
P1.0 (T2)的
NC
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
2.2
44引脚TQFP
P1.4
P1.3
P1.2
P1.1 ( T2 EX )
P1.0 (T2)的
NC
VCC
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
2.4
42引脚PDIP
RST
(RXD) P3.0
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
PWRGND
(A8) P2.0
(A9) P2.1
(A10) P2.2
(A11) P2.3
( A12 ) P2.4
( A13 ) P2.5
( A14 ) P2.6
( A15 ) P2.7
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
42
41
40
39
38
37
36
35
34
33
32
31
30
29
28
27
26
25
24
23
22
P1.7 ( SCK )
P1.6 ( MISO )
P1.5 ( MOSI )
P1.4
P1.3
P1.2
P1.1 ( T2EX )
P1.0 (T2)的
VDD
PWRVDD
P0.0 ( AD0 )
P0.1 ( AD1 )
P0.2 ( AD2 )
P0.3 ( AD3 )
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
ALE / PROG
PSEN
44
43
42
41
40
39
38
37
36
35
34
( MOSI ), P1.5
( MISO ), P1.6
( SCK ) P1.7
RST
(RXD) P3.0
NC
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
33
32
31
30
29
28
27
26
25
24
23
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
NC
ALE / PROG
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
2
AT89S52
1919C–MICRO–3/05
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
GND
(A8) P2.0
(A9) P2.1
(A10) P2.2
(A11) P2.3
( A12 ) P2.4
( WR ), P3.6
( RD ), P3.7
XTAL2
XTAL1
GND
NC
(A8) P2.0
(A9) P2.1
(A10) P2.2
(A11) P2.3
( A12 ) P2.4
18
19
20
21
22
23
24
25
26
27
28
( MOSI ), P1.5
( MISO ), P1.6
( SCK ) P1.7
RST
(RXD) P3.0
NC
(TXD) P3.1
( INT0 ) P3.2
( INT1 ) P3.3
( T0 ) P3.4
(T1), P3.5
7
8
9
10
11
12
13
14
15
16
17
6
5
4
3
2
1
44
43
42
41
40
39
38
37
36
35
34
33
32
31
30
29
P0.4 ( AD4 )
P0.5 ( AD5 )
P0.6 ( AD6 )
P0.7 ( AD7 )
EA / VPP
NC
ALE / PROG
PSEN
P2.7 ( A15 )
P2.6 ( A14 )
P2.5 ( A13 )
AT89S52
3.框图
P0.0 - P0.7
P2.0 - P2.7
V
CC
端口0 DRIVERS
GND
PORT 2名司机
RAM地址。
注册
内存
端口0
LATCH
端口2
LATCH
FL灰
B
注册
指针
节目
地址
注册
卜FF器
TMP2
TMP1
ALU
中断,串口,
和定时器功能块
PC
增量
PSW
节目
计数器
PSEN
ALE / PROG
EA / V
PP
RST
观看
端口3
LATCH
定时
控制
指令
注册
双DPTR
端口1
LATCH
ISP
PORT
节目
逻辑
OSC
端口3驱动程序
PORT 1 DRIVERS
P3.0 - P3.7
P1.0 - P1.7
3
1919C–MICRO–3/05
4.引脚说明
4.1
VCC
电源电压。
4.2
GND
地面上。
4.3
端口0
P0口是一个8位漏极开路双向I / O口。作为输出口,每位能驱动8个TTL
输入。当1秒写入端口0引脚,引脚可作为高阻抗输入。
端口0也可以被配置成在访问多路复用的低位地址/数据总线
外部程序和数据存储器。在这种模式下, P0具有内部上拉电阻。
P0口还可在Flash编程接收的字节代码,并输出代码字节很好地协同
荷兰国际集团计划验证。
在程序的验证,需要外部上拉电阻。
4.4
端口1
端口1是一个具有内部上拉电阻的8位双向I / O口。端口1输出缓冲器可
汇/源4个TTL输入。当1秒写入端口1引脚,它们被拉高的接口
最终上拉电阻,可以用来作为输入。作为输入使用时, P1口被外部拉低
将输出电流(I
IL
由于内部上拉的) 。
此外, P1.0和P1.1可以被配置为在定时器/计数器2的外部计数输入
(P1.0 / T2 )和定时器/计数器2的触发输入( P1.1 / T2EX ) ,分别如图中的后续
ING表。
端口1也接收过程中的Flash编程和校验低位地址字节。
端口引脚
P1.0
P1.1
P1.5
P1.6
P1.7
第二功能
T2 (外部计数输入到定时器/计数器2 ) ,时钟输出
T2EX (定时器/计数器2捕捉/重装触发和方向控制)
MOSI (用于在系统编程)
MISO (用于在系统编程)
SCK (用于在系统编程)
4.5
端口2
端口2是一个具有内部上拉电阻的8位双向I / O口。端口2输出缓冲器可
汇/源4个TTL输入。当1秒写入端口2引脚,它们拉高了跨
最终上拉电阻,可以用来作为输入。作为输入使用时, P2口被外部拉低
将输出电流(I
IL
由于内部上拉的) 。
端口2在从外部程序存储器和很好地协同取发出的高位地址字节
ING访问到使用16位地址的外部数据存储器( MOVX @ DPTR ) 。在这
应用程序, P2口使用很强的内部上拉发送1 。在外部访问
使用8位地址( MOVX @ RI)的数据存储器,端口2发出的P2的特别的内容
功能寄存器。
口也接收过程中的Flash编程高阶地址位和一些控制信号
明和验证。
4
AT89S52
1919C–MICRO–3/05
AT89S52
4.6
端口3
端口3是一个具有内部上拉电阻的8位双向I / O口。端口3输出缓冲器可
汇/源4个TTL输入。当1秒写入端口3引脚,它们被拉高的接口
最终上拉电阻,可以用来作为输入。作为输入使用时, P3口被外部拉低
将输出电流(I
IL
由于上拉的) 。
端口3收到对Flash编程和校验一些控制信号。
端口3也可以用做其他不同的特殊功能AT89S52的功能,如在跟着
降脂表。
端口引脚
P3.0
P3.1
P3.2
P3.3
P3.4
P3.5
P3.6
P3.7
第二功能
RXD (串行输入端口)
TXD (串行输出端口)
INT0 (外部中断0 )
INT1 (外部中断1 )
T0 (定时器0外部输入)
T1(定时器1外部输入)
WR (外部数据存储器写选通)
RD (外部数据存储器读选通)
4.7
RST
复位输入。而振荡器运行复位高该引脚上出现两个机器周期
装置。该引脚为高看门狗超时后98个振荡周期。该DISRTO
在SFR AUXR (地址8EH )位可禁用此功能。中位的默认状态
DISRTO ,复位高电平功能被启用。
4.8
ALE / PROG
地址锁存使能( ALE)是输出脉冲时锁存地址的低字节
访问外部存储器。该引脚也用作编程输入脉冲( PROG )闪存中
编程。
在正常操作中, ALE以1/6的恒定速率的振荡器频率,可以是
用于外部定时或时钟的目的。但是请注意,一个ALE脉冲被跳过很好地协同
荷兰国际集团每次访问外部数据存储器。
如果需要的话, ALE操作可以通过设置的SFR的位置8EH位0被禁用。同位设置,
只有在执行MOVX或MOVC指令ALE激活。否则,该引脚被微弱拉高。
设置ALE-禁止位没有任何影响,如果微控制器处于外部执行模式。
5
1919C–MICRO–3/05
查看更多AT89S52-33PCPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AT89S52-33PC
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:280773285 复制 点击这里给我发消息 QQ:2748708193 复制
电话:0755-83015506-23947236
联系人:朱先生
地址:广东省深圳市福田区华强北路上步工业区101栋518室
AT89S52-33PC
ATMEL
24+
9850
LT-10day
100%原装正品,可长期订货
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:海淀区增光路27号院增光佳苑2号楼1单元1102室
AT89S52-33PC
√ 欧美㊣品
▲10/11+
9486
贴◆插
【dz37.com】实时报价有图&PDF
QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
AT89S52-33PC
√ 欧美㊣品
▲10/11+
9185
贴◆插
【dz37.com】实时报价有图&PDF
查询更多AT89S52-33PC供应信息

深圳市碧威特网络技术有限公司
 复制成功!