特点
超高性能
- 系统加速至100MHz
- 阵列乘法器> 50兆赫
- 10ns的灵活的SRAM
- 在每个细胞内的三态功能
FreeRAM
- 灵活的单/双端口,同步/异步10ns的SRAM
- 2048 - 18432位分布式SRAM独立的逻辑单元
84 - 384 PCI兼容的I / O
- 3V / 5V能力
- 可编程的输出驱动
- 快速,灵活的数组访问便于引脚锁定
- 引脚兼容XC4000 , XC5200的FPGA
8个全局时钟
- 快速,低偏移的时钟分配
- 可编程的上升/下降沿转换
- 分布式时钟关断功能的低功耗管理
- 全局复位/异步重置选项
- 4其他专用PCI时钟
缓存逻辑
动态全部/部分可重构系统内
- 通过串行或并行模式无限制可重编程
- 启用自适应设计
- 启用快速矢量乘法器更新
- 快速转换
工具快速,方便的设计变更
引脚兼容封装选项
- 塑料有引线芯片载体( PLCC )
- 薄,塑料四方扁平封装( VQFP , TQFP , PQFP )
- 球栅阵列( BGA )
- 针脚栅格阵列( PGA的)
行业标准的设计工具
- 无缝集成(库,接口,完全回注)与
概念,珠峰,示例, Mentor公司的OrCAD , Synario ,新思,
Verilog的, Veribest , Viewlogic系, Synplicity公司
- 时序驱动布局&路由
- 自动/交互式多片分区
- 快速,高效合成
- 超过50个自动组件发电机创建1000的
可重复使用的,完全确定的逻辑和RAM功能
知识产权内核
- FIR滤波器, UART接口, PCI , FFT和其他系统级功能
轻松迁移到爱特梅尔门阵列用于大批量生产
AT40K的FPGA
与FreeRAM
AT40K05
AT40K10
AT40K20
AT40K40
AT40K
AT40K40
40K - 50K
48 x 48
2,304
2,304
18,432
384
设备
可用门
RowsXColumns
细胞
注册
RAM位
I / O (最大)
AT40K05
5K - 10K
16 x 16
256
256
2,048
128
AT40K10
10K - 20K
24 x 24
576
576
4,608
192
AT40K20
20K - 30K
32 x 32
1,024
1,024
8,192
256
牧师0896B - 01 / 99
1
描述
该AT40K是一个家庭完全符合PCI标准的,基于SRAM的
FPGA的分布式10ns的可编程同步的
理性/异步双端口/单端口SRAM , 8全球
时钟,缓存逻辑能力(部分或完全可重配置
无数据丢失) ,自动生成组件,以及
从5000到50000可用门范围内的尺寸。 I / O数量
行业标准封装范围从128到384 rang-
从84引脚PLCC至475引脚的BGA ,并支持3.3V荷兰国际集团
和5V的设计。
该AT40K的目的是快速实现高perfor-
曼斯,大型门数通过使用synthe-的设计
SIS和在PC上使用的基于原理图的工具, Sun和HP
平台。 Atmel的设计工具提供无缝集成
与来自Cadence (概念/ Ver-行业标准工具
ILOG ) ,珠峰,示例, Mentor公司的OrCAD , Synario , Veri-
最好的, Viewlogic系。
该AT40K可以用作一个协处理器的高速
( DSP /处理器为基础),通过实施多种设计
的计算密集型算法功能。这些措施包括
自适应有限脉冲响应(FIR)滤波器,快速傅里叶
变换( FFT) ,卷积器,内插器和离散
余弦变换( DCT)的所需要的视频的COM
PRESSION与解压缩,加密,卷积和
其它多媒体应用。
快速,灵活,高效的SRAM
该AT40K FPGA提供了一个获得专利的分布为10ns
其中,可以在不los-使用的RAM的SRAM能力
荷兰国际集团的逻辑资源。多个独立,同步或
异步,双口或单口RAM功能
( FIFO ,便笺等),可以创建使用Atmel公司
宏生成工具。
快速,高效的阵列&矢量乘法
该AT40K的专利直接horizon- 8双面核心单元
河谷,垂直和对角线的细胞 - 细胞连接imple-
ments超快阵列乘法器,而无需使用任何校车
资源。该AT40K的缓存逻辑功能使得
大量的设计系数和变量是
在一个非常小的量的硅实现的,从而使
成本远低于在系统运行速度巨大的进步
传统的FPGA。
缓存逻辑设计
该AT40K是唯一的FPGA系列能够implement-的
ING缓存逻辑(动态全/部分逻辑重构,
没有数据丢失,市民即飞)建立自适应逻辑
和系统。作为新的逻辑功能是必需的,它们可以
被加载到高速缓存中的逻辑,而不会丢失数据
已经存在或破坏的其余部分的操作
芯片;替换或补充活性逻辑。该
AT40K可以作为一个可重新配置的协处理器。
自动组件发电机
该AT40K是唯一的FPGA系列能够implement-的
荷兰国际集团用户定义,自动生成,宏在多
PLE设计;速度和功能都不受
宏取向或目标设备的密度。这
能够最快,最可预测的和高效的FPGA
设计方法,并通过重复使用设计,最大限度地降低风险
已探明的功能。自动组件Gen-
erators工作无缝地与行业标准的原理图
和综合工具来创建最快速,最有效的
可用的设计。
正在申请专利的AT40K系列架构采用了
连接到一个小而强大的细胞对称网格
灵活的总线连接的网络。独立控制的时钟
和复位管理单元的每一列。该数组是河畔
通过可编程I / O四舍五入。
设备从5000到50000可用门的尺寸范围
最初的家庭,和256至2304的寄存器。引脚位置
在整个AT40K系列容易一致
设计移植在同一封装尺寸。 AT40K
系列FPGA采用了可靠的0.6微米的单聚,三
PLE金属CMOS工艺,100 %经过工厂测试。
Atmel的基于PC和基于工作站的集成开发
换货系统用于创建AT40K系列的设计。 Mul-
tiple设计输入方法的支持。
爱特梅尔架构的开发是为了提供高
性能,功能密度和设计共青水平
灵活性在FPGA中。细胞爱特梅尔阵列中的
小型,高效,可以实现任何一对布尔
的(相同的)的三个输入函数或任何单个布尔
函数的四个输入。细胞的小尺寸导致的阵列
用大量的细胞,大大增强了功能 -
先进而精湛的每个细胞中。一个简单,高速总线连接的网络亲
提供快,在中期和长期有效的沟通
距离
2
AT40K