特点
串行外设接口(SPI )兼容
支持SPI模式0 (0,0)和3 (1,1)的
- 数据描述0操作
33 MHz的时钟速率
字节模式和128字节页模式编程操作
部门架构:
- 两个行业具有32K字节的每
- 每个扇区256页
产品标识模式
低电压操作
– 2.7 (V
CC
= 2.7 3.6V )
扇区写保护
写保护( WP )引脚和写禁止指令的硬件和软件
数据保护
自定时编程周期( 75
微秒/字节
典型)
自定时扇区擦除周期(1秒/行业标准)
单周期重编程(擦除和编程)的状态寄存器
高可靠性
- 耐力:10,000写周期的典型
- 数据保存: 20年
8引脚SOIC JEDEC和8引脚SAP软件包
达512Kbit高
高速SPI
串行闪存
内存
512K ( 65,536 ×8 )
描述
该AT25F512A提供了524,288位串行编程的Flash奥尔加
认列之为每8位65,536字。该装置被用在许多优化
工业和商业应用中,低功率和低电压操作
是必不可少的。该AT25F512A可在一个节省空间的8引脚JEDEC SOIC和
8引线的SAP包。
该AT25F512A通过片选引脚( CS )启用,并通过访问
三线接口,包括串行数据输入( SI )中,串行数据输出( SO )和
串行时钟( SCK ) 。所有的写周期是完全独立的定时。
整个存储器阵列块写保护是通过编程台站启用
土族寄存器。单独的写使能和写禁止指令被提供给
额外的数据保护。硬件数据保护通过写保护规定
( WP )引脚,以防止意外写操作会尝试将状态寄存器。保持
引脚可用于任何暂停串行通信,无需重新设置串口
序列。
表1中。
引脚配置
引脚名称
CS
SCK
SI
SO
GND
VCC
WP
HOLD
功能
芯片选择
串行数据时钟
串行数据输入
串行数据输出
地
电源
写保护
暂停串行输入
8引脚SAP
VCC
HOLD
SCK
SI
8
7
6
5
1
2
3
4
CS
SO
WP
GND
CS
SO
WP
GND
8引脚SOIC
1
2
3
4
8
7
6
5
VCC
HOLD
SCK
SI
AT25F512A
底部视图
牧师3345F -FLASH - 11月6日
1
绝对最大额定值*
工作温度........................................- 40 ° C至+ 85°
储存温度
.........................................65°C
至+ 150°C
任何引脚电压
相对于地面
........................................ 1.0V
至+ 5.0V
最大工作电压为4.2V ............................................
直流输出电流............................................... ......... 5.0毫安
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性。
图1 。
框图
65,536 x 8
2
AT25F512A
3345F–FLASH–11/06
AT25F512A
表2中。
引脚电容
(1)
适用在推荐的工作范围从T
A
= 25 ° C,F = 20MHz时, V
CC
= + 3.6V (除非另有说明)
符号
C
OUT
C
IN
注意:
测试条件
输出电容( SO )
输入电容( CS , SCK , SI , WP , HOLD )
1.此参数的特点,而不是100%测试。
最大
8
6
单位
pF
pF
条件
V
OUT
= 0V
V
IN
= 0V
表3中。
DC特性
(1)
推荐参数的适用工作条件:T已
AI
=
40
+ 85℃ ,V
CC
= +2.7至+ 3.6V ,
T
AC
= 0至+ 70℃ ,V
CC
= 2.7至+ 3.6V (除非另有说明)
符号
V
CC
I
CC1
I
CC2
I
SB
I
IL
I
OL
V
IL(2)
V
IH(2)
V
OL
V
OH
注意事项:
参数
电源电压
电源电流
电源电流
待机电流
输入漏
输出漏
输入低电压
输入高电压
输出低电压
输出高电压
2.7V
≤
V
CC
≤
3.6V
I
OL
= 0.15毫安
I
OH
=
100
A
V
CC
0.2
V
CC
= 3.6V ,在33 MHz时, SO =开读
V
CC
= 3.6V ,在33 MHz时, SO =开写
V
CC
= 2.7V , CS = V
CC
; SCK , SI , WP ,
HOLD = 0V或V
CC
V
IN
= 0V或V
CC
V
IN
= 0V或V
CC
, T
AI
=
40°C
至85℃
3.0
3.0
0.6
V
CC
x 0.7
测试条件
民
2.7
10.0
25.0
2.0
典型值
最大
3.6
15.0
35.0
10.0
3.0
3.0
V
CC
x 0.3
V
CC
+ 0.5
0.2
单位
V
mA
mA
A
A
A
V
V
V
V
1.初步 - 如有变动
2. V
IL
和V
IH
最大仅为参考,未经测试。
3
3345F–FLASH–11/06
AT25F512A
串行接口
描述
法师:
产生串行时钟的装置。
从站:
因为SCK引脚始终是一个输入,则AT25F512A总是作为
奴隶。
发射机/接收机:
该AT25F512A有指定的数据独立的引脚
传输(SO)和接收(SI)。
MSB :
的最高有效位( MSB)为发射和接收的第一个比特。
SERIAL OP -CODE :
该设备后,选择与CS变低,第一个字节是
收到。这个字节包含操作码,它定义将要执行的操作。
无效OP -CODE :
如果接收到一个无效的操作码,数据不会被移入
AT25F512A和串行输出引脚(SO )将保持在高阻抗状态,直到
CS的下降沿再次检测。这将重新初始化串行通信。
片选:
该AT25F512A被选中当CS引脚为低电平。当该装置是
未被选择时,数据将不被通过SI引脚接受,并串行输出引脚(SO )将
保持在高阻抗状态。
HOLD :
HOLD引脚配合使用CS引脚来选择AT25F512A 。
当设备被选定并串行序列正在进行中,持有可用于
暂停与主设备的串行通信,无需重新设置串口
序列。暂停时, HOLD引脚必须拉低,而在SCK引脚为低电平。对
恢复串行通信, HOLD引脚拉高,而在SCK引脚为低电平
( SCK可能持有期间仍进行切换) 。输入到SI引脚,而SO引脚被忽略
处于高阻抗状态。
写保护:
该AT25F512A具有可以通过激活一个写锁定功能
断言WP引脚。当锁定功能被激活时,锁定的行业将是
只读的。当高举写保护引脚允许正常的读/写操作。
当WP为低电平,并WPEN位为“ 1 ” ,所有的写操作状态寄存器
被禁止。 WP变低而CS仍然偏低将中断写状态寄存器。
如果内部状态寄存器写周期已经启动, WP变低将有
状态寄存器的任何写操作没有任何影响。 WP引脚功能被阻断
当在状态寄存器中的WPEN位为“0” 。这将允许用户安装
AT25F512A与WP引脚连接到地,还是一个系统能够写入到台站
土族寄存器。当WPEN位被设置为“ 1”的所有WP引脚功能被使能。
5
3345F–FLASH–11/06