特点
低电压和标准电压工作
– 2.7 (V
CC
= 2.7V至5.5V )
– 1.8 (V
CC
= 1.8V至5.5V )
低功耗器件(我
SB
= 6
A
@ 5.5V )可
内部分为4096 ×8 , 8192 ×8
两线串行接口
施密特触发器滤波输入抑制噪声
双向数据传输协议
400千赫( 1.8V , 2.5V , 2.7V , 5V )的兼容性
写保护引脚用于硬件数据保护
32字节页写模式(部分页写允许)
自定时写周期( 5 ms以下)
高可靠性
- 耐力: 100万次擦写循环
- 数据保存:100年
可用车载设备
8引脚PDIP JEDEC ,8引脚SOIC JEDEC , 8引脚SOIC EIAJ , 8引脚迷你地图( MLP 2×3 )
和8引脚TSSOP封装
无铅/无卤
模具销售:晶圆形式,松饼包,撞到晶圆
两线制
串行EEPROM
32K ( 4096 ×8 )
64K ( 8192 ×8 )
AT24C32A
(1)
AT24C64A
(2)
注:1.不建议
新的设计;请
参考AT24C32C 。
2.不建议
新的设计;请
参考AT24C64C 。
描述
该AT24C32A / 64A提供32,768 / 65,536位串行电可擦除和
可编程只读存储器(EEPROM)组织成8位八千一百九十二分之四千○九十六字
每一个。该器件的级联功能允许多达8个设备共享一个共同的两
wire总线。所述装置被用于许多工业和商业应用优化
其中,系统蒸发散低功耗和低电压操作是必不可少的。该AT24C32A / 64A是
在节省空间的8引脚PDIP JEDEC ,8引脚SOIC JEDEC ,提供8引脚EIAJ
SOIC和8引脚迷你地图( MLP 2×3 )和8引脚TSSOP封装,并通过访问
2线串行接口。此外,整个系列提供2.7V ( 2.7V至5.5V )
和1.8V ( 1.8V至5.5V )版本。
表1中。
引脚配置
引脚名称
A0 – A2
SDA
SCL
WP
功能
地址输入
串行数据
串行时钟输入
写保护
A0
A1
A2
GND
8引脚SOIC
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
8引脚小型的MAP (MLP 2×3 )
VCC
WP
SCL
SDA
8
7
6
5
1
2
3
4
A0
A1
A2
GND
底部视图
8引脚TSSOP
A0
A1
A2
GND
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
A0
A1
A2
GND
8引脚PDIP
1
2
3
4
8
7
6
5
VCC
WP
SCL
SDA
3054T–SEEPR–1/07
1
绝对最大额定值*
工作温度..................................- 55 ° C至+ 125°C
储存温度.....................................- 65 ° C至+ 150°C
任何引脚电压
相对于地面.................................... -1.0V至+ 7.0V
最大工作电压6.25V ..........................................
直流输出电流............................................... ......... 5.0毫安
*注意:
强调超越“绝对下上市
最大额定值“,可能会造成永久性损坏
年龄到设备。这是一个值仅为
该器件在这些或任何功能操作
超出所指示的其他条件
本规范的业务部门所不
暗示。暴露在绝对最大额定值
长时间条件可能会影响
器件的可靠性。
图1 。
框图
2
AT24C32A/64A
3054T–SEEPR–1/07
AT24C32A/64A
引脚说明
串行时钟( SCL ) :
在SCL输入用于上升沿时钟将数据送入
EEPROM器件,并在时钟的下降沿将数据读出装置。
串行数据( SDA ) :
SDA引脚是双向的串行数据传输。该引脚
开漏输出,可线或任意数量的其他漏极开路或开
集热设备。
DEVICE /地址( A2 , A1 , A0 ) :
在A2 , A1和A0引脚的器件地址输入
这是硬连接或左连接不与其他AT24CXX硬件兼容性
设备。当引脚是硬连接,多达八个32K / 64K设备可以是
解决在一个总线系统(设备寻址详见下讨论
器件寻址章节) 。如果引脚悬空, A2 , A1和A0引脚将
内部下拉至GND ,如果电容耦合到电路板V
CC
飞机
<3 pF的。如果耦合>3 PF,爱特梅尔建议将地址引脚与GND 。
写保护(WP ) :
写保护输入端,当连接到GND ,使去甲
MAL写操作。当WP接高电平到V
CC
,所有的写操作
记忆被抑制。如果引脚悬空, WP引脚在内部被拉低
到GND ,如果电容耦合到电路板V
CC
平面<3 pF的。如果耦合
>3 PF,爱特梅尔建议连接引脚GND 。 WP切换到V
CC
前一
写操作将创建一个软件写保护功能。
存储器组织
AT24C32A / 64A , 32K / 64K串行EEPROM :
在32K / 64K内部组织为
128/256页,每页32字节。随机字寻址需要12 /13- bit数据
字地址。
3
3054T–SEEPR–1/07
AT24C32A/64A
表4 。
AC特性
适用在推荐的工作范围从T
AI
=
–
40 ° C至+ 85°C ,V
CC
= + 1.8V至+ 5.5V , CL = 1 TTL门和
100pF的(除非另有说明)
1.8 , 2.5 , 2.7 , 5.0伏
符号
f
SCL
t
低
t
高
t
I
t
AA
t
BUF
t
HD.STA
t
SU.STA
t
HD.DAT
t
SU.DAT
t
R
t
F
t
SU.STO
t
DH
t
WR
耐力
(1)
注意:
时钟频率, SCL
时钟脉冲宽度低
时钟脉冲宽度高
噪声抑制时间
(1)
时钟低到数据输出有效
时间总线必须是自由的
新传输之前
可以启动
(1)
开始保持时间
启动建立时间
数据保持时间
数据在建立时间
输入上升时间
(1)
输入下降时间
(1)
停止建立时间
数据输出保持时间
写周期时间
5.0V , 25°C时,页面模式
1M
0.6
50
5
0.1
1.2
0.6
0.6
0
100
0.3
300
1.2
0.6
50
0.9
参数
民
最大
400
单位
千赫
s
s
ns
s
s
s
s
s
ns
s
ns
s
ns
ms
写周期
1.此参数为只表征。
5
3054T–SEEPR–1/07