添加收藏夹  设为首页  深圳服务热线:13692101218  13751165337
51电子网联系电话:13692101218
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第1133页 > AT17F16A-30CU
特点
可编程的16 , 777 , 216 ×1位的串行存储器用来存储配置
节目的现场可编程门阵列(FPGA )
3.3V输出能力
5V容限I / O引脚
使用爱特梅尔ATDH2200E系统或行业的第三方程序支持
编程器
在系统可编程( ISP )通过2线总线
简单的界面, SRAM的FPGA
兼容Atmel的AT40K和AT94K器件, Altera公司
FLEX
,神剑
,的Stratix
,
CYCLONE
与APEX
器件
级联读回以支持额外配置或者高密度阵列
低功耗CMOS闪存工艺
提供8引脚LAP和20引脚PLCC封装
Atmel的AT24CXXX串行EEPROM仿真
低功耗待机模式
单台设备能够容纳4位数据流文件的实现简单系统
侦察组fi guration
快速串行下载速度高达33 MHz的
耐力:10,000写周期的典型
绿色(无铅/无卤化物/ RoHS标准)套餐
FPGA
CON组fi guration
FL灰内存
AT17F16A
1.描述
该AT17FxxA系列在系统可编程配置PROM的(组态
器)提供一个易于使用的,高性价比的配置存储器领域
可编程门阵列。该AT17FxxA系列器件采用8引脚
LAP和20引脚PLCC ,请参阅
表1-1 。
该AT17FxxA系列配置使用
简单的串行访问过程来配置一个或多个FPGA器件。
该AT17FxxA系列配置器可与工业标准的亲编程
程序员, Atmel的ATDH2200E编程工具包或Atmel的ATDH2225 ISP电缆。
表1-1 。
8引脚LAP
20引脚PLCC
AT17FxxA系列套餐
AT17F16A
是的
是的
3474E–CNFG–2/08
2.引脚配置
8引脚LAP
数据
DCLK
RESET / OE
NCS
1
2
3
4
8
7
6
5
VCC
SER_EN
(A2)的nCASC
GND
20引脚PLCC
3
2
1
20
19
NCS
GND
PAGESEL0
(A2)的nCASC
NC
9
10
11
12
13
NC
数据
NC
VCC
NC
DCLK
NC
NC
PAGESEL1
RESET / OE
4
5
6
7
8
18
17
16
15
14
SER_EN
NC
PAGE_EN
准备
NC
2
AT17F16A
3474E–CNFG–2/08
AT17F16A
3.框图
准备
POWER- ON
RESET
RESET
时钟/振荡器
逻辑
DCLK
PAGE_EN
PAGESEL0
PAGESEL1
配置。页面
SELECT
nCASC(A2)
串行下载逻辑
2线串行编程
数据
FL灰
内存
CE / WE / OE
数据
地址
NCS
控制逻辑
RESET / OE
SER_EN
4.设备描述
在配置存储设备的控制信号( NCS , RESET / OE和DCLK )接口
直接与FPGA的装置控制信号。所有的FPGA器件可以控制整个的配置
化处理和检索的配置设备的数据,而不需要外部
智能控制器。
在RESET / OE和NCS销控制的DATA输出引脚的三态缓冲器,并启动
地址计数器。当RESET / OE是低电平,配置设备重置其地址
计数器和三态其数据引脚。 NCS的脚还控制AT17FxxA的输出
一系列的配置。如果NCS是RESET / OE复位脉冲后举行高时,计数器被禁用
和数据输出引脚为三态。当OE随后被驱动为高电平,计数器和
数据输出引脚被启用。当RESET / OE再次变低时,地址计数器
复位和数据输出引脚为三态,无论NCS的状态。
当配置赶出所有的数据和nCASC被驱动为低电平时,器件三
声明DATA引脚,以避免争用其他配置器。在上电时,地址
计数器会自动复位。
3
3474E–CNFG–2/08
5.引脚说明
表5-1 。
引脚说明
AT17F16A
名字
数据
DCLK
PAGE_EN
PAGESEL0
PAGESEL1
复位/
OE
NCS
GND
nCASC
A2
准备
SER_EN
V
CC
I / O
I / O
I / O
I
I
I
I
I
O
8
LAP
1
2
3
4
5
6
20
PLCC
2
4
16
11
7
8
9
10
12
15
18
20
I
O
I
7
8
5.1
数据
(1)
三态数据输出,用于FPGA的配置。集电极开路双向引脚的配置
化编程。
5.2
DCLK
(1)
三态时钟。作为输入时的配置是在编程模式(即,
SER_EN为低),并为FPGA配置过程中的输出。
5.3
PAGE_EN
(2)
输入用来使网页下载模式。当PAGE_EN高的配置下载
地址空间被划分成4个相等的页面。这使用户可以轻松地存储能力,
检索单个配置设备的多个配置比特流。该输入工程
与PAGESEL输入相结合。 PAGE_EN必须保持为低电平,如果页面不希望。
当SER_EN为低( ISP模式),该引脚没有影响。
注意事项:
1.该引脚具有内部20 kΩ上拉电阻。
2.该引脚具有内部30 kΩ上拉下拉电阻。
4
AT17F16A
3474E–CNFG–2/08
AT17F16A
5.4
PAGESEL [1 :0]的
(2)
页面选择输入。用于确定该4个存储器页的期间的串行靶向
配置下载。每个页面的地址空间中示出
表5-2 。
SER_EN为低( ISP模式)这些引脚没有任何效果。
表5-2 。
地址空间
AT17F16A ( 16兆位)
00000 - 3FFFFH
40000 - 7FFFFH
80000 - BFFFFh
C0000 - FFFFFh地址
00000 - FFFFFh地址
寻呼解码
PAGESEL = 00 , PAGE_EN = 1
PAGESEL = 01 , PAGE_EN = 1
PAGESEL = 10, PAGE_EN = 1
PAGESEL = 11 , PAGE_EN = 1
PAGESEL = XX , PAGE_EN = 0
5.5
RESET / OE
(1)
输出使能(高电平有效)和RESET (低电平)时, SER_EN为高。低水平上
RESET / OE复位双方的地址和位计数器。高水平(与NCS低)使
数据输出驱动器。
5.6
NCS
(1)
芯片使能输入(低电平有效) 。低水平(与OE高)允许DCLK递增
地址计数器和使能数据输出驱动器。高水平的NCS同时禁用
地址和位计数器和强制器件进入低功耗待机模式。注意,这
销会
启用/禁用设备的2线串行编程模式( SER_EN低) 。
5.7
GND
接地引脚。 A 0.2 μF V的去耦电容
CC
并建议GND 。
5.8
nCASC
级联选择输出(当SER_EN高) 。该输出变低时,内部
地址计数器已达到其最大值。如果PAGE_EN输入设置为高,马克西 -
妈妈值为选定分区中的最高地址。该PAGESEL [1:0 ]输入用于
使4分区选择。如果PAGE_EN输入被设置为低电平时,设备不进行分区
和地址的最大值是在设备中的最高地址,看
表5-2第5页。
在AT17FxxA系列器件的菊花链,一台设备的nCASC引脚必须连接
到链中的下一个设备的网络控制系统的输入。它会留低,只要NCS是低和OE是
高。然后,它会按照NCS直到OE变低;此后, nCASC将保持较高水平,直到整个
EEPROM被再次读取。
注意事项:
1.该引脚具有内部20 kΩ上拉电阻。
2.该引脚具有内部30 kΩ上拉下拉电阻。
5
3474E–CNFG–2/08
特点
可编程的16 , 777 , 216 ×1位的串行存储器用来存储配置
节目的现场可编程门阵列(FPGA )
3.3V输出能力
5V容限I / O引脚
使用爱特梅尔ATDH2200E系统或行业的第三方程序支持
编程器
在系统可编程( ISP )通过2线总线
简单的界面, SRAM的FPGA
兼容Atmel的AT40K和AT94K器件, Altera公司
FLEX
,神剑
,的Stratix
,
CYCLONE
与APEX
器件
级联读回以支持额外配置或者高密度阵列
低功耗CMOS闪存工艺
提供8引脚LAP和20引脚PLCC封装
Atmel的AT24CXXX串行EEPROM仿真
低功耗待机模式
单台设备能够容纳4位数据流文件的实现简单系统
侦察组fi guration
快速串行下载速度高达33 MHz的
耐力:10,000写周期的典型
绿色(无铅/无卤化物/ RoHS标准)套餐
FPGA
CON组fi guration
FL灰内存
AT17F16A
1.描述
该AT17FxxA系列在系统可编程配置PROM的(组态
器)提供一个易于使用的,高性价比的配置存储器领域
可编程门阵列。该AT17FxxA系列器件采用8引脚
LAP和20引脚PLCC ,请参阅
表1-1 。
该AT17FxxA系列配置使用
简单的串行访问过程来配置一个或多个FPGA器件。
该AT17FxxA系列配置器可与工业标准的亲编程
程序员, Atmel的ATDH2200E编程工具包或Atmel的ATDH2225 ISP电缆。
表1-1 。
8引脚LAP
20引脚PLCC
AT17FxxA系列套餐
AT17F16A
是的
是的
3474E–CNFG–2/08
2.引脚配置
8引脚LAP
数据
DCLK
RESET / OE
NCS
1
2
3
4
8
7
6
5
VCC
SER_EN
(A2)的nCASC
GND
20引脚PLCC
3
2
1
20
19
NCS
GND
PAGESEL0
(A2)的nCASC
NC
9
10
11
12
13
NC
数据
NC
VCC
NC
DCLK
NC
NC
PAGESEL1
RESET / OE
4
5
6
7
8
18
17
16
15
14
SER_EN
NC
PAGE_EN
准备
NC
2
AT17F16A
3474E–CNFG–2/08
AT17F16A
3.框图
准备
POWER- ON
RESET
RESET
时钟/振荡器
逻辑
DCLK
PAGE_EN
PAGESEL0
PAGESEL1
配置。页面
SELECT
nCASC(A2)
串行下载逻辑
2线串行编程
数据
FL灰
内存
CE / WE / OE
数据
地址
NCS
控制逻辑
RESET / OE
SER_EN
4.设备描述
在配置存储设备的控制信号( NCS , RESET / OE和DCLK )接口
直接与FPGA的装置控制信号。所有的FPGA器件可以控制整个的配置
化处理和检索的配置设备的数据,而不需要外部
智能控制器。
在RESET / OE和NCS销控制的DATA输出引脚的三态缓冲器,并启动
地址计数器。当RESET / OE是低电平,配置设备重置其地址
计数器和三态其数据引脚。 NCS的脚还控制AT17FxxA的输出
一系列的配置。如果NCS是RESET / OE复位脉冲后举行高时,计数器被禁用
和数据输出引脚为三态。当OE随后被驱动为高电平,计数器和
数据输出引脚被启用。当RESET / OE再次变低时,地址计数器
复位和数据输出引脚为三态,无论NCS的状态。
当配置赶出所有的数据和nCASC被驱动为低电平时,器件三
声明DATA引脚,以避免争用其他配置器。在上电时,地址
计数器会自动复位。
3
3474E–CNFG–2/08
5.引脚说明
表5-1 。
引脚说明
AT17F16A
名字
数据
DCLK
PAGE_EN
PAGESEL0
PAGESEL1
复位/
OE
NCS
GND
nCASC
A2
准备
SER_EN
V
CC
I / O
I / O
I / O
I
I
I
I
I
O
8
LAP
1
2
3
4
5
6
20
PLCC
2
4
16
11
7
8
9
10
12
15
18
20
I
O
I
7
8
5.1
数据
(1)
三态数据输出,用于FPGA的配置。集电极开路双向引脚的配置
化编程。
5.2
DCLK
(1)
三态时钟。作为输入时的配置是在编程模式(即,
SER_EN为低),并为FPGA配置过程中的输出。
5.3
PAGE_EN
(2)
输入用来使网页下载模式。当PAGE_EN高的配置下载
地址空间被划分成4个相等的页面。这使用户可以轻松地存储能力,
检索单个配置设备的多个配置比特流。该输入工程
与PAGESEL输入相结合。 PAGE_EN必须保持为低电平,如果页面不希望。
当SER_EN为低( ISP模式),该引脚没有影响。
注意事项:
1.该引脚具有内部20 kΩ上拉电阻。
2.该引脚具有内部30 kΩ上拉下拉电阻。
4
AT17F16A
3474E–CNFG–2/08
AT17F16A
5.4
PAGESEL [1 :0]的
(2)
页面选择输入。用于确定该4个存储器页的期间的串行靶向
配置下载。每个页面的地址空间中示出
表5-2 。
SER_EN为低( ISP模式)这些引脚没有任何效果。
表5-2 。
地址空间
AT17F16A ( 16兆位)
00000 - 3FFFFH
40000 - 7FFFFH
80000 - BFFFFh
C0000 - FFFFFh地址
00000 - FFFFFh地址
寻呼解码
PAGESEL = 00 , PAGE_EN = 1
PAGESEL = 01 , PAGE_EN = 1
PAGESEL = 10, PAGE_EN = 1
PAGESEL = 11 , PAGE_EN = 1
PAGESEL = XX , PAGE_EN = 0
5.5
RESET / OE
(1)
输出使能(高电平有效)和RESET (低电平)时, SER_EN为高。低水平上
RESET / OE复位双方的地址和位计数器。高水平(与NCS低)使
数据输出驱动器。
5.6
NCS
(1)
芯片使能输入(低电平有效) 。低水平(与OE高)允许DCLK递增
地址计数器和使能数据输出驱动器。高水平的NCS同时禁用
地址和位计数器和强制器件进入低功耗待机模式。注意,这
销会
启用/禁用设备的2线串行编程模式( SER_EN低) 。
5.7
GND
接地引脚。 A 0.2 μF V的去耦电容
CC
并建议GND 。
5.8
nCASC
级联选择输出(当SER_EN高) 。该输出变低时,内部
地址计数器已达到其最大值。如果PAGE_EN输入设置为高,马克西 -
妈妈值为选定分区中的最高地址。该PAGESEL [1:0 ]输入用于
使4分区选择。如果PAGE_EN输入被设置为低电平时,设备不进行分区
和地址的最大值是在设备中的最高地址,看
表5-2第5页。
在AT17FxxA系列器件的菊花链,一台设备的nCASC引脚必须连接
到链中的下一个设备的网络控制系统的输入。它会留低,只要NCS是低和OE是
高。然后,它会按照NCS直到OE变低;此后, nCASC将保持较高水平,直到整个
EEPROM被再次读取。
注意事项:
1.该引脚具有内部20 kΩ上拉电阻。
2.该引脚具有内部30 kΩ上拉下拉电阻。
5
3474E–CNFG–2/08
特点
可编程的16 , 777 , 216 ×1位的串行存储器用来存储配置
节目的现场可编程门阵列(FPGA )
3.3V输出能力
5V容限I / O引脚
使用爱特梅尔ATDH2200E系统或行业的第三方程序支持
编程器
在系统可编程( ISP )通过2线总线
简单的界面, SRAM的FPGA
兼容Atmel的AT40K和AT94K器件, Altera公司
FLEX
,神剑
,的Stratix
,
CYCLONE
与APEX
器件
级联读回以支持额外配置或者高密度阵列
低功耗CMOS闪存工艺
提供8引脚LAP和20引脚PLCC封装
Atmel的AT24CXXX串行EEPROM仿真
低功耗待机模式
单台设备能够容纳4位数据流文件的实现简单系统
侦察组fi guration
快速串行下载速度高达33 MHz的
耐力:10,000写周期的典型
绿色(无铅/无卤化物/ RoHS标准)套餐
FPGA
CON组fi guration
FL灰内存
AT17F16A
1.描述
该AT17FxxA系列在系统可编程配置PROM的(组态
器)提供一个易于使用的,高性价比的配置存储器领域
可编程门阵列。该AT17FxxA系列器件采用8引脚
LAP和20引脚PLCC ,请参阅
表1-1 。
该AT17FxxA系列配置使用
简单的串行访问过程来配置一个或多个FPGA器件。
该AT17FxxA系列配置器可与工业标准的亲编程
程序员, Atmel的ATDH2200E编程工具包或Atmel的ATDH2225 ISP电缆。
表1-1 。
8引脚LAP
20引脚PLCC
AT17FxxA系列套餐
AT17F16A
是的
是的
3474E–CNFG–2/08
2.引脚配置
8引脚LAP
数据
DCLK
RESET / OE
NCS
1
2
3
4
8
7
6
5
VCC
SER_EN
(A2)的nCASC
GND
20引脚PLCC
3
2
1
20
19
NCS
GND
PAGESEL0
(A2)的nCASC
NC
9
10
11
12
13
NC
数据
NC
VCC
NC
DCLK
NC
NC
PAGESEL1
RESET / OE
4
5
6
7
8
18
17
16
15
14
SER_EN
NC
PAGE_EN
准备
NC
2
AT17F16A
3474E–CNFG–2/08
AT17F16A
3.框图
准备
POWER- ON
RESET
RESET
时钟/振荡器
逻辑
DCLK
PAGE_EN
PAGESEL0
PAGESEL1
配置。页面
SELECT
nCASC(A2)
串行下载逻辑
2线串行编程
数据
FL灰
内存
CE / WE / OE
数据
地址
NCS
控制逻辑
RESET / OE
SER_EN
4.设备描述
在配置存储设备的控制信号( NCS , RESET / OE和DCLK )接口
直接与FPGA的装置控制信号。所有的FPGA器件可以控制整个的配置
化处理和检索的配置设备的数据,而不需要外部
智能控制器。
在RESET / OE和NCS销控制的DATA输出引脚的三态缓冲器,并启动
地址计数器。当RESET / OE是低电平,配置设备重置其地址
计数器和三态其数据引脚。 NCS的脚还控制AT17FxxA的输出
一系列的配置。如果NCS是RESET / OE复位脉冲后举行高时,计数器被禁用
和数据输出引脚为三态。当OE随后被驱动为高电平,计数器和
数据输出引脚被启用。当RESET / OE再次变低时,地址计数器
复位和数据输出引脚为三态,无论NCS的状态。
当配置赶出所有的数据和nCASC被驱动为低电平时,器件三
声明DATA引脚,以避免争用其他配置器。在上电时,地址
计数器会自动复位。
3
3474E–CNFG–2/08
5.引脚说明
表5-1 。
引脚说明
AT17F16A
名字
数据
DCLK
PAGE_EN
PAGESEL0
PAGESEL1
复位/
OE
NCS
GND
nCASC
A2
准备
SER_EN
V
CC
I / O
I / O
I / O
I
I
I
I
I
O
8
LAP
1
2
3
4
5
6
20
PLCC
2
4
16
11
7
8
9
10
12
15
18
20
I
O
I
7
8
5.1
数据
(1)
三态数据输出,用于FPGA的配置。集电极开路双向引脚的配置
化编程。
5.2
DCLK
(1)
三态时钟。作为输入时的配置是在编程模式(即,
SER_EN为低),并为FPGA配置过程中的输出。
5.3
PAGE_EN
(2)
输入用来使网页下载模式。当PAGE_EN高的配置下载
地址空间被划分成4个相等的页面。这使用户可以轻松地存储能力,
检索单个配置设备的多个配置比特流。该输入工程
与PAGESEL输入相结合。 PAGE_EN必须保持为低电平,如果页面不希望。
当SER_EN为低( ISP模式),该引脚没有影响。
注意事项:
1.该引脚具有内部20 kΩ上拉电阻。
2.该引脚具有内部30 kΩ上拉下拉电阻。
4
AT17F16A
3474E–CNFG–2/08
AT17F16A
5.4
PAGESEL [1 :0]的
(2)
页面选择输入。用于确定该4个存储器页的期间的串行靶向
配置下载。每个页面的地址空间中示出
表5-2 。
SER_EN为低( ISP模式)这些引脚没有任何效果。
表5-2 。
地址空间
AT17F16A ( 16兆位)
00000 - 3FFFFH
40000 - 7FFFFH
80000 - BFFFFh
C0000 - FFFFFh地址
00000 - FFFFFh地址
寻呼解码
PAGESEL = 00 , PAGE_EN = 1
PAGESEL = 01 , PAGE_EN = 1
PAGESEL = 10, PAGE_EN = 1
PAGESEL = 11 , PAGE_EN = 1
PAGESEL = XX , PAGE_EN = 0
5.5
RESET / OE
(1)
输出使能(高电平有效)和RESET (低电平)时, SER_EN为高。低水平上
RESET / OE复位双方的地址和位计数器。高水平(与NCS低)使
数据输出驱动器。
5.6
NCS
(1)
芯片使能输入(低电平有效) 。低水平(与OE高)允许DCLK递增
地址计数器和使能数据输出驱动器。高水平的NCS同时禁用
地址和位计数器和强制器件进入低功耗待机模式。注意,这
销会
启用/禁用设备的2线串行编程模式( SER_EN低) 。
5.7
GND
接地引脚。 A 0.2 μF V的去耦电容
CC
并建议GND 。
5.8
nCASC
级联选择输出(当SER_EN高) 。该输出变低时,内部
地址计数器已达到其最大值。如果PAGE_EN输入设置为高,马克西 -
妈妈值为选定分区中的最高地址。该PAGESEL [1:0 ]输入用于
使4分区选择。如果PAGE_EN输入被设置为低电平时,设备不进行分区
和地址的最大值是在设备中的最高地址,看
表5-2第5页。
在AT17FxxA系列器件的菊花链,一台设备的nCASC引脚必须连接
到链中的下一个设备的网络控制系统的输入。它会留低,只要NCS是低和OE是
高。然后,它会按照NCS直到OE变低;此后, nCASC将保持较高水平,直到整个
EEPROM被再次读取。
注意事项:
1.该引脚具有内部20 kΩ上拉电阻。
2.该引脚具有内部30 kΩ上拉下拉电阻。
5
3474E–CNFG–2/08
查看更多AT17F16A-30CUPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    AT17F16A-30CU
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:2110158237 复制 点击这里给我发消息 QQ:316279873 复制 点击这里给我发消息 QQ:1298863740 复制 点击这里给我发消息 QQ:932480677 复制

电话:0755-82561519
联系人:李先生
地址:深圳市福田区上步工业区304栋西5楼503室
AT17F16A-30CU
MICROCHIP/微芯
2406+
35200
8-TDFN
诚信经营!进口原装!量大价优!
QQ: 点击这里给我发消息 QQ:996334048 复制 点击这里给我发消息 QQ:570120875 复制
电话:0755-82563615 82563213
联系人:王云
地址:深圳市华强北上步204栋五楼520室
AT17F16A-30CU
MICROCHIP
2425+
11280
LAP-8
进口原装!优势现货!
QQ: 点击这里给我发消息 QQ:2938238007 复制 点击这里给我发消息 QQ:1840507767 复制

电话:0755-82578309/18898790342
联系人:李小姐
地址:深圳市福田区华强北海外装饰大厦B座7B33
AT17F16A-30CU
Microchip
21+
10500
CASON
███原装现货正品
QQ: 点击这里给我发消息 QQ:2881147140 复制

电话:0755-89697985
联系人:李
地址:深圳市龙岗区平湖街道平湖社区平安大道3号铁东物流区11栋1822
AT17F16A-30CU
Microchip Technology
24+
10000
8-LAP(6x6)
原厂一级代理,原装现货
QQ: 点击这里给我发消息 QQ:2881501652 复制 点击这里给我发消息 QQ:2881501653 复制

电话:0755-83223003
联系人:朱
地址:福田区红荔路上步工业区201栋西座316
AT17F16A-30CU
Microchip Technology
24+
8000
8-LAP(6x6)
全新原装现货,原厂代理。
QQ:
电话:0755-82574045
联系人:张女士
地址:广东省深圳市福田区华强北赛格广场66楼6608B
AT17F16A-30CU
微芯
21+
19500
CASON
原装正品欢迎询价
QQ: 点击这里给我发消息 QQ:2276945435 复制 点击这里给我发消息 QQ:2801615837 复制

电话:0755-82522939
联系人:彭小姐
地址:广东省深圳市福田区福华路嘉汇新汇商中心1020
AT17F16A-30CU
microchip
15422
23+
原包装原标现货,假一罚十,
0.1
QQ: 点击这里给我发消息 QQ:296271020 复制
电话:0755-/83218466/83200833
联系人:销售部
地址:深圳市罗湖区北站路1号中贸大厦402
AT17F16A-30CU
MICROCHIP/微芯
24+
22000
CASON-8
原装正品假一赔百!
QQ: 点击这里给我发消息 QQ:2885659455 复制

电话:0755-83951431
联系人:李小姐
地址:深圳市福田区华强北路1002号赛格广场47楼4707B/香港九龙观塘鸿图大道55号京泰大厦1608室
AT17F16A-30CU
MICROCHIP/微芯
22+
12245
CASON-8
现货,原厂原装假一罚十!
QQ: 点击这里给我发消息 QQ:1281623813 复制 点击这里给我发消息 QQ:1281623813 复制

电话:0755-23914006/18318877587
联系人:陈佳隆
地址:深圳市福田区华强北新亚洲电子市场一期2A108●国利大厦1502室
AT17F16A-30CU
ATMEL/爱特梅尔
24+
21000
真实库存信息/只做原装正品/支持实单
查询更多AT17F16A-30CU供应信息

深圳市碧威特网络技术有限公司
 复制成功!