2006年11月
修订版0.3
2.5 V至3.3 V高性能时钟缓冲器
特点
对于通用高性能1:10时钟驱动器
应用程序。可在高达200 MHz的电压为3.3V供应
电压
引脚对引脚歪斜< PS 100在3.3V电源电压
电源电压范围: 2.3V至3.6V
工作温度范围: -40 ° C至85°C
输出使能干扰抑制
分配一个时钟输入到五分之二的银行
输出
25Ω片上系列阻尼电阻器
封装在24引脚TSSOP封装
ASM2P2310A
产品说明
该ASM2P2310A是一款高性能,低偏移时钟
缓冲区的工作频率高达200MHz的。两家银行的5
每个输出提供CLK的低偏移的副本。上电后
时,输出的默认状态是低不管
控制引脚的状态。对于正常的操作中,输出
的银行1Y [0: 4]或2Y [0: 4]可以被放置在低状态
控制引脚( 1G或2G ,分别)保持低电平时,
和负时钟沿被检测到的CLK输入。
银行1Y的输出[0: 4]或2Y [0: 4]可以切换到
当控制引脚( 1G和2G )是缓冲模式
高举和负时钟边沿上的CLK检测
输入。该器件工作在2.5V和3.3V的环境。
内置的输出使干扰抑制确保了
同步输出使能序列分布全
周期的时钟信号。
该ASM2P2310A的特点是从操作
-40 ° C至85°C 。
框图
CLK
24
3
25
1Y0
21
25
2Y0
4
25
1Y1
20
25
2Y1
5
25
1Y2
17
25
2Y2
8
25
1Y3
16
25
2Y3
9
1G
11
25
逻辑控制
1Y4
2G
13
逻辑控制
12
25
2Y4
PulseCore半导体公司
1715 S.巴斯科姆大道套房200 ,坎贝尔,CA 95008
联系电话: 408-879-9077
传真: 408-879-9018
www.pulsecoresemi.com
注意:本文档中的信息如有更改,恕不另行通知。
2006年11月
修订版0.3
功能表
输入
2G
L
L
H
H
ASM2P2310A
产量
CLK
↓
↓
↓
↓
1G
L
H
L
H
1Y[0:4]
L
CLK
1
L
CLK
1
2Y[0:4]
L
L
CLK
1
CLK
1
注: 1后,在CLK输入检测到一个下降沿时,输出和输入CLK如果控制引脚为高。
详细说明
输出使能干扰抑制电路
假信号抑制电路的目的是为了确保在输出使能序列与时钟输入同步
这样,输出缓冲器被使能或在输入时钟的下一个完整的周期(负边沿被触发禁用
输入时钟)(参见图1) 。
对G输入必须满足时序要求(T
su
, t
h
)根据开关特性表预测
手术
.
CLK
G
n
Y
n
t
SU( EN )
t
H( EN )
A)使能模式
CLK
G
n
Y
n
t
SU( DIS )
t
H( DIS )
二)禁止模式
图1.启用和禁用模式相对于CLK ↓
2.5 V至3.3 V高性能时钟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
3 11
2006年11月
修订版0.3
绝对最大额定值
参数
电源电压范围,V
DD
输入电压范围,V
I1,2
输出电压范围,V
O
1,2
ASM2P2310A
等级
-0.5V至4.6V
-0.5 V到V
DD
+ 0.5 V
-0.5 V到V
DD
+ 0.5 V
-50毫安
120°C/W
-65 ℃150 ℃的
2KV
连续的总输出电流,我
O
(V
O
= 0至V
DD
)
封装的热阻抗,
θ
JA3
: PW包
储存温度范围T
英镑
静电放电电压,T
DV
(按照JEDEC STD22- A114 -B )
注:上述参数仅是不是暗示了使用功能。暴露在绝对最大额定值为长时间可能会影响
器件的可靠性。
注意事项:
1,如果输入和输出钳位电流额定值是所观察到的输入和输出负电压额定值可能被超过。
2 ,此值被限制在4.6V的最大。
3封装的热阻抗的计算按照JESD 51 。
推荐工作条件
1
参数
电源电压,V
DD
低电平输入电压,V
IL
高电平输入电压V
IH
输入电压V
I
高电平的输出电流,I
OH
低电平输出电流I
OL
V
DD
= 3V至3.6V
V
DD
= 2.3 V至2.7V
V
DD
= 3V至3.6V
V
DD
= 2.3V至2.7V
-40
V
DD
= 3V至3.6V
V
DD
= 2.3V至2.7V
V
DD
= 3V至3.6V
V
DD
= 2.3V至2.7V
2
1.7
0
V
DD
12
6
12
6
85
民
2.3
典型值
2.5
3.3
最大
3.6
0.8
0.7
单位
V
V
V
V
mA
mA
°C
经营自由的空气温度,T
A
注: 1未使用的输入必须保持高电平或低电平,以防止它们飘浮。
2.5 V至3.3 V高性能时钟缓冲器
注意:本文档中的信息如有更改,恕不另行通知。
4 11