旭化成
[AKD5702-A]
AKD5702-A
AK5702评估板Rev.1号
概述
AKD5702 - A是一个评估板为便携式数字音频的16bit A / D转换器,话筒放大器,
AK5702 。 AKD5702 - A也有数字音频接口,并且可以实现与数字音频接口
通过OPT -连接器系统。
订购指南
AKD5702-A
--- AK5702评估板
(电缆与IBM -AT兼容PC和控制软件的打印机端口连接
都挤满了这一点。该控制软件不支持Windows NT 。 )
功能
DIT与光纤输出
外部时钟输入BNC连接器
串行控制接口10PIN头
AVDD
5V
3.0V
调节器
DVDD VD
AGND
DGND
控制数据
10PIN头
LIN3/4/5
MIC3/4/5
RIN3/4/5
DSP 1
10PIN头
LIN1/2/5
MIC1/2/5
RIN1/2/5
AK5702
TDM
10PIN头
DSP 2
10PIN头
EXT_MCLK
EXT_LRCK
EXT_BCLK
时钟
根
AK4114
( DIT )
OPT IN
选择退出
图1. AKD5702 -框图
*电气原理图和PCB布局附于本手册末尾。
<KM086501>
-1-
2007 / 04
旭化成
[AKD5702-A]
评估板手册
操作流程
1)设置电源线。
1-1)当AVDD , DVDD和VD从调节器提供。 (默认)
[注册]
(红色)
[ AVDD ] (橙色)
[ DVDD ] (橙色)
[ VD ]
(橙)
[ AGND ] (黑色)
[ DGND ] (黑色)
= 5V
=开( 3.0V ,从调节供给,为AK5702的AVDD )
=开( 3.0V ,从调节供给,为AK5702的DVDD )
= 2.7
3.6V (典型值3.0V ,数字部分的逻辑)
= 0V (模拟地)
= 0V (数字地)
1-2)当AVDD , DVDD和VD ,不会从调节器提供。
[注册]
(红色)
[ AVDD ] (橙色)
[ DVDD ] (橙色)
[ VD ]
(橙)
[ AGND ] (黑色)
[ DGND ] (黑色)
=打开
= 2.4
3.6V (典型值3.0V ,为AK5702的AVDD )
= 1.6
3.6V (典型值3.0V ,为AK5702的DVDD )
= 2.7
3.6V( typ.3.0V ,用于数字部分的逻辑)
= 0V (模拟地)
= 0V (数字地)
每个电源线应该从电源单元进行分配。
2 )建立评估模式,跳线和DIP开关。
(请参阅以下内容。 )
3)电源。
的AK5702和AK4114应该通过使SW1, 2 “L”,在上电时进行复位一次。
评估模式
在使用AK4114情况下AK5702的评价,同样的音频接口格式应为AK5702和设置
AK4114 。关于AK5702音频接口格式,请参阅AK5702的数据表。关于AK4114音频
接口格式,请参考表2本手册中。
适用的评估模式
( 1 ) PLL主模式(默认)
( 2 )从PLL模式1 ( PLL参考时钟: MCKI针)
( 3 )从PLL模式2 ( PLL参考时钟: BCLK和LRCK引脚)
( 4 ) EXT从模式
( 5 ) EXT主模式
<KM086501>
-2-
2007 / 04
旭化成
[AKD5702-A]
( 1 ) PLL主模式(默认)
*连接PORT4 ( DSP1 )与DSP 。
下面的图显示了PORT4引脚分配。
PORT4
MCKO
BCLK
LRCK
SDTOA
VD
GND
GND
NC
NC
SDTOB
a)设置MCKI时钟的跳线插针
当使用震荡器作为MCKI时钟, 11.2896MHz的震荡器,为12MHz , 12.288MHz的, 13MHz的, 24MHz的或27MHz的能
被设置为X1 。 11.2896MHz (默认)的震荡器上设置AKD5702 -A 。
当外部时钟( 11.2896MHz , 12MHz的, 12.288MHz的, 13MHz的, 24MHz的或27MHz的)通过提供
BNC连接器J1 ( EXT_MCKI ) ,对JP16 ( XTI )选择EXT_MCLK和JP7 ( MCLK_SEL )选择EXT 。
JP12 (EXT)和R19应以匹配时钟发生器的输出阻抗可以适当地选择。
JP16
XTI
JP7
MCKI_SEL
JP5
TDMMCLK_SEL
JP32
MCLK_SEL
JP8
的mkfs
MCKO EXT_MCLK
DIT
EXT
EXT_MCLK
384fs-768
MCKO
EXT_MCLK
256fs
512fs
384/768fs
MCKO
1024fs
* JP8 ( mkfs的)的设置是在该模式中无效,但如果JP8 ( mkfs的)打开时,所述缓冲器的输入将是不稳定的。所以
JP8 ( mkfs的)应该设置任何。
b)建立BCLK时钟的跳线插针
BCLK的输出频率( 32fs / 64fs的)应该由AK5702 “ BCKO1-0位”进行设置。
有没有必要设立JP9 ( BCLKFS ) 。
JP28
M / S
JP9
BCLKFS
JP10
BCLK_SEL
M
S
64fs-384
32fs-384
BNC_BCLK
BCLKFS
64fs
32fs
c)设置LRCK时钟的跳线插针
JP11
LRCKFS
JP13
LRCK_SEL
2fs-384
1fs-384
2fs
1fs
<KM086501>
-3-
BNC_LRCK
LRCKFS
DIT
DIT
2007 / 04
旭化成
[AKD5702-A]
四)建立SDTO的跳线插针
JP30
SDTO_SEL
JP29
SDTOB
A
B
( 2 )从PLL模式1 ( PLL参考时钟: MCKI针)
*连接PORT4 ( DSP1 )与DSP 。
下面的图显示了PORT4引脚分配。
PORT4
MCKI
BCLK
LRCK
SDTOA
VD
GND
GND
NC
NC
SDTOB
a)设置MCKI时钟的跳线插针
11.2896MHz (默认)的震荡器上设置AKD5702 -A 。在这种情况下, AK5702相当于PLL的参考
11.2896MHz时钟。在该评价模式中,从AK5702的MCKO引脚的输出时钟被提供给一个
分频器( U3 : 74VHC4040 ) ,由分频器产生的EXT_BCLK和EXT_LRCK时钟。然后,在“ MCKO位”
的AK5702应设置为“1”。
当外部时钟信号通过BNC接头J1 ( EXT_MCKI ) ,对JP16 ( XTI )选择EXT_MCLK提供
选择EXT的JP7 ( MCKI_SEL ) 。 JP12 (EXT)和R19应在顺序也相匹配的输出进行适当的选择
阻抗的时钟发生器。
JP16
XTI
JP7
MCKI_SEL
JP5
TDMMCLK_SEL
JP32
MCLK_SEL
JP8
的mkfs
MCKO EXT_MCLK
DIT
EXT
EXT_MCLK
384fs-768
MCKO
EXT_MCLK
256fs
512fs
384/768fs
MCKO
1024fs
b)建立BCLK时钟的跳线插针
JP28
M / S
JP9
BCLKFS
JP10
BCLK_SEL
M
S
64fs-384
32fs-384
BNC_BCLK
64fs
32fs
<KM086501>
-4-
BCLKFS
DIT
2007 / 04
旭化成
[AKD5702-A]
c)设置LRCK时钟的跳线插针
JP11
LRCKFS
JP13
LRCK_SEL
2fs-384
1fs-384
2fs
1fs
四)建立SDTO的跳线插针
JP30
SDTO_SEL
JP29
SDTOB
A
B
( 2 - a)在使用AK4114的情况。
*在这种模式下, AK5702的MCLK应当从J1 ( EXT_MCKI )供给,且X1应该是开放的。
这种模式是BCLK = 64fs的, LRCK =仅1FS 。
MCKI时钟设置跳线插针
JP16
XTI
JP7
MCKI_SEL
JP5
TDMMCLK_SEL
JP32
MCLK_SEL
BNC_LRCK
LRCKFS
DIT
JP8
的mkfs
MCKO EXT_MCLK
DIT
EXT
EXT_MCLK
384fs-768
MCKO
EXT_MCLK
256fs
512fs
384/768fs
MCKO
1024fs
* JP8 ( mkfs的)的设置是在该模式中无效,但如果JP8 ( mkfs的)打开时,所述缓冲器的输入将是不稳定的。所以
JP8 ( mkfs的)应该设置任何。
BCLK时钟设置跳线插针
JP28
M / S
JP9
BCLKFS
JP10
BCLK_SEL
M
S
64fs-384
32fs-384
BNC_BCLK
64fs
32fs
LRCK时钟设置跳线插针
JP11
LRCKFS
JP13
LRCK_SEL
2fs-384
1fs-384
2fs
1fs
<KM086501>
-5-
BNC_LRCK
LRCKFS
DIT
BCLKFS
DIT
2007 / 04