只需要1到4个时钟周期,提供6至12倍的吞吐量比标准8051 。
指令百分之七十只需要多少个时钟周期,因为他们有个字节来执行,
和大部分的剩余指令只需要一个附加的时钟。增强的CPU
核心是可达到20 MIPS的吞吐量,而经典的8051 CPU可提供只有4个MIPS
在相同的电流消耗。相反,在相同的吞吐量为经典的8051 ,在
新的CPU内核运行在一个低得多的速度,从而大大降低了功耗。
该AT89LP213 / 214提供了以下标准功能: 2K字节的系统内编程
梅布尔闪存, 128字节RAM ,多达12个I / O口线, 2个16位定时器/计数器,两个PWM
输出(仅AT89LP213 ) ,一个可编程看门狗定时器,一个全双工串行口
(仅AT89LP214 ) ,一个串行外设接口,内部8MHz的RC振荡器,片上晶振
振荡器,以及一个4级, 6向量中断系统。
在AT89LP213 / 214这两个定时器/计数器有两个新的模式。模式0即可
被配置为可变9-到16位的定时器/计数器,模式1可以被配置为一个16位的
自动重载定时器/计数器。此外,在AT89LP213的定时器/计数器可以独立地
驱动的脉冲宽度调制输出。
在AT89LP213 / 214的I / O端口可以在四个操作一个被独立配置
模式。在准双向模式,端口工作在经典的8051在输入模式下,
端口处于三态。推挽式输出模式,提供完整的CMOS驱动,开漏模式亲
志愿组织只是一个下拉。此外,所有的8个引脚端口1可以被配置为产生中断
使用通用中断接口。在AT89LP213 / 214的I / O引脚电压耐受
年龄不是设备本身的电源更高,可达5.5V 。当该装置在供给
2.4V和所有的I / O端口接收5.5V ,回流入电流在所有我总/输出小于100 μA 。
2.引脚配置
2.1
AT89LP213 : 14引脚TSSOP / PDIP
( GPI5 / MOSI ), P1.5
( GPI7 / SCK ) P1.7
( GPI5 / RST ) P1.3
GND
( GPI2 ) P1.2
( T0 ) P3.4
( INT0 / XTAL1 ) P3.2
1
2
3
4
5
6
7
14
13
12
11
10
9
8
P1.6 ( MISO / GPI6 )
P1.4 ( SS / GPI4 )
P1.1 ( AIN1 / GPI1 )
P1.0 ( AIN0 / GPI0 )
VCC
P3.5 (T1)的
P3.3 ( XTAL2 / CLK / INT1 )
2.2
AT89LP214 : 14引脚TSSOP / PDIP
( GPI5 / MOSI ), P1.5
( GPI7 / SCK ) P1.7
( GPI5 / RST ) P1.3
GND
( GPI2 ) P1.2
(RXD) P3.0
( INT0 / XTAL1 ) P3.2
1
2
3
4
5
6
7
14
13
12
11
10
9
8
P1.6 ( MISO / GPI6 )
P1.4 ( SS / GPI4 )
P1.1 ( AIN1 / GPI1 )
P1.0 ( AIN0 / GPI0 )
VCC
P3.1 ( TXD)处
P3.3 ( XTAL2 / CLK / INT1 )
2
AT89LP213/214
3538C–MICRO–06/08