旭化成
[ AKD5393 Rev.A的]
AKD5393
评估板Rev.A的为AK5393
概述
该AKD5393是一个评估板为AK5393专业音频的24bit A / D转换器。该
AKD5393包括输入缓冲电路,并且还具有一个数字接口的发射器。另外,在
AKD5393可以评估直接接口与AKM的DAC的评估板。
I
订购指南
AKD5393 Rev.A的---评估板AK5393VS
功能
板载全差分输入缓冲器电路
板载时钟发生器
适用于2种类型的接口的
1 )直接接口与AKM的DAC的评估板。
2 )在板CS8402作为DIT其中传输的光输出。
外部时钟输入BNC接头。
+15V -15V
+ 5V GND + 3.3V
CS8402
( DIT )
LCH
RCH
输入
卜FF器
选择退出
D / A数据
10PIN头
AK5393
时钟
发电机
*电气原理图和PCB布局附于本手册末尾。
<KM059102>
-1-
2005/12
旭化成
[ AKD5393 Rev.A的]
I
输入缓冲电路
该AKD5393包括全差分输入缓冲器电路具有反相放大器(增益: -10dB ) 。的10nF的电容器
与AIN + / - 通过降低调制器的噪声时钟馈,并组成一个一阶低通滤波器( FC = 360kHz )与
电容器之前22ohm电阻。该电路还具有一阶低通滤波器( FC = 370kHz )运算放大器组成。外
模拟信号可以通过BNC连接器或佳能连接器供电。
4.7k
4.7k
ANALOG IN
8.1Vpp
VP +
-
+
910
47
470p
3k
BIAS
-
+
AK5393
22
2.45Vpp
AIN +
VP-
NJM5532
47
910
470p
3k
-
+
10n
22
AIN-
VA +
VA=±5V
10k
VP=±15V
BIAS
+
10k
10
0.1
BIAS
2.45Vpp
CAL
"L"在自校准
ZCAL
图1.全差动输入缓冲器电路示例
1 :如果使用的BNC连接器
[ JP2 , JP3 , JP4 , JP5 ] :短
[R11, R18]:
开放
R10和R19的电阻值应以适当选择,以多输出
阻抗的信号源的。
2 :如果使用大炮连接器
[ JP2 , JP3 , JP4 , JP5 ] :
开放
R10,R11, R18和R19的电阻值应以适当选择,以多大的
所述信号源的输出阻抗。
* AKM不承担任何麻烦不承担任何责任使用上述电路的例子时。
I
电源和解耦
VA和VD用品的AK5393是为了最大限度地减少数字噪声的影响分别分离。系统
模拟电源馈送到VA 。 VA和VD的线条应分别与电源单元进行分配。
去耦电容器连接至AK5393尽可能靠近,特别是在陶瓷电容器的VREFL /右
引脚。
<KM059102>
-2-
2005/12
旭化成
[ AKD5393 Rev.A的]
I
操作流程
( 1)设置在电源线
VP + = + 15V , VP- = -15V , VA + = + 5V , VD + = + 3.3V~5.25V , AGND = DGND = 0V
每个电源线要与动力单元进行分配。
( 2 )建立评价模式和跳线。 (见下一项)
有许多跳线涵盖许多评价模式。
请大家设置的照顾。
( 3 )设置为DIT的DIP开关的位置。 (见下一项)
这并不影响AK5393操作。
( 4 )开机。
的AK5393应该通过使PD "L" ( SW4)在上电时进行复位一次。
(5) AK5393可以通过SW4的操作期间被复位。
下位复位装置,并且所述上部位置是进行正常操作。
注意:在操作过程中改变时钟的任何情况下,该装置应被重置
把PD "L" 。如果不遵守,该AK5393可能因为其内部逻辑被破坏
使用动态电路。
I
评价模式和相应的跳线设置。
1.评估模式
适用的评估模式
1-1使用D /的模拟性能分析A转换器板。
1-2 DIT (光纤链路) [默认]
1-3所有的接口信号(MCLK , BICK和LRCK )自外部电路供给。
1-4养活所有的接口信号,通过PORT2外部电路。
1-1 。使用D /的模拟性能分析A转换器板。
该AK5393可以通过失真分析仪使用各种AKM的D / A转换器评估板进行评估
通过PORT2 。
[从模式]
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
图2.跳线设置(D / A)
<KM059102>
-3-
2005/12
旭化成
[ AKD5393 Rev.A的]
1-2DIT (光纤链路)
PORT1使用。 DIT中生成的音频双相信号从接收的数据并且其输出通过光
连接器( TOTX174 ) 。它可以连接上的数字放大器AKM的D / A转换器评估板,
它装备DIR输入。有两种类型的跳线设置取决于SMODE1和SMODE2销。该
接口的信号从端口2输出。 (见(4)) 。如果通过BNC连接器使用外部时钟,
选择EXT JP11上( MCLK )和短JP12 ( XTE ) 。
[从模式] (默认)
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
[主模式]
JP9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
MCLK
图3.跳线设置( DIT )
1-3所有的接口信号(MCLK , BICK和LRCK )自外部电路供给。 [从模式]
根据下面的设置, MCLK , LRCK和SCLK信号所需的A / D操作可能
通过PORT2喂养。
P9
JP7
JP11
JP12
LR
BC
EXT
XTL
XTE
M CLK
图4跳线设置( EXT )
1-4养活所有的接口信号,通过PORT2外部电路。
[主,从模式]
请设置为相同的1-2 。所有的接口信号驱动AK5393是通过端口2输出。
然而, FSYNC信号是当需要SDATA的位置进行控制的输入。
*环境以双倍的速度采样( FS = 96kHz的)
对于双高速采样, DFS = "L" , MCLK = 128fs , BICK = 64fs的(最大)是必需的。
所以,当BICK和LRCK从74HC4040电路板上产生,晶振应改为
24.576MHz的,并设置JP14 ( MCLK2 )为128fs侧(见图表) 。
2位CLK ( BCF )成立
JP8
128
64
BCF
[ JP8 ]无论是64fs的或128fs为在BCF可以被选择。该图显示了128fs的例子。
当DFS = "H" , JP8设定为64方。
128:
128fs被馈送到AK5393作为BICK 。
64:
64fs的被馈送到AK5393作为BICK 。
<KM059102>
-4-
2005/12
旭化成
[ AKD5393 Rev.A的]
3.跳线设置和解释
设置相应的AK5393的串行数据接口的CS8402的数据格式。
AKD5393
数据格式
从模式
母校模式
I
2
S从机模式
I
2
S主模式
SMODE2
(SW2-5)
ON
ON
关闭
关闭
SMODE1
(SW2-4)
ON
关闭
ON
关闭
8402
(SW2-1)
ON
关闭
关闭
关闭
BCF
(JP6)
F
R
R
R
LRP
(JP10)
H
L
H
H
· DIP开关处于ON = “ L”
OFF = “ H”
表1.串行数据AK5393和CS8402的接口
[ SW2-1 ] : CS8402的数据格式
ON: MSB对齐, 24位
关: IIS兼容
[ JP6 ] :定义SCLK的极性。
F: SCLK反转。
R: SCLK与AK5393重合
[ JP10 ] :定义LRCK的极性。
L: LRCK反转。
H:与AK5393 LRCK一致。
4.其他功能设置
号
针
ON
关闭
1
8402
请参阅表1 。
2
DFS
48k
96k
3
HPFE
禁用启用
沸腾表1中。
4
SM1
5
SM2
6
CALMODE
VCOM
艾因
表2. DIP- SW2的建立
· DIP开关处于ON = “L ”OFF = “ H”
→选择
采样率。
→选择
HPF AK5393的。
→选择
为K5383的失调校准的参考信号
VCOM : VCOML , VCOMR销
AIN :模拟输入引脚( AINL ± , AINR ± )
[ JP13 ]:选择模拟供电电源为AK5393的VA引脚。
开:供应从电源端子( VA + ) 。
短:从供应三端电压调节器( + 5V )在黑板上。
I
肘节SW的功能。
[ SW3 ]将CS8402 。上部位置复位CS8402的内部计数器,然后双相
信号不被输出。保持在正常操作期间的"L"位置。
[ SW4 ]将AK5393 。不断转换过程中"H"位置。
<KM059102>
-5-
2005/12