旭化成
[AKD4394]
AKD4394
评估板Rev.C为AK4394
概述
该AKD4394是一个评估板AK4394 ,这是192kHz的采样24Bit的
Σ
DAC 。该AKD4394包括
一个低通滤波器可以从AK4394添加差分模拟输出,还具有与AKM的波数字接口
发电机采用ROM的数据和AKM的ADC评估板。因此,很容易评估AK4394 。
订购指南
AKD4394 Rev.C
---评估板Rev.C为AK4394 :差分输出
功能
板上的差分输出缓冲器电路
板载时钟发生器
外部时钟输入BNC连接器
兼容接口3types
1.
2.
3.
直接接口与评估板AKM的A / D转换器( AKD539X , AKD535X )
用一个信号发生器接口( AKD43XX )
板载CS8414为DIR它接受输入光功率。
光纤
输入
10PIN头
CS8414
( DIR)的
二阶低通滤波器
AK4394
ROM数据
or
A / D输入
LCH
外
时钟
时钟
发电机
图1框图
*电气原理图和PCB布局附于本手册末尾。
RCH
<KM063002>
1
’07/01
旭化成
[AKD4394]
( AKD4394 Rev.C是一样的AKD4393 Rev.C. )
<KM063002>
2
’07/01
旭化成
[AKD4394]
外部模拟电路( Rev.C )
差分输出电路和LPF在船上实现。 AK4394的差分输出是由非反相电路的缓冲
并通过大炮接口输出(差分输出) 。 LPF加上差分输出。 NJM5534D用于运算放大器对这款主板的
具有低噪声和高电压torelance特性。模拟信号是通过大炮和BNC的主板接口输出。该
输出电平为约2.94Vrms ( typ@VREF=5.0V )由Cannon和2Vrms的( typ@VREF=5.0V )通过BNC 。
+15
+
-15
47u
AOUTL- +
10n
300
300
10n
7
3
2 +
-
4
6
10u
0.1u
10u
100
430
4.7n
2
1
560
NJM5534D
+
0.1u
10u
+
220
300
0.1u
3
620
430
620
4.7n
NJM5534D
2 - 4
3 + 7
100
6
LCH
+
47u
AOUTL + +
10n
300
300
10n
300
3
+
2 -
7
6
4
+
10u
0.1u
0.1u
10u
0.1u
+
100
560
10u
NJM5534D
220
图2外部模拟滤波器
操作流程
1.设置跳线电源。
[ JP15 ( REG ) ]选择为AK4394的AVDD引脚供电。
短期:
5V是由调节器提供。 (默认)
没有什么应该被连接到在±5V插孔。
打开:
5V是由在±5V供电。
2.设置电源线。
+15V=15V, -15V=-15V:
电源的运算放大器。 AK4394的AVDD从“+ 15V ”,通过调节供给
( JP15 :短) 。
在±5V = 5V :
此插孔使用时AK4394的AVDD从该供应。在这种情况下, JP15应
开。
DVDD = 5V :
电源对这款主板的逻辑电路。
VP = 3V~5.25V :
数字(组JP10至VP) ,
AGND = DGND = 0V 。
每个电源线要与动力单元进行分配。
3.建立评估模式通过跳线针和DIP开关。 (见下一项。 )
4.电源上(该AK4394应该通过一次加电时把PD "L"复位。 )
* SW1复位操作期间的AK4394 。
该AK4394复位时SW1 = "L"并退出复位时SW1 = "H" 。
<KM063002>
3
’07/01
旭化成
[AKD4394]
评价模式和相应的跳线插针设置
1.评估模式
适用
评估模式
( 1 ) DIR (光纤链路)
( 2 )理想的正弦波ROM所产生的数据
(3)使用AD转换后的数据
( 4 )所有的接口信号包括主时钟由外部供电。
( 1 ) DIR (光纤链路) (默认)
PORT2用于使用诸如CD测试盘的评价。在DIR产生MCLK , BICK和LRCK SDATAfrom的
通过光连接器接收到的数据( PORT2 : TORX176 ) 。
JP4
JP5
VDD
INV
THR
INV
THR
XTL / EXT
DIR
DIR
XTL / EXT
2X
1X
1/2X
1X
GND
JP1
JP2
JP6
JP7
JP8
JP14
DIR
XTL
EXT
JP9
XTL
CS8414
BCP
( MSB
对齐)
BCP
(其他)
SD
BI
LR
CKDIV1
CKDIV2
CLK
图3跳线设置( DIR)的
( 2 )理想的正弦波ROM所产生的数据
通过AKD43XX产生的数字信号被使用。端口1用于与AKD43XX的接口。主时钟是由发送
AKD4394到AKD43XX然后LRCK , BICK和SDATA从AKD43XX发送到AKD4394 。
JP1
JP2
VDD
GND
JP4
INV
THR
JP5
XTL / EXT
DIR
JP6
DIR
XTL / EXT
JP7
JP8
2X
1X
JP14
1/2X
1X
DIR
XTL
EXT
JP9
XTL
CS8414
BCP
BI
LR
SD
CKDIV1
CKDIV2
CLK
图4跳线设置( ROM数据)
<KM063002>
4
’07/01
旭化成
[AKD4394]
(3)使用AD转换后的数据
AD转换是通过P1口用于从AKM的AD评估板( AKD539X , AKD535X )数据。
*如果通过BNC连接器, JP9短JP1的选择EXT使用外部时钟。
*如果使用双高速采样模式,选择JP8的1 / 2X ,并设置S2-2 ( DFS )上。
JP1
JP2
VDD
GND
JP4
INV
THR
JP5
XTL / EXT
DIR
JP6
DIR
XTL / EXT
JP7
JP8
2X
1X
JP14
1/2X
1X
DIR
XTL
EXT
JP9
XTL
CS8414
BCP
BI
LR
SD
CKDIV1
CKDIV2
CLK
图5跳线设置(A / D)
( 4 )所有的接口信号包括主时钟由外部供电。
在下面的设置, MCLK , LRCK和SCLK信号所需的D / A操作可以通过P1口送入。
JP1
JP2
VDD
GND
JP4
INV
THR
JP5
XTL / EXT
DIR
JP6
DIR
XTL / EXT
JP7
JP8
2X
1X
JP14
1/2X
1X
DIR
XTL
EXT
JP9
XTL
CS8414
BCP
SD
BI
LR
CKDIV1
CKDIV2
CLK
图6跳线设置(分机)
2. MCLK设置
当LRCK从主板上的74HC4040喂, MCLK到LRCK的比例可以通过JP8和JP14选择。
JP14
1X
1X
1/2X
1/2X
JP8
1X
2X
1X
2X
X'TAL
12.288MHz
24.576MHz
24.576MHz
49.152MHz
MCLK
12.288MHz
24.576MHz
12.288MHz
12.288MHz
fs
48kHz
48kHz
96kHz
96kHz
MCLK / LRCK
256
512
128
128
Table.1设置示例
3. BICK设置
当BICK从U1的供给( 74HC4040 ) ,无论是32fs或64fs的可能
选择。图8显示了64fs的模式。 64fs的模式建议。
*只有模式0 ( LSB有道理的16位模式),可以对应32fs 。
JP3
64
32
BCS
图7跳线设置( BCS )
<KM063002>
5
’07/01
旭化成
[AK4394]
AK4394
先进的多位192kHz的24位
DS
DAC
概述
该AK4394是一款高性能立体声DAC用于DVD音频的192kHz采样模式包括
24bit的数字滤波器。该AK4394引进先进的多比特系统
DS
调制器。这个新的
架构获得了更宽的动态范围,同时保持大致相同的良好的失真
特性与常规单比特方式。在AK4394 ,模拟输出进行滤波的
模拟域通过开关电容滤波器( SCF )具有很高的耐时钟抖动。模拟输出
是全差分输出,所以该设备适用于高结束应用程序。该数字I / F可以对应
为TTL电平,所以很容易I / F与3.3V逻辑IC 。
特点
·
128倍超采样
·
采样率高达192kHz
·
24位支持8倍数码滤波器(慢摇断选项)
纹波:
±0.005dB,
衰减: 75分贝
·
很高的耐时钟抖动
·
低失真差分输出
·
数字去重为32 , 44.1 , 48 & 96kHz的采样
·
软静音
·
THD + N : -100dB
·
DR ,S / N : 120分贝
·
I / F格式:
MSB有道理16 /20/ 24位LSB有道理的,我
2
S
·
主时钟:正常速度: 256fs , 384fs , 512fs或768fs
双速: 128fs , 192fs , 256fs或384fs
四速度: 128fs或192fs
·
电源: 5V ± 5 %
·
TTL电平数字I / F
·
小型封装: 28PIN VSOP
·
引脚兼容AK4393
DIF0
DIF1
DIF2
DVDD
DVSS
DEM0
DEM1
AVDD AVSS
LRCK
BICK
SDATA
音频数据
接口
去加重
软静音
去加重
软静音
8x
插
8x
插
去加重
控制
DS
调制器
DS
调制器
BVSS
VCOM
DZFL
AOUTL +
PDN
SMUTE
SCF
AOUTL-
AOUTR +
SCF
AOUTR-
DZFR
DFS0
控制寄存器
时钟分频器
CSN
CCLK
CDTI
P / S
MCLK
CKS0
CKS1
CKS2 VREFH VREFL
M0081-E-00
-1-
1999/11
旭化成
[AK4394]
PIN /功能
号
1
2
3
4
BICK
SDATA
LRCK
SMUTE
I
I
I
I
引脚名称
DVSS
DVDD
MCLK
PDN
I / O
-
-
I
I
功能
数字接地引脚
数字电源引脚, 5.0V
主时钟输入引脚
掉电模式引脚
当在“L ”时, AK4394在掉电模式和复位举行。
该AK4394应始终在上电时复位。
音频串行数据时钟引脚
64fs的或以上的时钟被推荐为输入该引脚上。
音频串行数据输入引脚
2的补码MSB优先数据输入该引脚上。
左/右时钟引脚
软静音引脚并行模式
当此引脚变为"H" ,软静音周期开始。
当返回“ L”时,输出静音释放。
片选引脚串行模式
双高速采样模式引脚
(内部下拉引脚)
“L” :正常速度, “H” :双速
去加重使能引脚以并行模式
控制数据时钟引脚串行模式
去加重使能引脚以并行模式
控制数据输入引脚串行模式
数字输入格式引脚
数字输入格式引脚
数字输入格式引脚
基板接地引脚, 0V
低电平参考电压输入引脚
高级别参考电压输入引脚
模拟电源引脚, 5.0V
模拟地引脚, 0V
RCH负模拟输出引脚
RCH正模拟输出引脚
LCH负模拟输出引脚
LCH正模拟输出引脚
常见的电压输出引脚, 2.6V
并行/串行选择引脚
(内部上拉针)
“L” :串行控制模式时, “H” :并行控制模式
主时钟选择引脚以并行模式
LCH零输入检测引脚串行模式
主时钟选择引脚
主时钟选择引脚以并行模式
RCH零输入检测引脚串行模式
5
6
7
8
CSN
DFS0
DEM0
CCLK
DEM1
CDTI
DIF0
DIF1
DIF2
BVSS
VREFL
VREFH
AVDD
AVSS
AOUTR-
AOUTR +
AOUTL-
AOUTL +
VCOM
P / S
CKS0
DZFL
CKS1
CKS2
DZFR
I
I
I
I
I
I
I
I
I
-
I
I
-
-
O
O
O
O
O
I
I
O
I
I
O
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
注:所有输入引脚,除了内部上拉/下拉引脚不能悬空。
M0081-E-00
-3-
1999/11
旭化成
[AK4394]
绝对最大额定值
( AVSS , BVSS , DVSS = 0V ;注1 )
参数
符号
民
-0.3
电源:
类似物
AVDD
-0.3
数字
DVDD
-
| BVSS - DVSS | (注2)
D
GND
输入电流,任何引脚除外用品
IIN
-
输入电压
VIND
-0.3
工作环境温度
Ta
-40
储存温度
TSTG
-65
注:1.所有的相对于地的电压。
2. AVSS , BVSS和DVSS必须连接到相同的模拟接地层。
最大
6.0
6.0
0.3
±10
DVDD+0.3
85
150
单位
V
V
V
mA
V
°C
°C
警告:操作达到或超过这些限制可能导致器件的永久性损坏。
正常运行,不能保证在这两个极端。
推荐工作条件
( AVSS , BVSS , DVSS = 0V ;注1 )
参数
符号
民
典型值
电源:
类似物
AVDD
4.75
5.0
(注3)
数字
DVDD
4.75
5.0
AVDD-0.5
-
参考电压
“H”,电压参考
VREFH
AVSS
-
(注4 )
“L”,电压参考
VREFL
3.0
-
VREFH - VREFL
D
VREF
注释:3. AVDD和DVDD之间的电序列不是关键的。
4.模拟输出电压变化关系( VREFH - VREFL )的电压。
AOUT (典型值@ 0分贝) = ( AOUT + ) - ( AOUT- ) =
±2.4Vpp×(VREFH-VREFL)/5.
* AKM承担超出本数据表中的条件的使用不承担任何责任。
最大
5.25
5.25
AVDD
-
AVDD
单位
V
V
V
V
V
M0081-E-00
-4-
1999/11
旭化成
[AK4394]
模拟特性
( TA = 25 ℃; AVDD , DVDD = 5V ; AVSS , BVSS , DVSS = 0V , VREFH = AVDD , VREFL = AVSS ;
FS = 44.1kHz的; BICK = 64fs的;信号频率= 1kHz的; 24位输入数据;测量带宽=为20Hz 20kHz的;
R
L
600W ;外部电路:图12 ;除非另有规定)
参数
决议
动态特性
(注5 )
fs=44.1kHz
0dBFS
BW=20kHz
-60dBFS
fs=96kHz
0dBFS
BW=40kHz
-60dBFS
fs=192kHz
0dBFS
BW=40kHz
-60dBFS
动态范围( -60dBFS与A加权) (注6 )
(注7 )
S / N
( A计权
(注8)
(注7 )
通道间隔离度( 1kHz时)
DC精度
通道间增益不匹配
增益漂移
输出电压
负载电阻
输出电流
电源
电源电流
正常操作( PDN = “H” )
AVDD
DVDD(fs=44.1kHz)
DVDD(fs=96kHz)
DVDD(fs=192kHz)
AVDD DVDD +
60
5
民
典型值
最大
24
单位
位
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
dB
PPM /°C的
VPP
W
mA
THD + N
112
-
112
-
100
-100
-53
-97
-51
-97
-51
117
120
117
120
120
0.15
20
±2.4
-90
-
-87
-
-
-
(注9 )
(注10 )
(注11 )
±2.25
600
0.3
-
±2.55
3.5
8
12
-
-
-
-
90
mA
mA
mA
mA
mA
掉电模式( PDN = “L” )
AVDD DVDD +
(注12 )
10
100
A
电源抑制
(注13 )
50
dB
注: 5.在44.1kHz的,由Audio Precision公司,两个系统测量。平均模式。
以96kHz和192kHz的,罗德& SCHWARZ , UPD测量。平均模式。
请参阅EVA板手册。
6. 101分贝在16bit的数据和116分贝在20bit的数据。
7. Figure13 。外部低通滤波器电路示例2 。
8.的S / N不依赖于输入位的长度。
9.上的电压( VREFH - VREFL )保持+ 5V外部。
10.满量程电压( 0分贝) 。输出电压的变化关系( VREFH - VREFL )的电压。
AOUT (典型值@ 0分贝) = ( AOUT + ) - ( AOUT- ) =
±2.4Vpp×(VREFH-VREFL)/5.
11.对于AC负载。 1kW的直流负载。
12.在掉电模式。 P / S = DVDD和所有其它数字输入管脚,包括时钟引脚(MCLK , BICK和
LRCK )被保持DVSS 。
13. PSR适用于AVDD , DVDD为1kHz ,为100mVpp 。 VREFH引脚保持为+ 5V 。
M0081-E-00
-5-
1999/11
旭化成
[AKD4394]
AKD4394
评估板Rev.C为AK4394
概述
该AKD4394是一个评估板AK4394 ,这是192kHz的采样24Bit的
Σ
DAC 。该AKD4394
包括一个低通滤波器,可从AK4394添加差分模拟输出,还具有数字接口
使用ROM数据和AKM的ADC评估板AKM的波发生器。因此,很容易评价
AK4394.
& LT ;
订购指南
AKD4394 Rev.C
---评估板Rev.C为AK4394 :差分输出
功能
& LT ;
板上的差分输出缓冲器电路
& LT ;
板载时钟发生器
& LT ;
外部时钟输入BNC连接器
& LT ;
兼容接口3types
1.
2.
3.
直接接口与评估板AKM的A / D转换器( AKD539X , AKD535X )
用一个信号发生器接口( AKD43XX )
板载CS8414为DIR它接受输入光功率。
O·P抽动一升
在P ü吨
(C S) 8414
( DIR)的
二阶低通滤波器
10便士H中E A D E
R 0 0助教
or
A / P中ü吨
D
A K 4394
LCH
E X燕鸥一升
C罗C k的
C罗C k的
摹简ê拉托
RCH
图1框图
*电气原理图和PCB布局附于本手册末尾。
( AKD4394 Rev.C是一样的AKD4393 Rev.C. )
<KM063001>
1
’00/05
旭化成
[AKD4394]
<External
模拟电路( Rev.C )
差分输出电路和LPF在船上实现。 AK4394的差分输出是由非反相缓冲
经由炮连接器(差分输出)电路和输出。 LPF加上差分输出。 NJM5534D用于运算放大器在此
板,具有低噪声,高电压torelance特点。模拟信号是通过大炮和BNC连接器上的输出
板。输出电平约2.94Vrms ( typ@VREF=5.0V )由Cannon和2Vrms的( typ@VREF=5.0V )通过BNC 。
+15
+
-15
47u
AOUTL- +
10n
300
300
10n
7
3
2 +
-
4
6
10u
0.1u
10u
100
430
4.7n
2
1
560
NJM5534D
+
0.1u
10u
+
220
300
0.1u
3
620
430
620
4.7n
NJM5534D
- 4
3 + 7
2
100
6
LCH
+
47u
AOUTL + +
10n
300
300
10n
300
7
3
+
2 -
4
10u
0.1u
6
100
560
0.1u
+
+
10u
NJM5534D
10u
220
0.1u
图2外部模拟滤波器
<Operation
顺序
1.设置跳线电源。
[ JP15 ( REG ) ]选择为AK4394的AVDD引脚供电。
短期:
5V是由调节器提供。 (默认)
没有什么应该被连接到在±5V插孔。
打开:
5V是由在±5V供电。
2.设置电源线。
+15V=15V, -15V=-15V:
电源的运算放大器。 AK4394的AVDD从“+ 15V ”,通过提供
稳压器( JP15 :短) 。
在±5V = 5V :
此插孔使用时AK4394的AVDD从该供应。在这种情况下, JP15
应该是开放的。
DVDD = 5V :
电源对这款主板的逻辑电路。
VP = 3V~5.25V :
数字(组JP10至VP) ,
AGND = DGND = 0V 。
每个电源线要与动力单元进行分配。
3.建立评估模式通过跳线针和DIP开关。 (见下一项。 )
4.电源上(该AK4394应该通过一次加电时把PD "L"复位。 )
* SW1复位操作期间的AK4394 。
该AK4394复位时SW1 = "L"并退出复位时SW1 = "H" 。
<KM063001>
2
’00/05
旭化成
[AKD4394]
<The
评价模式和相应的跳线插针设置
1.
评价模式
适用
评估模式
( 1 ) DIR (光纤链路)
( 2 )理想的正弦波ROM所产生的数据
(3)使用AD转换后的数据
( 4 )所有的接口信号包括主时钟由外部供电。
( 1 ) DIR (光纤链路) (默认)
PORT2用于使用诸如CD测试盘的评价。在DIR产生MCLK , BICK和LRCK SDATAfrom
通过光学连接器所接收到的数据( PORT2 : TORX176 ) 。
JP4
JP5
VDD
INV
THR
INV
THR
XTL / EXT
DIR
DIR
XTL / EXT
2X
1X
1/2X
1X
GND
JP1
JP2
JP6
JP7
JP8
JP14
DIR
XTL
EXT
JP9
XTL
CS8414
BCP
( MSB
对齐)
BCP
(其他)
SD
BI
LR
CKDIV1
CKDIV2
CLK
图3跳线设置( DIR)的
( 2 )理想的正弦波ROM所产生的数据
通过AKD43XX产生的数字信号被使用。端口1用于与AKD43XX的接口。主时钟发送
从AKD4394到AKD43XX然后LRCK , BICK和SDATA从AKD43XX发送到AKD4394 。
JP1
JP2
VDD
GND
JP4
INV
THR
JP5
XTL / XT
E
IR
JP6
IR
XTL / XT
E
JP7
JP8
2X
1X
J个P 14
1/
2X
1X
IR
XTL
EXT
JP9
XTL
(C S) 8414
BCP
BI
LR
SD
杀敌IV 1
杀敌IV 2
CLK
图4跳线设置( ROM数据)
<KM063001>
3
’00/05
旭化成
[AKD4394]
(3)使用AD转换后的数据
AD转换是通过P1口用于从AKM的AD评估板( AKD539X , AKD535X )数据。
*如果通过BNC连接器, JP9短JP1的选择EXT使用外部时钟。
*如果使用双高速采样模式,选择JP8的1 / 2X ,并设置S2-2 ( DFS )上。
JP1
JP2
VDD
GND
JP4
INV
THR
JP5
XTL / XT
E
IR
JP6
IR
XTL / XT
E
JP7
JP8
2X
1X
J个P 14
1/
2X
1X
IR
XTL
EXT
JP9
XTL
(C S) 8414
BCP
BI
LR
SD
杀敌IV 1
杀敌IV 2
CLK
图5跳线设置(A / D)
( 4 )所有的接口信号包括主时钟由外部供电。
在下面的设置, MCLK , LRCK和SCLK信号所需的D / A操作可以通过P1口送入。
JP1
JP2
VDD
GND
JP4
INV
THR
JP5
XTL / XT
E
IR
JP6
IR
XTL / XT
E
JP7
JP8
2X
1X
J个P 14
1/
2X
1X
IR
XTL
EXT
JP9
XTL
(C S) 8414
BCP
BI
LR
SD
杀敌IV 1
杀敌IV 2
CLK
图6跳线设置(分机)
2.
MCLK的建立
当LRCK从主板上的74HC4040喂, MCLK到LRCK的比例可以通过JP8和JP14选择。
JP14
1X
1X
1/2X
1/2X
JP8
1X
2X
1X
2X
X'TAL
12.288MHz
24.576MHz
24.576MHz
49.152MHz
MCLK
12.288MHz
24.576MHz
12.288MHz
12.288MHz
fs
48kHz
48kHz
96kHz
96kHz
MCLK / LRCK
256
512
128
128
Table.1设置示例
3. BICK设置
当BICK从U1的供给( 74HC4040 ) ,无论是32fs或64fs的可能
选择。图8显示了64fs的模式。 64fs的模式建议。
*只有模式0 ( LSB有道理的16位模式),可以对应32fs 。
JP3
64
32
BCS
图7跳线设置( BCS )
<KM063001>
4
’00/05
旭化成
[AKD4394]
4. DIP开关设置
确认操作之前建立的DIP开关。 “开”的意思是“ H”和“ OFF”表示为“L” 。
4-1 。建立SW3 , SW4的(模式建立AK4394 :见AK4394的数据表)
DIF2
关闭
关闭
关闭
关闭
ON
DIF1
关闭
关闭
ON
ON
关闭
BICK
≥32fs
≥40fs
≥48fs
≥48fs
(默认)
≥48fs
表2音频串行接口格式选择引脚( SW3-5,6,7 )
DIF0
关闭
ON
关闭
ON
关闭
模式
0 : LSB有道理的, 16位
1 : LSB有道理的, 20位
2 : LSB有道理的, 24位
3: I
2
S
4 : MSB对齐, 24位
4-2 。建立SW6的(模式建立CS8414的。关于详细信息,请参阅数据表CS8414的)
调整CS8414 (DIR)至AK4394的音频数据格式。 CS8414不匹配的合理LSB 20位/ 24位模式
AK4394.
M3
M2
M1
M0
数据格式
( SW6-2 ) ( SW6-3 ) ( SW6-4 ) ( SW6-5 )
关闭
关闭
关闭
关闭
MSB对齐, 24位
关闭
关闭
ON
关闭
I
2
S
关闭
ON
关闭
ON
LSB有道理的, 16位
表3建立SW6的
SW6-1 ( SEL ) :通常在。
SW6-6 ( CS12 ) :选择指示通道状态的通道。
ON:右声道(默认) , OFF:左声道
5,并行/串行控制
SW5 : AK4394的设置P / S引脚。
H:并行模式。 PORT3用于JP11 , 12和13应该是开放的。
L:串行模式。 PORT3被使用。 JP11 , 12和13应该是开放的。
6.其他的建立
SW1 : AK4394的复位。操作过程中选择"H" 。
SW2 :软静音AK4394的。软静音SW2在执行推动。
LE1 :此LED显示预加重状态。它导通时的数据进行预加重。
LE2 :此LED显示VERF引脚的CS8414输出。事实证明,当错误发生在CS8414上。
JP4
INV
THR
THR
(默认)
<KM063001>
5
’00/05