[AK4344]
AK4344
100分贝96kHz的24位立体声3.3V
ΔΣ
DAC
概述
该AK4344是一个24位低电压&低功耗立体声。该AK4344采用了先进的多比特
ΔΣ
架构,实现DR = 100分贝在3.3V操作。的AK4344集成的SCF的组合
和CTF过滤器增加了过多的时钟抖动系统的性能。的输出电压电平
可以设置为高达1VRMS 。该AK4344是在一个节省空间的16针TSSOP封装。
特点
采样率: 8kHz的
96kHz
24位8倍FIR数字滤波器
SCF具有很高的耐时钟抖动
单端输出缓冲器
数字去重为32kHz时,为44.1kHz , 48kHz的采样
I / F格式: 24位MSB合理的16位/ 24位LSB有道理的,我
2
S兼容
主时钟:
512 /768/ 1024 / 1536fs为半速( 8kHz的
24kHz)
三百八十四分之二百五十六/ 512 / 768fs的正常速度( 8kHz的
48kHz)
192分之128 / 256 / 384fs的双速( 48kHz的
96kHz)
μP接口: 4线/ 3线
CMOS输入电平
THD + N : -90dB ( 0分贝)
DR ,S / N : 100分贝
DAC输出电压电平: 1VRMS ( @ VDD = 3.3V )
电源: 2.7 3.6V
TA =
20
85°C
16针TSSOP
MS0641-E-00
-1-
2007/06
[AK4344]
PIN /功能
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
引脚名称
MCLK
BICK
SDTI1
LRCK
PDN
CSN
CCLK
CDTI
TEST1
大败
糊涂人
VCOM
VSS
VDD
CDTO
SDTI2
TEST2
I / O
I
I
I
I
I
I
I
I
I
O
O
O
-
-
O
I
O
功能
主时钟输入引脚
音频串行数据时钟引脚
音频串行数据输入引脚1
输入通道时钟引脚
全掉电模式引脚
“L” :掉电,“H” :上电
片选引脚0
控制数据时钟引脚
控制数据输入引脚
TEST引脚
该引脚必须连接到VSS 。
RCH模拟输出引脚,输出是“Hi -Z ”时, PDN引脚= “ L” 。
左声道模拟输出引脚,输出是“Hi -Z ”时, PDN引脚= “ L” 。
常见的电压输出引脚, 0.5
×
VDD
通常连接到VSS有一个4.7pF (最小1μF ,最大10μF )电解
电容。输出为“L”时PDN引脚= “ L”
接地引脚
电源引脚, 2.7
3.6V
控制数据输出引脚串行模式下,输出是“Hi -Z ”时, PDN引脚= “ L” 。
音频串行数据输入引脚2
TEST引脚
该引脚必须是开放的。
注:所有数字输入引脚不能悬空。
MS0641-E-00
-4-
2007/06
[AK4344]
绝对最大额定值
( VSS = 0V ;注1 )
参数
电源
输入电流,任何引脚除外用品
数字输入电压
环境温度(动力应用)
储存温度
符号
VDD
IIN
VIND
Ta
TSTG
民
0.3
-
0.3
20
65
最大
4.6
±10
VDD+0.3
85
150
单位
V
mA
V
°C
°C
(注2 )
注1.相对于地所有的电压。
注2: MCLK , BICK , SDTI1 , LRCK , PDN , CSN , CCLK , CDTI , SDTI2
警告:操作达到或超过这些限制可能导致器件的永久性损坏。
正常运行,不能保证在这两个极端。
推荐工作条件
( VSS = 0V ;注1 )
参数
电源
注1.相对于地所有的电压。
警告: AKEMD承担超出本数据表中的条件的使用不承担任何责任。
符号
VDD
民
2.7
典型值
3.3
最大
3.6
单位
V
MS0641-E-00
-5-
2007/06
[AKD4344-A]
AKD4344-A
AK4344评估板Rev.2号
概述
该AKD4344 - A是一个评估板为AK4344 , 24位和96kHz的DAC与DIT便携式和
家庭音响系统。该AKD4344 -A与AKM的A / D转换器评估板和接口
通过光学连接器的数字音频系统的接口。因此,很容易评价
AK4344.
订购指南
AKD4344 - A ---
AK4344评估板
功能
适用于2种类型的输入数据的接口
- 通过10针接头直接连接与AKM的A / D转换器评估板
- 板载AK4112B为DIR ,它接受光或BNC输入
光输出内部DIT
外部时钟输入BNC连接器
对于DAC输出BNC连接器
DGND
VCC
VDD AGND
在数字化
选择
BNC
MCLK
74LVC541
AK4112B
( DIR)的
AK4344
数字输出
选择
模拟出
糊涂人
时钟
分频器
发电机
10PIN头
DSP数据
图1. AKD4344 -框图
大败
*电气原理图和PCB布局附于本手册末尾。
<KM087902>
-1-
2007/07
[AKD4344-A]
操作流程
1)设置电源线。
[ Vdd的]
(红色)
= 2.7
3.6V (典型值3.3V ,为AK4344 )
[ VCC ]
(红色)
= 2.7
3.6V (典型值3.3V ,对于AK4112B ,为74LVC541和逻辑)
[ AGND ] (黑色)
= 0V
[ DGND ] (黑色)
= 0V
每个电源线应该从电源单元进行分配。
2 )建立评价模式,跳线和DIP开关
(请参阅以下内容。 )
3)电源。
当AK4112B被使用时,该AK4112B和AK4344应当一旦通过使SW2和SW1的“L”复位
上电时。
当AK4112B不使用时,保持SW2为“L” ,并且AK4344应该通过使SW1“ L”来复位一次
上电时。
评估模式
1 )D /使用光学或S / PDIF输入<Default>一部分评价
使用端口1( RX1 : OPT )或J2 ( RX1 : BNC ) 。
该AK4112B ( DIR )产生MCLK , BICK , LRCK和SDTI1从通过光纤接收到的数据
连接器( TORX141 )或BNC连接器。此评估模式应该使用CD试验用于评价
磁盘。没有什么应该被连接到P3 ( DSP ) 。 OPT和BNC的选择应以JP14做
(RX1)
JP4
MCLK
JP5
BICK
JP6
SDTI1
JP7
LRCK
JP12
EXT
DIR
EXT
DIR
EXT
DIR
EXT
2 )D /使用的AKM的A / D评估板的10针连接器的部分评价
使用PORT3 (DSP) 。
它能够评估AK4344 ,连接上了AKM的A / D评估板的10针连接器和
PORT3 ( DSP ),通过10线扁平电缆。 MCLK , BICK , LRCK和SDTI1从A / D转换器评估发
董事会通过10线扁平电缆通过PORT3 ( DSP)的AKD4344 。
JP4
MCLK
JP5
BICK
JP6
SDTI1
JP7
LRCK
JP12
EXT
DIR
EXT
DIR
EXT
DIR
EXT
3 )D /使用PORT3 ( DSP ) ,并提供与外部设备的所有接口信号的一部分评价
在使用PORT3 (DSP)和供给的信号(MCLK , BICK , LRCK , SDTI1 )的所需要的
从外部设备的AK4344 ,设置为
以下。
JP4
MCLK
JP5
BICK
JP6
SDTI1
JP7
LRCK
JP12
EXT
DIR
EXT
DIR
EXT
DIR
EXT
在使用PORT3 (DSP),和由外部提供设备SDTI2 ,设置SDTI2的
应该由JP8 ( SDTI2 )来完成。
<KM087902>
-2-
2007/07
[AKD4344-A]
其他跳线插针设置
(1) JP15 (VDD) : VDD和VCC的
打开:
分离
SHORT :常见。 (连接器“ VCC ”即可打开。 ) <Default>
通过打开连接器“VCC ” ,短路JP15 (VDD)和供给3.3V到连接器“ VDD ”,则
连接器“ VDD ”可提供3.3V至所有电路
( 2 ) JP16 ( GND ) :模拟地和数字地
打开:
分离
SHORT :常见。 (连接器“ DGND ”即可打开。 ) <Default>
( 3 ) JP10 (生物浓缩系数) :选择AK4344的BICK
X1 : BICK = 128fs的情况下, MCLK = 256fs / 384fs / 512fs / 768fs的。
BICK = 64fs的情况下的MCLK = 192fs 。
X2 : BICK = 64fs的情况下MCLK = 128fs / 256fs / 384fs / 512fs / 768fs的。 <Default>
BICK = 32fs的情况下MCLK = 192fs 。
BICK = 128fs的情况下, MCLK = 1024fs / 1536fs的。
X4 : BICK = 32fs的情况下, MCLK = 128fs / 256fs / 384fs / 512fs / 768fs的。
BICK =如果MCLK = 1024fs / 1536fs的64fs的。
X8 : BICK = 32fs的情况下, MCLK = 1024fs / 1536fs的。
(4) JP11 (DIV) , [ JP9 ] ( CLK) [ JP13 ] ( LRFS )
当使用J1 (EXT) ,这些跳线应按照表1设定。
( 5 ) JP2 ( CDTO / SDTI2 ) :选择CDTO / SDTI2引脚的信号
CDTO :选择CDTO<Default>
SDTI2 :选择SDTI2
( 6 ) JP8 ( SDTI2 ) :选择SDTI2引脚的输入
PORT3 :输入来自PORT3信号
GND :输入“0”的数据<Default>
(当JP2 ( CDTO / SDTI2 ) :设置为CDTO ,设置为GND)
<KM087902>
-3-
2007/07
[AKD4344-A]
例如,对于外部时钟设置
请参考下面的设置时, MCLK , BICK和LRCK从J1 ( EXT )提供给AK4344 。
模式
fs
8kHz
半
24kHz
MCLK
JP11 (DIV)
JP9 (CLK)
512fs = 4.096MHz
x2
x2
768fs = 6.144MHz
x3
x2
1024fs = 8.192MHz的
x2
x2
1536fs = 12.288MHz的
x3
x2
512fs = 12.288MHz的
x2
x2
768fs =的18.432MHz
x3
x2
1024fs = 24.576MHz的
x2
x2
1536fs = 36.864MHz
x3
x2
256fs = 2.048MHz的
x1
x2
384fs =为3.072MHz
开放
x3
512fs = 4.096MHz
x2
x2
768fs = 6.144MHz
x3
x2
256fs = 8.192MHz的
x1
x2
384fs = 12.288MHz的
开放
x3
512fs = 16.384MHz的
x2
x2
768fs = 24.576MHz的
x3
x2
256fs = 11.2896MHz
x1
x2
384fs = 16.9344MHz
开放
x3
512fs = 22.5792MHz
x2
x2
768fs = 33.8688MHz
x3
x2
256fs = 12.288MHz的
x1
x2
384fs =的18.432MHz
开放
x3
512fs = 24.576MHz的
x2
x2
768fs = 36.864MHz
x3
x2
128fs = 6.144MHz
开放
x1
192fs = 9.216MHz
开放
x3
256fs = 12.288MHz的
x1
x2
384fs =的18.432MHz
开放
x3
128fs = 12.288MHz的
开放
x1
192fs =的18.432MHz
开放
x3
256fs = 24.576MHz的
x1
x2
384fs = 36.864MHz
开放
x3
表1.时钟设定
JP13 ( LRFS )
x1
x1
x2
x2
x1
x1
x2
x2
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x1
x3
x1
x1
x1
x3
x1
x1
8kHz
32kHz
正常
44.1kHz
默认
48kHz
48kHz
双
96kHz
<KM087902>
-4-
2007/07
[AKD4344-A]
DIP开关设置
[ SW3 ] :设置AK4112B的音频数据格式(ON =“ H”时,关闭= “L”)
模式
0
3
4
5
SW3-3 SW3-2 SW3-1
SDTI格式
DIF2
DIF1
DIF0
L
L
L
16位, LSB有道理
L
H
H
24位, LSB有道理
H
L
L
24位, MSB理由
H
L
H
24位,我
2
S兼容
表2. SW3 : AK4112B的音频数据格式
默认
注。该AK4112B不支持16位,我
2
兼容。
<KM087902>
-5-
2007/07
[AK4344]
AK4344
100分贝96kHz的24位立体声3.3V
ΔΣ
DAC
概述
该AK4344是一个24位低电压&低功耗立体声。该AK4344采用了先进的多比特
ΔΣ
架构,实现DR = 100分贝在3.3V操作。的AK4344集成的SCF的组合
和CTF过滤器增加了过多的时钟抖动系统的性能。的输出电压电平
可以设置为高达1VRMS 。该AK4344是在一个节省空间的16针TSSOP封装。
特点
采样率: 8kHz的
96kHz
24位8倍FIR数字滤波器
SCF具有很高的耐时钟抖动
单端输出缓冲器
数字去重为32kHz时,为44.1kHz , 48kHz的采样
I / F格式: 24位MSB合理的16位/ 24位LSB有道理的,我
2
S兼容
主时钟:
512 /768/ 1024 / 1536fs为半速( 8kHz的
24kHz)
三百八十四分之二百五十六/ 512 / 768fs的正常速度( 8kHz的
48kHz)
192分之128 / 256 / 384fs的双速( 48kHz的
96kHz)
μP接口: 4线/ 3线
CMOS输入电平
THD + N : -90dB ( 0分贝)
DR ,S / N : 100分贝
DAC输出电压电平: 1VRMS ( @ VDD = 3.3V )
电源: 2.7 3.6V
TA =
20
85°C
16针TSSOP
MS0641-E-01
-1-
2010/09
[AK4344]
PIN /功能
号
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
引脚名称
MCLK
BICK
SDTI1
LRCK
PDN
CSN
CCLK
CDTI
TEST1
大败
糊涂人
VCOM
VSS
VDD
CDTO
SDTI2
TEST2
I / O
I
I
I
I
I
I
I
I
I
O
O
O
-
-
O
I
O
功能
主时钟输入引脚
音频串行数据时钟引脚
音频串行数据输入引脚1
输入通道时钟引脚
全掉电模式引脚
“L” :掉电,“H” :上电
片选引脚0
控制数据时钟引脚
控制数据输入引脚
TEST引脚
该引脚必须连接到VSS 。
RCH模拟输出引脚,输出是“Hi -Z ”时, PDN引脚= “ L” 。
左声道模拟输出引脚,输出是“Hi -Z ”时, PDN引脚= “ L” 。
常见的电压输出引脚, 0.5
×
VDD
通常连接到VSS有一个4.7pF (最小1μF ,最大10μF )电解
电容。输出为“L”时PDN引脚= “ L”
接地引脚
电源引脚, 2.7
3.6V
控制数据输出引脚串行模式下,输出是“Hi -Z ”时, PDN引脚= “ L” 。
音频串行数据输入引脚2
TEST引脚
该引脚必须是开放的。
注:所有数字输入引脚不能悬空。
MS0641-E-01
-4-
2010/09
[AK4344]
绝对最大额定值
(VSS=0V;
注1 )
参数
符号
电源
VDD
输入电流,任何引脚除外用品
IIN
数字输入电压
(注
2)
VIND
环境温度(动力应用)
Ta
储存温度
TSTG
注1.相对于地所有的电压。
注2: MCLK , BICK , SDTI1 , LRCK , PDN , CSN , CCLK , CDTI , SDTI2
民
0.3
-
0.3
20
65
最大
4.6
±10
VDD+0.3
85
150
单位
V
mA
V
°C
°C
警告:操作达到或超过这些限制可能导致器件的永久性损坏。
正常运行,不能保证在这两个极端。
推荐工作条件
(VSS=0V;
注1 )
参数
电源
注1.相对于地所有的电压。
符号
VDD
民
2.7
典型值
3.3
最大
3.6
单位
V
警告: AKM不承担任何超出本数据表中的条件的使用不承担任何责任。
MS0641-E-01
-5-
2010/09