添加收藏夹  设为首页  深圳服务热线:13751165337  13692101218
51电子网联系电话:13751165337
位置:首页 > IC型号导航 > 首字符A型号页 > 首字符A的型号第644页 > ADV7197KST
a
特点
输入格式
的YCrCb在2的10位(4 :2:2 ),或3 ,10位(4: 4:4)的格式
符合SMPTE274M ( 1080i的) , SMPTE296M
( 720P )以及任何其他高清标准使用
异步时序模式
RGB 3个10位4 : 4 : 4格式
输出格式
的YPrPb HDTV ( EIA- 770.3 )
RGB水平,符合RS - 170和RS - 343A
11位+同步( DAC A )
11位DAC (数模转换器B,C )
可编程特性
内部测试码型发生器与色彩控制
Y / C延迟( )
单个DAC ON / OFF控制
VBI打开控制
I
2
C滤波器
2线串行接口MPU
单电源5 V / 3.3 V操作
52引脚MQFP封装
应用
HDTV的显示设备
高清投影系统
数字视频系统
高分辨率彩色图形
图像处理/仪器仪表
数字无线电调制/视频信号重构
多格式高清编码器
三个11位DAC
ADV7197
功能框图
11-BIT
+ SYNC
DAC
Y0–Y9
TEST
图案
发电机
延迟
浓度
4 :2:2到4: 4:4的
( SSAF )
浓度
4 :2:2到4: 4:4的
( SSAF )
SYNC
发电机
V
REF
R
SET
COMP
I
2
MPU
PORT
11-BIT
DAC
DAC B
DAC A ( Y)
Cr0–Cr9
Cb0–Cb9
11-BIT
DAC
DAC
CLKIN
SYNC
垂直
SYNC
消隐
RESET
定时
发电机
DAC控制
ADV7197
概述
该ADV7197是三,高速,数字 - 模拟编码器
在一个单芯片。它由三个高速视频
D / A转换器与TTL兼容的输入。
该ADV7197具有三个独立的10位宽度的输入端口
接受在4个数据:4:4 10比特的YCrCb或者RGB或4 :2:2的10位
YCrCb的。这些数据在74.25兆赫接受HDTV格式
或74.1758 MHz的。对于任何其他高清标准,但
SMPTE274M和SMPTE296M ,异步时序模式
用于将数据输入到所述ADV7197 。对于所有的标准,
外部水平,垂直和消隐信号或EAV / SAV
码控制的适当的同步信号的插入
成数字数据流,因此,该输出信号。
该ADV7197输出模拟的YPrPb HDTV符合以
EIA- 770.3 ,或RGB到符合RS-170 / RS - 343A 。
该ADV7197需要一个5 V / 3.3 V电源,
可选的外部1.235 V基准电压源和74.25兆赫(或
74.1758 MHz)的时钟。
该ADV7197封装在52引脚MQFP包。
* ADV
是ADI公司的注册商标。
第0版
信息ADI公司提供的被认为是准确和
可靠的。但是,没有责任承担由Analog Devices其
使用,也不对第三方专利或其他权利的任何侵犯该
可能是由于它的使用。没有获发牌照以暗示或以其他方式
在ADI公司的任何专利或专利权。
一个技术的方式, P.O. 9106箱,诺伍德,MA 02062-9106 , U.S.A.
联系电话: 781 / 329-4700
www.analog.com
传真: 781 / 326-8703
ADI公司, 2001
ADV7197–SPECIFICATIONS
5 V规格
参数
静态性能
决议
积分非线性
微分非线性
数字输出
输出高电压,V
OH
输出低电压,V
OL
三态泄漏电流
三态输出电容
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
输入漏电流
输入电容,C
IN
模拟输出
满量程输出电流
输出电流范围
DAC至DAC匹配
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
参考电压(外部和内部)
参考范围,V
REF
电源要求
I
DD2
I
AA3, 4
电源抑制比
1
(V
AA
= 4.75 V至5.25 V ,V
REF
= 1.235 V ,R
SET
= 2470 , R
负载
= 300
.
所有特定网络阳离子牛逼
给T
最大
〔 0 ℃至
70 ℃] ,除非另有说明)。
典型值
11
1.5
0.9
2.4
0.4
10
4
2.0
0
4
3.92
2.54
3.92
2.39
4.25
2.83
4.25
2.66
1.4
1.4
100
7
1.235
96
11
0.01
0.8
1
最大
单位
最低位
最低位
V
V
A
pF
V
V
A
pF
mA
mA
mA
mA
%
V
k
pF
V
mA
mA
%/%
和f
CLK
= 74.25 MHz的
测试条件
2.0
保证单调性
I
来源
= 400
A
I
SINK
= 3.2毫安
V
IN
= 0.4 V
V
IN
= 0.4 V或2.4 V
4.56
3.11
4.56
2.93
DAC A
DAC B,C
DAC A
DAC B,C
DAC A , B,C
1.112
1.359
102
15
笔记
1
通过特性保证。
2
I
DD
或电路中的电流是驱动数字芯所需的连续电流。
3
I
AA
需要的总电流供给所有DAC的V
REF
电路。
4
对所有DAC 。
特定网络阳离子如有更改,恕不另行通知。
–2–
第0版
ADV7197
3.3 V规格
参数
静态性能
决议
积分非线性
微分非线性
数字输出
输出高电压,V
OH
输出低电压,V
OL
三态泄漏电流
三态输出电容
数字和控制输入
输入高电压,V
IH
输入低电压,V
IL
输入漏电流
输入电容,C
IN
模拟输出
满量程输出电流
输出电流范围
DAC至DAC匹配
输出顺从电压范围,V
OC
输出阻抗,R
OUT
输出电容,C
OUT
参考电压(外部)
参考范围,V
REF
电源要求
I
DD2
I
AA3, 4
电源抑制比
2.4
0.4
10
4
2
0.8
0
4
3.92
2.54
3.92
2.39
0
4.25
2.83
4.25
2.66
1.4
1.4
100
7
1.235
46
11
0.01
0.65
1
1
(V
AA
= 3.15 V至3.45 V ,V
REF
= 1.235 V ,R
SET
= 2470 , R
负载
= 300
.
所有特定网络阳离子牛逼
给T
最大
[0 C
至70 ℃] ,除非另有说明)。
典型值
11
1.5
0.9
最大
单位
最低位
最低位
V
V
A
pF
V
V
A
pF
mA
mA
mA
mA
%
V
k
pF
V
mA
mA
%/%
和f
CLK
= 74.25 MHz的
I
来源
= 400
A
I
SINK
= 3.2毫安
V
IN
= 0.4 V
测试条件
2.0
V
IN
= 0.4 V或= 2.4 V
4.56
3.11
4.56
2.93
DAC A
DAC B,C
DAC A
DAC B,C
DAC A , B,C
1.112
1.359
15
笔记
1
通过特性保证。
2
I
DD
或电路中的电流是驱动数字芯所需的连续电流。
3
I
AA
需要的总电流供给所有DAC的V
REF
电路。
4
对所有DAC 。
特定网络阳离子如有更改,恕不另行通知。
第0版
–3–
ADV7197–SPECIFICATIONS
5 V动态规格
参数
亮度带宽
色度带宽
信噪比
色度/亮度时延差
特定网络阳离子如有更改,恕不另行通知。
(V
AA
= 4.75 V至5.25 V ,V
REF
= 1.235 V ,R
SET
= 2470
给T
最大
〔 0 ℃至70 ℃] ,除非另有说明)。
典型值
13.5
6.75
64
0
最大
, R
负载
= 300
单位
。所有规格牛逼
兆赫
兆赫
分贝亮度斜坡未加权
ns
3.3 V动态规格
参数
亮度带宽
色度带宽
信噪比
色度/亮度时延差
特定网络阳离子如有更改,恕不另行通知。
(V
AA
= 3.15 V至3.45 V ,V
REF
= 1.235 V ,R
SET
= 2470
T
给T
最大
〔 0 ℃至70 ℃] ,除非另有说明)。
典型值
13.5
6.75
64
0
最大
, R
负载
= 300
单位
。所有规格
兆赫
兆赫
分贝亮度斜坡未加权
ns
5 V时序规格
P
ARAMETER
MPU端口
1
SCLOCK频率
SCLOCK高脉冲宽度,T
1
SCLOCK低脉宽,T
2
保持时间(起始条件) ,T
3
建立时间(启动条件) ,T
4
数据建立时间,t
5
SDATA , SCLOCK上升时间,t
6
SDATA , SCLOCK下降时间,t
7
建立时间(停止条件) ,T
8
RESET
低电平时间
模拟输出
模拟输出延迟
2
模拟输出偏斜
时钟控制和像素PORT
3
f
CLK
t
CLK
时钟高电平时间,t
9
时钟低电平时间,t
10
数据建立时间,t
11
数据保持时间,t
12
控制设置时间,t
11
控制保持时间,t
12
流水线延迟
(V
AA
= 4.75 V至5.25 V ,V
REF
= 1.235 V ,R
SET
= 2470
给T
最大
〔 0 ℃至70 ℃] ,除非另有说明)。
10
0.6
1.3
0.6
0.6
100
典型值
最大
400
单位
千赫
s
s
s
s
ns
ns
ns
s
ns
ns
ns
74.25
81
5
5
2.0
4.5
7
4.0
1.5
2.0
兆赫
兆赫
ns
ns
ns
ns
ns
ns
时钟周期
, R
负载
= 300
。所有规格牛逼
条件
在此期间后,产生的第一时钟
与重复启动条件
300
300
0.6
100
10
0.5
HDTV模式
异步时序模式
16
对于4 : 4 : 4像素输入格式
笔记
1
通过特性保证。
2
从时钟的上升沿到DAC输出满量程转换的50 %点的50%点测得的输出延迟。
3
数据:的Cb / Cr的(9 :0),铬( 9:0 ),Y( 9: 0);控制:
HSYNC / SYNC , VSYNC / TSYNC ;
DV
特定网络阳离子如有更改,恕不另行通知。
–4–
第0版
ADV7197
3.3 V时序规格
P
ARAMETER
MPU端口
1
SCLOCK频率
SCLOCK高脉冲宽度,T
1
SCLOCK低脉宽,T
2
保持时间(起始条件) ,T
3
建立时间(启动条件) ,T
4
数据建立时间,t
5
SDATA , SCLOCK上升时间,t
6
SDATA , SCLOCK下降时间,t
7
建立时间(停止条件) ,T
8
RESET
低电平时间
模拟输出
2
模拟输出延迟
模拟输出偏斜
时钟控制和像素PORT
3
f
CLK
t
CLK
时钟高电平时间,t
9
时钟低电平时间,t
10
数据建立时间,t
11
数据保持时间,t
12
控制设置时间,t
11
控制保持时间,t
12
流水线延迟
10
0.6
1.3
0.6
0.6
100
(V
AA
= 3.15 V至3.45 V ,V
REF
= 1.235 V ,R
SET
= 2470
T
给T
最大
〔 0 ℃至70 ℃] ,除非另有说明)。
典型值
最大
400
单位
千赫
s
s
s
s
ns
ns
ns
s
ns
ns
ns
74.25
81
兆赫
兆赫
ns
ns
ns
ns
ns
ns
时钟周期
, R
负载
= 300
。所有规格
条件
在此期间后,产生的第一时钟
与重复启动条件
300
300
0.6
100
10
0.5
HDTV模式
异步时序模式
5
5
2.0
4.5
7
4.0
1.5
2.0
16
对于4 : 4 : 4像素输入格式
笔记
1
通过特性保证。
2
从时钟的上升沿到DAC输出满量程转换的50 %点的50%点测得的输出延迟。
3
数据:的Cb / Cr的(9 :0),铬( 9:0 ),Y( 9: 0);控制:
HSYNC / SYNC , VSYNC / TSYNC ;
DV
特定网络阳离子如有更改,恕不另行通知。
时钟
t
9
Y0
t
10
Y1
Y2
...
...
YXXX
YXXX
像素输入
数据
Cb0
Cr0
Cb1
Cr1
...
Cbxxx
Crxxx
t
12
t
11
t
9 - 时钟高电平时间
t
10 - 时钟低电平时间
t
11 - 数据建立时间
t
12 - 数据保持时间
图1 4 :2:2的输入数据格式的时序图
第0版
–5–
查看更多ADV7197KSTPDF信息
推荐型号
供货商
型号
厂家
批号
数量
封装
单价/备注
操作
    QQ: 点击这里给我发消息 QQ:2880707522 复制 点击这里给我发消息 QQ:2369405325 复制

    电话:0755-82780082
    联系人:杨小姐
    地址:深圳市福田区振兴路156号上步工业区405栋3层

    ADV7197KST
    -
    -
    -
    -
    终端采购配单精选

QQ: 点击这里给我发消息 QQ:5645336 复制
电话:13910052844(微信同步)
联系人:刘先生
地址:北京市海淀区增光路27号院增光佳苑2号楼1单元1102室
ADV7197KST
√ 欧美㊣品
▲10/11+
9185
贴◆插
【dz37.com】实时报价有图&PDF
查询更多ADV7197KST供应信息

深圳市碧威特网络技术有限公司
 复制成功!